ШИРКО ТАТЬЯНА МИХАЙЛОВНА
Изобретатель ШИРКО ТАТЬЯНА МИХАЙЛОВНА является автором следующих патентов:
![Децентрализованная система коммутации Децентрализованная система коммутации](https://img.patentdb.ru/i/200x200/fe964a20d08295db75c7368685076787.jpg)
Децентрализованная система коммутации
Изобретение относится к области вычислительной техники и позволяет сократить время коммутации. Система содержит М коммутаторов, N абонентов, информационные шины, N устройств управления обмена, линии управления, линию опроса, вход адреса, вход запроса , М блоков управления коммутаторами , элемент ИЛИ, одновибратор. В блоки памяти маршрутов каждого устройства управления обменом пре...
1228110![Система коммутации Система коммутации](https://img.patentdb.ru/i/200x200/6db445afb937b53776cf9175d59d587f.jpg)
Система коммутации
СОЮЗ СОВЕТСНИХ СОЦИАЛИСТИЧЕСНИХ РЕСПУБЛИК (51) 4 G 06 F 15/16 ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССР ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ 1 ф ОПИСАНИЕ ИЗОБРЕТЕНИЯ Н АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (21) 3811812/24-24 .(22) 11 ° 11.84 (46) 07.07.86. Бюл. №- 25 (72) .Л.И. Сулин, Е.И. Петров, С.П. Полковников, К.К. Касторский, В.В. Романов, Т.М. Ширко, И.А. Маслова и A.В. Серегин (53) 681.325(088....
1242978![Устройство для контроля модулей коммутации Устройство для контроля модулей коммутации](https://img.patentdb.ru/i/200x200/f8621aa621f56e9d81d4147246b8c542.jpg)
Устройство для контроля модулей коммутации
Изобретение относится к вычислительной технике и может быть использовано для контроля модулей коммутации , используемых при создании вычислительных систем. Целью изобретения является повышение достоверности контроля. Устройство содержит формирователь 6 признака кратчайшего пути, формирователь 7 номера модуля коммутации, формирователь 8 номера внешних направлений, схему 9 сравнени...
1273931![Устройство предварительной выборки команд Устройство предварительной выборки команд](https://img.patentdb.ru/i/200x200/815f5b2b7109ce6516efec4728337f4f.jpg)
Устройство предварительной выборки команд
Предлагаемое устройство целесообразно применять в процессорах, архитектура которых предполагает использование буферной памяти, конвейерного выполнения команд. Наиболее эффективно применение предлагаемого устройства, если в программном обеспечении процессора используется значительное количество однотактных команд. Цель - повышение быстродействия устройства за счет обеспечения посто...
1561073