КРАВЦОВ ВЛАДИМИР РУВИМОВИЧ
Изобретатель КРАВЦОВ ВЛАДИМИР РУВИМОВИЧ является автором следующих патентов:

Выходное устройство декодера витерби
Изобретение относится к вычислительной технике. Его использование в цифровых системах передачи информации сверточным кодом, содержащих декодер Витерби, обеспечивает упрощение устройства. Выходное устройство декодера Витерби содерямт блок 1 памяти , буферный и выходной регистры 3, 4 и блок 5 синхронизации. Благодаря введению мультиплексора 2 частично совмещаются функции адресации...
1367165
Цифровой нерекурсивный фильтр
Изобретение относится к вычислительной технике. Цель изобретения - повьЕпение точности фильтрации без увеличения объема блока постоянно памяти, в котором хранятся частичные произведения. Цифровой нерекурсивный фильтр содержит вход 1, регистр 2.1- 2.L сдвига, блок 3 постоянной памяти, регистры 4,. 5, 7, алгебраический сумматор 6, блок 8 синхронизации, выход 12. Введение формироват...
1429294
Микропрограммное устройство управления
Изобретение относится к вычислительной технике и может быть использовано в специализированных вычислительных ЭВМ и вычислительных системах с микропрограммным управлением. Целью изобретения является сокращение объема блока памяти микрокоманд за счет исключения поля адреса микрокоманды. Устройство содержит счетчик 1 адреса микрокоманд, регистр 2 адреса, блок памяти 3 микрокоманд, ре...
1481759
Комбинационный двоичный сумматор
Изобретение относится к вычислительной технике и может быть использовано в устройствах цифровой обработки сигналов. Сумматор содержит m групп (,...,n) по восемь разрядов в каждой группе. Клждая группа содержит восемь одноразрядных комбинационных двоичных сумматоров 1.1-1.8, восемь блоков формирования разрядных сигналов генерации и транзита переноса 2.1-2.8, блок формирования внут...
1795453