ПОПОВ ПЕТР АТАНАСОВ
Изобретатель ПОПОВ ПЕТР АТАНАСОВ является автором следующих патентов:

Параллельное устройство для умножения в конечных полях
Изобретение относится к вычислительной технике и может быть использовано для построения спецвычислителей произведения в конечых полях. Цель изобретения - расширение облас ти применения за счет возможности умножения элементов поля Галуа GF(P ), представленньк в нормальном базисе. Предложенное устройство содержит п регистров 1, п блоков 2 умножения на примитивный элемент, п блоков...
1383338
Параллельно-последовательное устройство для умножения в конечных полях
Изобретение относится к вычис лительной технике и может быть использовано при построении умножителей многочленов с коэффициентами из поля Галуа GF(P). Цель изобретения - упрощение устройства. Предложенное устройство содержит два регистра 1,2, блок 3 умножения на примитивный элемент, блок 4 формирования частичных произведений, включающий в себя п схем 5 умножения, блок 6 суммирова...
1399725
Параллельное устройство для умножения в поле галуа gf (2 @ )
Изобретение относится к области вычислительной техники и может быть использовано в устройствах кодирования помехоустойчивыми кодами при передаче данных. Цель изобретения - упрощение устройства. Параллельное устройство для умножения в поле Галуа GF (2<SP POS="POST">N</SP>) содержит N блоков 1-1, 1-2,....,1-N ключей, в каждый из которых входят N элементов И 2-1, 2-2,...2...
1499334
Устройство для исправления ошибок
Цель изобретения - повышение достоверности устройства. Устройство содержит запоминающий блок, буферный накопитель, генератор синдромов, накопитель синдромов, дешифратор ошибок и блок сумматоров по модулю два. В устройство введены элементы ИЛИ и блок ключей, в вычислитель локаторов и значений ошибок введены четвертый - шестой преобразователи кода, третий блок памяти, первый и второ...
1552381
Устройство для исправления искажений в системах передачи дискретной информации
Изобретение относится к технике передачи дискретной информации. Цель изобретения - повышение достоверности приема дискретной информации. Устройство содержит блок 1 приема сигнала, буферный накопитель 2, блок сумматоров 3 по модулю два, блок элементов И 4, г-ры 5 и 7 сигналов синдромов, счетчики 6 и 8 импульсов, дешифратор 9 состояний, накопитель 10 сигналов синдромов, дешифратор 1...
1603532