ЛИСУНЕНКО ВЛАДИМИР ВЛАДИМИРОВИЧ
Изобретатель ЛИСУНЕНКО ВЛАДИМИР ВЛАДИМИРОВИЧ является автором следующих патентов:
Линейная цифровая интегрирующая структура
«) 53211 ОП ИСАНЙЕ Сои1з Советских Социалистических Республик ИЗОЬРЕтея Кя К АВТОРСКОМУ СВЧДЕТЕЛЬСТгУ (б1) Дополнительное к авт. свцд-ву— (22) Заявлено 12.05.74 (21) 2023787/24 (51) М.Кл G 06 11/02 с присоединением заявки— (23) Приоритет— (43) Опубликовано 15.10.76. Бюллетень № 38 (15) Дата опубликования описания 2!.10.76 Гасударственный комитет Совета М!!нистров СССР н...
532112Устройство для преобразования двоичного кода в двоично- десятичный
Союз Советских Социалистических Республик ОП ИСАНИЕ ИЗОБРЕТЕН ИЯ К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (») 547763 (61) Дополнительное к авт. свид-ву— (22) Заявлено 13.09.74 (21) 2067207/24 с присоединением заявки №вЂ” (23) Приоритет (43) Опубликовано 25.02.77Бюллетень Л 7 (45) Дата опубликования описания 25.04,77 (51) И. Кл, 506 Г 5/02 Гасударственный комитет Совета Министров СССР па...
547763Устройство для преобразования двоичного кода в двоично- десятичный
М АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (61} Дополнительное к авт. свид-ву— (22} Заявлено 290976{2l } 2408017/18-24 с присоединением заявки HP— (23} ПриоритетОпубликоваио 250679.Бюллетень HP 23 Дата опубликования описания 25.06.79 (51}м 2 G 06 F 5/02 Государственный комитет СССР оо делам изобретений и открытий (53} УДК681. 325 (088. 8) (72} Авторы изобретения л.с. Берштейн, В.ф Гузик...
669352Суммирующее устройство с плавающей запятой
1. СУМИРУЮИЕЕ УСТРОЙСТВО С ПЛАВАЮЩЕЙ ЗАПЯТОЙ, содержащее сумматор, элемент И, элементы ИЛИ, отличающееся тем, что, с целью увеличения диапазона представления чисел, устройство содер-, жит блок задержки, коммутатор порядков , преобразователь позиционного кода в знакоразрядный, регистр порядка, регистр мантиссы, дешифратор , блок анализа мантиссы, блок элементов И-ИЛИ, счетчик/ рег...
1056182Вычислительное устройство
ВЫЧИСЛИТЕЛЬНОЕ УСТРОЙСТВО, содержащее первый п -разрядный регистр значений коэффициентов, блок умножения, комбинационный сумматор и регистр результата, причем выходы комбинационного сумматора соединены с информационными входами регистра результата, выходы которого соединены с первой группой входов к;омбинационного сумматора, вторая группа входов которого соединена с выходами блок...
1180883Устройство для умножения
Изобретение относится к области вычислительной техники и может быть использовано в вычислительных машийах и устройствах последовательнопараллельного дейст вия работающих в позиционной и избыточной системах счисления, а также в специализированных устройствах цифровой обработки сигналов в реальном масштабе времени. Целью изобретения является повьшение быстродействия. Устройство для...
1226447