Устройство для приема телесигналов

Иллюстрации

Показать все

Реферат

 

ОП ИСАНИЕ

ИЗОБРЕТЕН ИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союз Советскик

Социалистическик

Республик (11) 100312? (61) Дополнительное к авт. санд-ву (22) Заявлено 04. 08. 81 (21) 3356016/18-24 (5l)M. Кл.

G 08 C 19/28 с присоединением заявки №

Гооударстоееек комятет (23) Приоритет

СССР

Опубликовано 07. 03. 83. Бюллетень № 9 ае делам кзабретенкй н открытий (53) УДК 621. 398 (088. 8) Дата опубликования описания 10. 03 . 83 (72) Автор изобретения

А.Г. Орлов (71) Заявитель (54) УСТРОЙСТВО ДЛЯ ПР iСМА ТЕЛЕСИГНАЛОВ

Изобретение относится к автоматике и телемеханике и в частности может быть использовано в дешифраторах сигналов телесигнализации диспетчерской аппаратуры телеуправления радиосредствами, установленными на территориально рассредоточенных объектах радиосвязи.

Известно устройство для приема телемеханической информации, содержащее накопитель, логические схемы

И, ИЛИ, триггер памяти и дешифратор jl J.

Это устройство имеет низкую помехоустойчивость при работе в условиях последовательного приема информации телесигнализации от территориально рассредоточенных радиосредств из-за ложного фазирования приемного устройства, формируемой из сдвинутых относительно своего правильного положения информационных кодовых комбинаций кодовой комбинации циклового фазирования.

Наиболее близким к предлагаемому по технической сущности является ,устройство для декодирования циклических кодов, содержащее блок фазиро" вания по такту, вход которого соединен с входом устройства и первым входом первого элемента И, первый выход которого соединен с первыми входами накопителя и распределителя тактов, а второй выход — с первым входом распределителя тактов, а второй выход — с первым входом распределителя элементарных импульсов, первый выход которого соединен с вторым входом первого элемента И, а второй — с первым входом преобразователя результатов проверки кода, на второй вход которого подключен выход анализатора кода, на вход которого подключен первый выход накопителя, а на второй выход - первый вход блока элементов И, на второй вход которого подключен второй выход накопителя, третий выход кото3127

3 100 рого через дешифратор ключевых комбинаций подключен на первый вход второго элемента И, на второй вход которого подключен выход триггера, а на выход - первый вход триггера и второй вход распределителя тактов, выход которого подключен к третьему входу преобразователя результатов проверки кода, первый выход которого подключен к третьему входу блока элементов И, выход которого образует выход устройства, выход первого ,элемента И соединен с вторым выходом накопителя, второй вход триггера соединен с выходом преобразователя результатов проверки кода, содержащего два элемента ИЛИ, на входы которых поданы соответственно единичные и нулевые шины распределителя тактов, выходы элементов ИЛИ подключены к первым входам элементов И, к вторым входам которых подключен ..выход распределителя элементарных импульсов, а к третьим входам подключены выходы счетного триггера, к счетным входам которого подключен выход элемента И, к входу которого подключен выход блока выявления ошибок, соединенный с накопителем; к второму входу счетного триггера подключен выход распределителя элементарных импульсов, а выходы двух элементов И преобразователя результатов проверки кода подключены к входам элементов ИЛИ, выход которого подключен к первому входу триггера, на второй вход которого подключен выход распределителя тактов, на первый и .второй выходы триггера подключены два элемента И, к вторым входам которых подключен выход распределителя элементарных импульсов, а на третьи входы - выход распределителя тактов, выход первого элемента И подключен к входу блока элементов И, выход второго элемента И подключен к реверсивному счетчику, выходы которого через элементы ИЛИ подключены к блоку элемента (2 ).

Недостатком данного устройства является низкая надежность.

Причиной низкой надежности работы устройства является неопределенное состояние реверсивного счетчика в момент повторного фазирования устройства, которое приводит к необходимости задержки анализа сигналов ошибки и,следовательно, задержки снятия запрета повторного фазирования по циклу. Это, в свою очередь, приводит к тому, что в момент следования правильной фазирующей по циклу комбинации выход деши<Рратора закрыт и фазирование не осуществляется.

Это позторяется и в следующем цикле.

Цель изобретения — повышение на10 дежности устройства.

Поставленная цель достигается тем, что в устройство для приема телесиг налов, содержащее блок фаэирования, вход которого обьединен с первым вхо1$ дом первого элемента И и подключен к входу устройства, первый выход блока фазирования соединен с первым входом накопителя и первым входом первого распределителя импульсов, 20 первый, второй и третий выходы которого соединены соответственно с первым, вторым и третьим входами преобразователя кода, первый выход которого соединен с первым входом бло2$ ка элементов И, второй выход блока фазирования соединен с входом второно распределителя импульсов, первый и второй выходы которого соединены соответственно с четвертым входом преобразователя кода и вторым входом первого элемента И, выход которого соединен с вторым входом накопителя, первый выход которого через первый дешифратор соединен с первым входом второго элемента И, выход второго элемента И соединен с вторым входом первого распределителя импульсов и первым входом триггера, выход которого соединен с вторым входом второго элемента И, вторые и третий

40 выходы накопителя соединены с первыми и вторым входами анализатора кода, первый и второй выходы которого соединены соответственно с пятым входом преобразователя кода и вторым входом блока элементов И, третий вход которого подключен к четвертому выходу накопителя, а выход - к выходу устройства, введены второй дешифратор и регистр сдвига, второй выход преобразователя кода через последовательно соединенные регистр сдвига и второй дешифратор соединен с вторым входом триггера. Кроме того, преобразователь кода выполнен на элементах И, ИЛИ, НЕ и триггере, выходы первого и второго элементов ИЛИ соединены с первыми входами соответственно первого и второго элементов

3127

5 100

И, выходы которых через третий элемент ИЛИ соединены с первым входом триггера, выходы триггера соединены с первыми входами третьего и четвертого элементов И, второй вход первого элемента И через элемент НЕ соединен с вторым входом второго элемента И, второй вход триггера, входы первого и второго элементов

ИЛИ, объединенные вторые входы и объединенные третьи входы третьего. и четвертого элементов И и второй вход второго элемента И подключены соответственно к первому — пятому входам преобразователя кода, выходы четвертого и третьего элементов И подключены к первому и второму выходам преобразователя кода соответственно. Кроме того, анализатор кода выполнен на последовательно соединенных сумматорах по модулю два, выход последнего из которых соединен с первым выходом анализатора кода, второй вход каждого сумматора по модулю два подключен к соответствующему первому входу анализатора кода, второй вход и выход которого соединен с первым входом первого сумматора по модулю два.

На фиг. 1 приведена блок-схема устройства; на фиг. 2 — выполнение преобразователя кода; на фиг. 3— выполнение анализатора кода; на фиг. 4 — временная диаграмма работы устройства.

Устройство для приема телесигналов (фиг. 1) содержит блок 1 фазирования по такту, распределитель 2 тактовых импульсов, элемент И 3, дешифратор 4 фазирующей по циклу кодовой комбинации, триггер 5, элемент

И 6, накопитель 7, распределитель

8 тактовых импульсов, преобразователь 9 кода, анализатор 10 кода, блок 11 элементов И, дешифратор 12, регистр 13 сдвига.

Преобразователь 9 кода содержит (фиг. 2 ) элементы ИЛИ 14- 16, элементы И 17-20, элемент НЕ 21 и триггер 22.

Анализатор 10 кода (фиг. 3) выпол= ,нен на сумматорах 23 по модула два.

Устройство осуществляет прием сигналов телесигнализации от групп территориально рассредоточенных радиосредств.

Устройство работает следующим образом.

1О !

6

К входу устройства последователь- но подключаются каналы, по которым непрерывной последовательностью циклически передаются данные телесигнализации о состоянии радиосредств, размещенных на территориально рассредоточенных объектах радиосвязи.

Данные телесигнализации в виде последовательности кодовых комбинаций циклового фазирования поступают на вход устройства, а также на входы первого элемента И 6, блока

1 фазирования по такту P. После стробирования элементом И 6 кодовые комбинации телесигнализации (фазирования по циклу и информационные кодовые комбинации ) вводятся и записываются в накопитель 7. Одновременно посылки кодовых комбинаций телесигнализации поступают на вход блока 1 фазирования по такту, тактовые импульсы с выхода которого поступают на распределитель 2, на вход накопителя 7 и вход распределителя 8. Импульсы на выходе распределителя 8 распределены в течение такта и служат для синхронизации работы устройства, его элементов. Один из импульсов, точно совпадающий с серединой такта, подается с распределителя 8 на вход элемента И 6 и служит для стробирования поступающей на вход устройства информации.

После дешифрирования дешифратором

4 через элемент И 3 на вход распределителя 2 подается импульс сброса в исходное состояние. Одновременно триггер 5 опрокидывается и запрещает повторное дешифрирование кодовых комбинаций циклового фазирования. По мере ввода в накопитель 7 кодовые комбинации проверяются на соответствие закону кодирования анализатором 10.

Анализатор 10 кода предназначен для проверки кода на соответствие закону кодирования по проверочному полиному.

Анализатор состоит из сумматоров

23 по модулю два, соединенных между собой и с элементами памяти накопителя 7. Выходом анализатора 10 является выход последнего из цепочки сумматоров 23, тогда как выходы остальных сумматоров 23 цепочки подключены на входы последующих сумматоров 23 цепочки.

Число сумматоров 23 в составе анализатора 10 равно числу ненулевых

7, 100312 коэффициентов проверочного полинома без одного. Проверочный полином Q(X) образуется путем деления полинома

Х +! на образующий полином испольМ зуемого в устройстве телесигнализации кода Р(Х) . Степень Q(X) равна числу проверочных разрядов кода М, М - общее число разрядов кода.

Работа анализатора 1О осуществляется следующим образом. 1О

Информация телесигнализации поступает с выхода 6 и записывается в накопитель 7. По мере ее записи и продвижения с выходов элементов памяти накопителя 7,. соответствующих 15 ненулевым коэффициентам проверочного полинома, сигналы подаются на первые входы сумматоров 23 по модулю два. На вторые входы сумматоров

23 анализатора 10 подаются сигналы 20 с выходов предыдущих сумматоров 23 анализатора 10. На два входа первого сумматора 23 поданы сигналы с выходов двух элементов памяти накопителя 7. С выхода первого сумматора

23 выдается сигнал, соответствующий единице при наличии нечетного числа единиц и -. нулю при четном числе единиц.

Таким образом, при наличии четно- 30

ro числа единиц на.входе анализатора на выходе образуется нулевой сигнал, а при наличии нечетногоединичный.

Результаты проверки кодовых комбинаций преобразуются преобразователем 9 кода, предназначенным для приведения результатов проверки любого смежного кода в вид, который должен быть получен при проверке любо- «> го обычного кода.

Если. процедура проверки кода на

;соответствие закону кодирования (по модулю два) по проверочному полиному может быть записана

R (Х) = S (X) ° Q (X), где S (X) — полином кодовой комбинации;

Q(X) — проверочный полином кода, то процедура преобразователя результатов проверки кода может быть пред- ставлена как суммирование по модулю два полинома результата проверки

R(X) с .преобразующим полиномом Н(Х).

Преобразующий полином должен удовS5, летворять условию

Н (Х)®В (Х) = 0

Преобразователь 9 работает следующим образом.

7 8 . С выхода распределителя 2 на вхо-. ды первого элемента ИЛИ 14 поступают единичные тактовые импульсы, на входы второго элемента ИЛИ 15 поступают нулевые тактовые импульсы1 На выходе первого элемента ИЛИ 14 образуется последовательность импульсов, соответствующая единичным тактовым импульсам (например 01001), а на выходе второго элемента ИЛИ 15 — нулевым (например 10110). Эти последовательности импульсов поступают соответственно на первые входы первого и второго элементов И 17 и 18. На второй вход второго элемента И 18 поступает кодовая комбинация, соответствующая результату проверки смежного класса кода R (X) (например 01001), а на второй вход первого элемента И 17 поступает та же комбинация, но в инвертированном виде (например 10110) .

В том случае, если принятая кодовая комбинация не содержит искажений на выходе анализатора 10 кода, будет определенная комбинация, соответствующая полному Н(Х).

Сложение R(X) с нулевыми тактовыми импульсами и инвертированного значения R(X) с единичными тактовыми импульсами дают нулевой результат. При наличии искаженной кодовой комбинации телесигнализации, поступившей на вход устройства, результат проверки .на соответствие закону кодирования не равен Н(Х), и на выходе либо первого, либо второго элемента

И 18 появляются импульсы — сигналы обнаружения искажений.

B начале проверки на первый вход триггера 22 подается импульс сброса в исходное состояние с выхода распределителя 2.

После проверки кодовой комбинации при отсутствии искажений триггер

22 остается в исходном состоянии, а при наличии искажений при проведении одной из проверок - опрокидывается.

В результате проверки очередной кодовой комбинации, записанной в накопителе 7 устройства, с первого выхода триггера 22 через элемент И 19 записывается импульс на вход регистра 13 сдвига, а с второго выхода триггера 22 через элемент И 20 импульс подается на вход блока 11 weментов И.

Если в принятой кодовой комбина" ции искажений нет, то с второго вы9 10031 хода триггера 22 через элемент 11 20 поступает импульс, разрешающий считывание через блок 11, записанной в накопителе 7 кодовой комбинации; с первого выхода триггера 22 через 5 элемент И 19 на вход регистра 13 сдвига импульс не поступает, однако в конце проверки кодовой комбинации регистр 13 делает шаг и в первой его ячейке памяти оказывается нуле- ,вой сигнал. При отсутствии искажений регистр 13 обнуляется.

Если в принятой кодовой комбинации обнаружены искажения, то c первого выхода триггера 22 через элемент И 19 поступает на вход регистра 13 импульс. С второго выхода триггера 22 через элемент И 20 на вход блока 11 импульс не подается, поэтому нет разрешения на считывание ин- 20 формации.

Таким образом, преобразователь кода осуществляет преобразование результатов проверки кодовых комбинацйй телесигнализации, передаваемых любыми смежными классами кодов, в вид, который может быть получен при проверке обычного кода.

В процессе приема информации телесигнализации из части предыдущей 30 и части последующей кодовых комбинаций может быть сформирована кодовая комбинация циклового фазирования.

Если данная кодовая комбинация записана в накопитель 7 после того, как устройство сфазированО бо такту и по циклу, то сигнал ее дешифрирования с выхода дешифратора 4 не достигает распределителя тактов, так как после установления правильной цикловой фазы уровень помех в канале невелик, частость обнаружения искажений соответствует частости их::обр4зования, триггер 5 находится в состоянии запрета повторного фазирования. Если до прихода истинной кодовой комбинации циклового фазирования зарегистрирована ложная цикловая фаза, то она сдвигается и частость образования искаженных кодовых комбинаций резко возрастает, так как нарушается соответствие закону кодирования.

Работа устройства в этом режиме показана на фиг. 4, где a — сигнал с выхода дешифратора; б — состояние регистра 13 сдвига; 6 — моменты формирования сигнала ошибки (СО); ч.—

27 10 временная диаграмма передачи шифратором сигналов (ШС) данных телесигнализации и приема с помощью приемного устройства (ПУ) этих данных. В цикл телесигнализации включена кодовая комбинация циклового фазирования (фч).

Поскольку после установления ложной цикловой фазы вероятность образования искажений кодовых комбинаций возрастает до 0.95-0.99 (Л.9),.то регистр 13 сдвига постоянно имеет от (1 - 1) до L сигналов обнаружения, записанных в регистре в виде единиц.

Поэтому после ложного фазирования практически после приема первой кодовой комбинации с ошибкой формируется сигнал снятия запрета циклового фазирования, который с выхода дешифратора 12 поступает на второй вход триггера 5.

Время запрета фазирования (фиг. 4) резко сокращается до одной кодовой комбинации, и непрерывно поступающий поток сигналов обнаружения искажений кодовых комбинаций, формируемый дешифратором 12 при превышении порога срабатывания S, постоянно поддерживает триггер в состоянии разрешения фазирования. Истинная кодовая комбинация циклового фазирования может обеспечить установку правильной цикловой фазы даже в случае, если она .следует непосредственно за ложной комбинацией.

После установления правильной цикловой фазы .частость образования ошибок снижается до 10 З вЂ” 10, что ведет к быстрому (в течение приема

2-3 кодовых комбинаций) освобождению регистра 13 сдвига и снижению его состояния ниже порогового. После установления правильной цикловой фазы сигнал разрешения повторного фазирования уже не формируется, так как, несмотря на состояние регистра сдвига выше S, сигнал обнаружения искажений не поступает.

Поскольку регистр -13 сдвига находится в состоянии выше порогового после ложного фазирования, то прием очередной кодовой комбинации ведет к формированию сигнала разрешения повторного фазирования по цикду, что создает условия для того, чтобы повторное фазирование было осуществлено непосредственно после ожного. В связи с этим работа„- устФормула изобретения

11 1,00 31 ройства в условиях последовательного приема сигналов телесигнализации от групп территориально рассредоточенных радиосредств производится более надежно. S

Технико-экономическая эффективность предлагаемого устройства заключается в повышении надежности сбора данных телесигнализации от территориально рассредоточенных радио- 30 средств.

Устройство для приема телесигналов, содержащее блок фазирования, вход которого объединен с первым входом первого элемента И и подключен к входу устройства, первый выход блока фазирования соединен с первым входом накопителя и первым входом первого распределителя импульсов, первый, второй и третий выходы которого соединены соответственно с первым, вторым и третьим входа- 25 ми преобразователя кода, первый выход которого соединен с первым входом блока элементов И, второй выход блока фазиоования соединен с входом второго распределителя импульсов, первый и второй выходы которого соединены соответственно с четвертым входом преобразователя кода и вторым входом первого элемента И, выход которого соединен с вторым входом

35 накопителя, первый выход которого через первый дешифратор соединен с первым входом второго элемента И, выход второго элемента И соединен с вторым входом первого распределителя

40 импульсов и первым входом триггера, выход которого соединен с вторым входом второго элемента И, вторые и третий выходы накопителя соединены с первыми и вторым входами анали45 затора кода, первый и второй выходы которого соединены соответственно с пятым входом преобразователя кода и вторым входом блока элементов И, третий вход которого подключен к четвертому выходу накопителя, а выход—

I к выходу устройства, о т л и ч а ю27 12 щ е е с я тем, что, с целью повышения надежности устройства, в него введены второй дешифратор и регистр сдвига, второй выход преобразователя кода через последовательно соединенные регистр сдвига и второй дешифратор соединен с вторым входом триггера.

2. Устройство по и. 1, о т л ич а ю щ е е с я тем, что преобразователь кода выполнен на элементах

И, ИЛИ, НЕ и триггере, причем выхо ды первого и второго элементов ИЛИ соединены с первыми входами соответственно первого и второго элементов

И, выходы которых через третий элемент ИЛИ соединены с первым входом триггера, выходы триггера соединены с первыми входами третьего и четвертого элементов И„ второй вход первого элемента И через элемент НЕ соединен с вторым входом второго элемента И, второй вход триггера, входы первого и второго элементов ИЛИ, объединенные вторые входы и объединенные третьи входы третьего и четвертого элементов И и второй вход второго элемента И подключены соответственно к первому — пятому входам преобразователя кода, выходы четвертого и третьего элементов И подключены к первому и второму выходам преобразователя кода соотвественно.

3. Устройство по и. 1, о т л и ч а ю щ е е с я тем, что анализатор кода выполнен на последовательно соединенных сумматорах по модулю два, выход последнего из которых соединен с первым выходом анализатора кода, второй вход каждого сумматора по модулю два подключен к соответствующему первому входу анализатора кода, второй вход и выход которого соединены с первым входом первого сумматора по модулю два.

Источники информации, принятые во внимание при экспертизе

1. Авторское свидетельство СССР

Ч" 809300, кл. С 08 С 19/28, 1979.

2. Авторское свидетельство СССР 554б26, кл. H 04 L 3/02, 1975 (прототип).

1003127

1003127

1003127

ВНИИПИ Заказ 1572/35

Тираж б16 Подписное

Филиал ППП "Патент", г.Ужгород,ул.Проектная,4 Е

1 ф

®

Е

1

Ъ| Ь

Ь Ъ| ф