Устройство синхронизации
Иллюстрации
Показать всеРеферат
ОП ИСАНИЕ
ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
Союз Советских
Социапистических
Республик
«»1003376 (63) Дополнительное к авт. свид-ву(22) Заявлено 13. 11. 81 (21) 3356233/18.-09
)И) М. Кл.з с присоединением заявки №
Н 04 (. 7/10
Государственный комитет
СССР по делам изобретений и открытий (23) Приоритет
Опубликовано 070383 бюллетень ¹ 9
Дата опубликования описания 07.03.83 (53) УДК 621. 394.66Z (088.8) /
/ (73) Заявитель.(54) УСТРОЙСТВО СИНХРОНИЗАЦИИ
Изобретение относится к передаче дискретной информации и может использоваться для выделения тактовой частоты из принимаемого сигнала.
Известно устройство тактовой синхронизации с дискретным управлением, в котором для уменьшения времени вхождения в синфаэность используется дополнительный дискриминатор ложной синхронизации с элементами ИЛИ и ключом, а устойчивость устройства к помехам достигается применением усред" няющего блока Г1 3.
Недостатком данного устройства является то, что процесс выхода из состояния ложной синхронизации в нем может затянуться, вследствие его зависимости от характера принятого сигнала. Это приводит к тому, что фаза выходных тактовых импульсов будет корректироваться в основном дискриминатором ложной синхронизации, что ведет к снижению точности синхронизации.
Известно устройство синхронизации, содержащее реверсивный счетчик, блок определения фронтов посылок, выход которого подключен к первым входам основного и дополнительного фазовых дискриминаторов, к вторым входам которых подключен выход управляемого генератора, к входам которого через блоки вычитания и добавления импуль5 сов подключены выходы задающего генератора, при этом выходы основного фазового дискриминатора через блок усреднения подключены к вторым входам блоков вычитания и добавления импульсов f2).
ОднаКо в известном устройстве не исключено воздействие сильно смещенных (искаженных помехами) импульсов, что ухудшает точность фазирования.
Их влияние уменьшается увеличением
15 емкости реверсивного счетчика, приводящее в свою очередь к увеличению времени вхождения в синхронизм.
Цель изобретения — повышение точности фазирования и уменьшение времени вхождения в синхронизм.
Для достижения поставленной цели в устройство синхронизации, содержащее реверсивный счетчик, блок определения фронтов посылок, выход ко25 торого подключен к первым входам основного и дополнительного фазовых . дискриминаторов, к вторым входам которых подключен выход управляемого генератора, к входам которого
30 через блоки вычитания и добавления
1003376 импульсов подключены выходы задающего генератора, при этом. выходы основного фазового дискриминатора через блок усреднения подключены к вторым входам блоков вычитания и добавления импульсов, введены последовательно соединенные счетчик времени блокировки и триггер разрешения счета, а также последовательно соединенные регенератор, блок анализа цикловой синхронизации, пороговый блок 1О и коммутатор, к третьему входу которого, а также к входу счетчика времени блокировки подключен выход триггера разрешения счета, а выходы коммутатора подключены к третьим 15 входам блоков вычитания и добавления импульсов, при этом выходы дополнительного фазового дискриминатора подключены к второму и третьему входам порогового блока, третий и 2О четвертый выходы, которого через ре" версивный счетчик подключены к второму входу триггера разрешения счета, причем выход управляемого генератора подключен к первому входу регенератора, второй вход которого объединен с входом блока определения фронтов посылок и является входом устройства, выходом которого является выход управляемого генератора. ЗО
На фиг:. 1 изображен структурная электрическая схема устройства; на фиг. 2 — блок определения фронтов посылок; на фиг. 3 — блок анализа цикловой., синхрони-ации на фиг ° 4 - 35 пороговый блок.
Устройство синхронизации содержит блок 1 определ ния фронтов посылок, задающий генератор 2, управляемый генератор 3, основной фазовый дискриминатор 4, блок 5 усреднения, блок
6 вычитания импульсов, блок 7 добавления импульсов, дополнительный фазовый дискриминатор 8, регенератор 9, блок 10 анализа цикловой синхронизации, пороговый блок 11, реверсив- 45 ный счетчик 12, триггер 13 разрешения счета, счетчик 14 времени блокировки, коммутатор 15. Кроме того, . блок 1 определения фронтов посылок содержит блок 16 защиты от дробле- 50 ния входного. сигнала, усилитель-ограничитель 17, двухразрядный регистр
18 сдвига, сумматор 19 по модулю два; блок 10 анализа цикловой синхронизации содержит рекуррентный ре- 55 гистр 20 сдвига, сумматор 21 по модулю два, счетчик 22, декодер 23, счетчик 24,Р- 5 триггер 25; пороговый блок содержит ключи 26 и 27, регистры 28 и 29 сдвига,. элементы ИЛИ 30 О и 31, элементы И 32 и 33.
Устройство работает следующим образом.
Во время приема информации сигналы, соответствующие значащим момен- 65 там границ восстановления посылок, поступают на основной фазовый дискриминатор 4 и дополнительный фазовый дискриминатор 8. При этом в основном фазовом дискриминаторе 4 производится сравнение фаз входного и опорного сигналов и определяет я знак расхождения, т.е. он выдает соответствующий корректирующий сигнал на добавление к поступающим от задающего генератора 2 одного импульса (в случае, когда опорный сигнал отстает по фазе от входного) или на вычитание из поступающих импульсов одного импульса (когда опорный сигнал опережает входной). Блок 5 усреднения производит обработку (усреднение) результатов сравнения и выдает через блок 7 добавления или блок б вычитания соответствующий сигнал корректировки в управляемый генератор 3, изменяя его коэффициент деления.
Одновременно в дополнительном фазовом дискриминатзре 8 производится определение абсолютного значения расхождения фаз между опорным и входным сигналами, т.е. он вьщает сигналы в виде серии высокочастотных импульсов на добавление или вычита- . ние в зависимости от знака расхожде ния фаз (количество импульсов в серии прямо пропорционально величине расхождения фаз). Серии импульсов поступают на пороговый блок 11, в котором производится подсчет их числа, и одновременно на два первых его выхода (через ключи, управляемые блоtoe наличия цикловой синхронизации).
Если количество импульсов, зарегистрированных пороговым блоком 11, не превышает некоторой величины (порога), у( формируется импульс на третьем выходе порогового блока и наоборот, если количество импульсов, зарегистрированных пороговым блоком 11, превышает величину порога, то формируется им-. пульс на четвертом его выходе. Эти сигналы поступают на реверсивный счетчик 12, который производит усреднение и выдает на выход сигнал в случае, когда сигнал на третьем входе устойчиво преобладает над сигналом на четвертом входе. Сигнал с выхода реверсивного счетчика 12 поступает в триггер 13 разрешения счета, который запускает счетчик 14 времени блокировки и закрывает коммутатор 15, запрещая прохождение серии мпульсов от дополнительного фазового дискриминатора 8. Величина порога выбирается из следующих соображений. Если количество импульсов в серии меньше порога, то можно считать, что фаза опорного сигнала от управляемого генератора 3 близка к Фазе, принятого сигнала. И если реверсивный счетчик 12 зарегистрировал несколько подряд та1003376 ких состояний (больше емкости счетчи- синхронизации по циклам и соответстка), то дальнейшую автоподстройку не венно IIo тактам, что необходимо сНо следует производить с помощью допол- ва перейти к процессу поиска синхронительного фазового.дискриминатора 8, низации, т.е. начинается работа уст. — . а поддерживать синфазность только па- ройства по описанному выше алгоритму, раллельно работающим основным фазо- 5 Таким образом, устройство синхровым дискри инатором 4. В противном . ниэации обеспечивает повышение точ". случае реверсивный счетчик 12 не вы- ности фаэирования при уменьшении дает сигнал в триггер 13 разрешения времени вхождения в синхронизм. счета и происходит дальнейший поиск тактовой синхронизации (коммутатор 15 <0 открыт). Формула изобретения
Допустим, что триггер 13 разрешения счета запустил счетчик 14 време Устройство синхронизации, содерни блокировки и последний начинает жащее реверсивный счетчик, блок опреотсчет времени, в течение которого |5 деления фронтов посылок, выход котопроисходит анализ входного сигнала на рого подключен к первым входам основналичие в ней комбинации фазового пус- ного и дополнительного фазовых диска в блоке 10 анализа цикловой син- криминаторов, к вторьм входам котохронизации (происходит .поиск сигна- рцх подключен выход управляемого гела, определяющего условия синхрон- . р() нератора, к входам которого через ной работы приемника и передатчика блоки вычитания и добавления импульсов подключены .вьходы задающего геЕсли на некоторый интервал време- иератора, при этом выходы основного ни блок 10 анализа цикловой синхрони- фазового дискриминатора через блок зации не вылавливает комбинацию фа- Я5 усреднения подключены к вторым вхозового пуска, счетчик 14 времени дам блоков вычитания и добавления имблокировки выдает сигнал в триггер,пульсов о т л
13 аз ешения сов, о т л и ч а ю щ е е с я тем, 3 разрешения счета и последний от- что, с целью повышения точности факрывает коммутатор 15, т.е. продол- зирования и уменьшения времени вхожжается дальнейший поиск тактовой Зп дения в синхронизм, в него введены последовательно соединенные счетчик времени блокировки и триггер разрешения счета, а также последовательработы приемника и передатчика по но соединенные регенератор, блок анациклам, блок 10 анализа цикловой З5 лиза цикловой синхронизации, порогол к и коммутатор, к третьему синхронизации выдает запрещающий по- вый блок и коммута тенциал на пороговый блок 11 т.е.
° ° входу которого, а также к входу счетчика времени локировки подключен выпроисходит запрет работы порогового чика времени б о блока 11, а по истечении времени от- ход триггера разрешения счета, а высчета счетчиком 14 времени блокиров- ходы коммутатор ки коммутатор 15 открывается (он не им входам блоков вычитания и добавоказывает влияние на работу, посколь- ления импульсов, при этом выходы. ку закрыт пороговый блок 11), а счет- дополнительного фазового дискриминачик времени блокировки подготавли- тора подключены к второму и третьему вается к режиму ожидания. входам порогового блока, третий и
В процессе работы блок 10 анали- 45 четвертый выходы которого через реза цикловой синхронизации выделяет версивный счетчик подключены к втокомбинацию фазового пуска, поддержи- рому входу триггера разрешения сче" вает в состоянии запрета пороговый . та, причем выход управляемого генеков е блок 11, даже если произойдет крат- . ратора подключен к первому вхо р менный сбой тактовой синхро- 5О генератора, второй вход которого входу ренизапии низа ии (по времени меньший, чем пе-. объединен с входом блока определения риод выдаваемой комбинации фазового . фронтов посылок и является входом пуска на передаче). устройства, выходом которого являет Снятие запрета с порогового блока ся выход управляемого генератора.
11 осуществляется только тогда, ког- 55 да в процессе работы блок 10 анализа Источники информации, цикловой синхронизации, одновремен- принятые во внимание прн экспертизе но подсчитывающий число неправильно 1. Авторское свидетельство СССР принятых кодовых комбинаций, зафикси- Р 562935, кл. Н 04 L 7/02, 1974. рует их число, превышающее некоторое 6() 2. Авторское свидетельство СССР зн чение, при котором потеря инфор- 9 403096 кл. Н 04 L 7/10, 1971 мации настолько велика из-за сбоя
100337б
1003376
Составитель Г. Лерантович
Техред О. Неце Корректор М. Коста
Редактор О. Сопко
Эаказ 1592/47
Тираж б75 Подписное
ВНИИПИ Государственного комитета СССР по делам изобретений и открытий
113035, Москва, Ж-35, Раушская наб., д. 4/5
Филиал ППП "Патент", r. Ужгород, ул. Проектная, 4