Устройство для моделирования поточной системы обработки информации

Иллюстрации

Показать все

Реферат

 

ОПИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союз Советскик

Соцмалистическнк

Республик

gij1005068 (63) Дополнительное к авт. свид-ву .— (22) Заявлено 021131 (21) 3355909/18-24 с присоединением заявки М(23) Приоритет

Р М К,з

G 06 F 15/20

Государственный комитет

СССР ио делам изобретений и открытий

Опубликовано 150383 Бюллетень М 10

РЗ) УДК681. 3.(088.8) Дата опубликования описания 150 38 3

Г. В. Др (72) Авторы изобретения

МОскОВский ордена Ленина н ордена Т

Красного Знамени институт инженеров железнодорожного транспорта (71) Заявитель (54) УСТРОЙСТВО ДЛЯ МОДЕЛИРОВАНИЯ ПОТОЧНОЙ

СИСТЕМЫ ОБРАБОТКИ ИНФОРМАЦИИ

Изобретение относится к вычислительной технике н может быть использовано при проектировании и оптимизации по критериям максимальной оперативности получаемых результатов на всех этапах технологических процессов обработки информации в АСУ, например, .таких как заполнение документов исходными данными, перенос данных на машинные носители, ввод информации в ЭВМ, логическая и арифметическая обработка, контроль, вывод из ЭВМ и размножение результатов.

Известно устройство для моделирования процесса сбора и обработки информации, содержащее блоки приема и формирования запроса, счетчик, дешифратор, элемент И, ИЛИ, триггеры и блок обработки запросов. Выходы блоков приема подключены к входам блока формирования запроса и счетчика, выход которого через дешифратор и коьмутатор подключен к входу блока обработки запросов.

Выходы блока формирования запросов подсоединены к единйчным входам соответствующих триггеров; выходы которых подключены к входам элементов И, выходы которых подключены к входам блока обработки запросов $1)

Недостатком устройства является . невысокая точность моделирования

- реальных процессов обработки данных в современных АСУ из-за невозможности имитации обработки файлов. (массивов) информации в режимах, отличающихся от тех, в которых используется принцип последовательного доступа..

Наиболее близким по технической сущности к изобретению является устройство для моделирования процессов выполнения работы, содержащее генератор случайных напряжений, интегратор, блок сравнения, источник стабилизированного напряжения и блок регистрации, выход источника стабилизированного напряжения подключен к одному из входов блока сравнения, выход которого йодключен к входу блока регистрации 2 .

С помощью данного устройства принципиально можно моделировать определенные процессы интегрированной обработки информации. Однако устройство не обеспечивает возможности полной

3о,имитации совместной и параллельной

1005068 обработки нескольких файлов или блоков (порций) информации, как это производится согласно мультипрограммным режимам обеспечения ЭВМ третьего поколения. . Цель изобретения — повышение быстродействия.

Поставленная цель достигается тем, что в устройство, содержащее генератор случайных напряжений, коммутатор, блок сравнения, источник стабилизированного напряжения и блок регистрации, выход источника стабилизированного напряжения подключен к одному из входов блока сравнения, введены реле времени, коммутатор, дополнительный блок сравнения, дополнительный коммутатор, и интеграторов и блок источников стабилизированнвго напряжения, причем выход генератора случайных напряжений под- 29 ключен через коммутатор к входам интеграторов, выходы которых подключены к входам первой группы дополнительного блока сравнения соот-, ветственно, к входам второй группы которого подключены выходы блока источников стабилизированного напряжения соответственно, выход дополнительного блока сравнения соединен с управляющим входом коммутатора, к входу запуска которого подключен выход реле времени,-входы дополнительного коммутатора подключены к выходам соответствующих интеграторов, а выход — к входу блока сравнения, выход которого подключен к входу блока регистрации.

Кроме того, дополнительный коммутатор содержит (n-1) схем сравнения, (n-1) триггеров, две группы по (n-1) @ элементов И и (и-1) элементов ИЛИ, первый вход (n-1)-й схемы сравнения и первый вход (n-1)-го элемента И второй группы объединены и являются первым входом дополнительного комму- 4 татора, второй вход (n-1)-й схемы сравнения соединен с первым входом (и-1)-ro элемента И первой группы и является вторым входом дополнительного коммутатора, первый вход k-й схемы сравнения (k 1, о-2) подключен к первому входу k-ro элемента И первой группы и является (n-1+k)-ым входом дополнительного коммутатора, выходы схем сравнения соединены с единичныьж входами соответствующих 55 триггеров, аулевые выходы триггеров соединены с вторыми. входами соответствующих элементов И первой группы, единичные выходы триггеров подключены к. вторым входам соответст- Щ вующих элементов И второй группы, выходы

l-ых элементов И первой и второй группы (1 1, n-1) соединены с входа-

:ми i-го элемента ИЛИ, выход первого элемента ИЛИ является выходом допол- 65 нительного коммутатора, а выход j-ro элемента ИЛИ соединен с вторыми входами .(j-1)-ro элемента И второй группы и вторым входом (j-1)-й схемы сравнения.

На фиг. 1 представлена структурная схема устройства для моделирования поточной системы обработки информации; на фиг. 2 — функциональ-. ная схема блока переключателей.

Устройство содержит генератор 1 случайных напряжений, блок 2 сравне.ния, источник 3 стабилизированного напряжения и блок 4 регистрации, выход источника 3 стабилизированного напряжения подключен к одному из входов блока сравнения, выход которого подключен к входу блока регистрации, реле 5 времени, коммутатор 6, дополнительный блок 7 сравнения, дополнительный коммутатор 8, блок 9 интеграторов и блок 10 источников стабилизированного напряжения, причем выход генератора случайных напряжений 1 подключен через коммутатор 6 к входам интеграторов 9 +9 блока 9 интеграторов, выходы которых подключены к входам дополнительного блока 7 сравнения, к другим входам

Которого подключены выходы блока 10 источников стабилизированного напряжения, выход дополнительного блока 7 сравнения подключен к второму входу коммутатора 6, к третьему входу которого подключен выход реле 5 времени, входы коммутатора подключены к соответствующим выходам блока 9 интеграторов, а выход — к входу блока 2 сравнения.

Дополнительный коммутатор содержит схемы сравнения 11„ -111, q, триггеры 12 -12 q, две группы элементов И 13„-13n, 141-14„ „, элементы

ИЛИ 15 -15n- .

Генератор 1 представляет собой типовой генератор случайных электрических напряжений инфранизкой частоты. Генератор случайных процессов вырабатывает реализацию случайного процесса изменения напряжения с требуемым законом распределейия.

В блоке б используются транзисторные ключевые и переключающие схемы. В качестве реле времени блока 5 могут использоваться одновибраторы или подобные спусковые релаксационные генераторы.

Блок 9 состоит из и типовых операционных усилителей, работающих в режиме интегрирования, число которых равно количеству моделируемых этапов обработки информации. В блоки 2 и 7 схем сравнения входят амплитудные селекторы.

Устройство работает следующим образом.

1005068

В исходном состоянии триггеры 12 +12 < находятся в нулевом состоянии и поддерживают в открытом состоянии элементы И 13,, -13„

Коммутатор б переключен в подготовительный режим, во время которого производится ввод случайного напряжения на интеграторы 94 +9и блока 9 интеграторов.

С выхода блока 5 реле времени через заданные интервалы времени на первый вход коммутатора б поступают последовательные сигналы, в соответствии с которыми прекращается ввод случайных напряжений на интеграторы 91 -9 блока 9. При поступлении последнего сигнала.с выхода реле 5 времени на вход коммутатора б начина. ется рабочий режим интегратора 9

Линейно изменяющееся напряжение на выходе каждого интегратора пред- 20 ставляет отдельную реализацию полуслучайной функции, моделирующей объем информации, обработанной на соответствующем этапе ее преобразования. 25

Выходное напряжение, снимаемое с выходов блока 10 стабилизированного напряжения, соответствует объему информации, который требуется обработать. на определенном этапе техно- 30 логического процесса, после .которого начинается следующий этап. Напряжение с выхода источника стабилизированного напряжения 3 моделирует общий объем подлежащей обработке инфоруиции каждым интегратором.

Процесс;обработки оканчивается после ее обработки последним интегратором.

Линейно измейяющееся напряжение с выхода интегратора 9 блока 9 поступает на первый вход блока сравненйя 7. В момент совпадения линейно изменяющегося напряжения и напряжения, поступающего с первого выхода блока 10 источников стабилизированного напряжения на (n+l,)-й вход блока сравнения 7, на выходе блока 7 появляется сигнал, который переключает коммутатор б таким образом, чтобы интегратор 9 блока 9 перешел 50 в рабочий режим. При этом интегратор 9 блока 9 продолжает генерировать линейно изменяющееся напряжение.

Процесс последовательного пере- 55 ключения интеграторов в рабочий режим ,продолжается до тех пор, пока все интеграторы не начнут генерировать линейно изменяющееся напряжение.Появление на выходах блока 9 интегра-60 торов одновременно нескольких линейно изменяющихся напряжений имитирует процесс совместного выполнения нескольких этапов технологическогопроцесса обработки информации.

Напряжения с выходов .интеграторов подается на вход коммутатора 8. На каждую из схем сравнения 11 поступа- ет напряжение с выхода (о+1-i)-ro интегратора и напряжение с выхода элемента ИЛИ 15 л . На входы схемы сравнения 11>q поступают напряжения с выходов интеграторов 9 и 9 блока 9 ° B.ìoìåíò равенства напряжений, поступающих на входы схемы сравнения 11(, она формирует сигнал, переводящий триггер 12 в единичное состояние. При нулевом состоянии триггера 12 на выход элемента ИЛИ 15 проходит напряжение с выхода интегратора (9> ) блока 9. Единичное состояние трйггера 121 запирает элемент И 13„ и отпирает элемент

И 14 . При этом на выходе элемента

ИЛИ 15„- появляется напряжение с выхода элемента ИЛИ 15„. < или с выхода интегратора 9 ..

Выходное напряжение коммутатора 8, представляющее собой реализацию кусочно-линейной полуслучайной функции, моделирует случайный процесс появления на выходе системы потока обработанных данных. Напряжение с выхода коммутатора 8 поступает на первый вход блока 2 сравнения, на второй вход которого поступает нап.ряжение с выхода источника 3 стабилизированного напряжения. При равенстве входных напряжений блок 2 формирует сигнал окончания обработки информации, который фиксируется в блоке регистрации и сбрасывает триггеры 121 -12„ и переводит коммутатор б в подготовительный режим.

Такой принцип работы устройства позволяет моделировать процесс одновременной обработки нескольких файлов информации, имитируя тем самым мультнпрограммный режим работы системы обработки данных. Введение дополнительных блоков позволяет расширить функциональные возможности устройства, моделирующего процессы обработки информации современными средствами, использующими мультипрограммн; и режим работы.

Формула изобретения

1. Устройство для моделирования поточной системы обработки информации, содержащее генератор случайных напряжений, блок сравнения, источник стабилизированного напряжения и блок регистрации, выход источника стабилизированного напряжения подключен к одному из входов блока сравнения, о т л и ч а ю щ е е с я тем, что, с целью повышения быстродействия, оно дополнительно содержит реле времени, дополнительный блок сравнения, дополнительный коммутатор и интеграторов и блок источников стабилизи1005068 рованного напряжения, причем выход генератора случайных напряжений подключен иерез коммутатор к входам интеграторов, выходы которых подключены к входам первой группы дополнительного блока сравнения соответственно, к входам второй группы которого подключены выходы блока источников стабилизированного напряжения соответственно, выход дополнительного блока сравнения соединен с управляющим входом коммутатора, к входу запуска которого подключен выход реле времени, входы дополнительного коммутатора подключены к выходам соответствующих интеграторов, а выход — 15 к входу блока сравнения, выход которого подключен к входу блока регистрации.

2. Устройство но п.1, о т л и ч а ю щ е е с я тем,.что дополни- р тельный коммутатор содержит (n- 1) схем сравнения, (n-1) триггеров, две группы по (и-1) элементов И и (n-1) элементов ИЛИ, первый вход (n- 1)-й схемы сравнения и первый вход (n- 1)-ro элемента И второй группы объединены и являются первым входом дополнительного коммутатора, второй вход (n-1)-й схемы сравнения соединен с первым входом (и 1)-го элемента И первой группы и является вторым входом дополнительного коммутатора, первый вход k-R cxeam сравнения (k 1, n-2) подключен к первому входу k.-ro элемента И первой группы и является (n- 1+k)-ым входом допол+ нительного коммутатора, выходы схем сравнения соединены с единичными входами соответствующих триггеров, нулевые выходы триггеров соединены с вторыми входами соответствующих элементов И первой группы, единичные выходы триггеров подключены к вторым входам соответствующих элементов И второй группы, выходы i-ых элементов И первой и второй групп (1 *1, и- 1) соединены с входами i ro элемента ИЛИ, выход первого элемента ИЛИ является выходом дополнительного коммутатора, а выход j-ro элемента ИЛИ () 2, п- 1) соединен с вторыми входами (j-1)-го элемента И второй группы и вторым входом (j-1)-й схемы сравнения..

Источники информации, принятые во внимание при экспертизе

1. Авторское свидетельство СССР

В 631925, кл. G 06 F 15/20, 1977.

2. Дружинин Г.В. Надежность автоматизированных систем. М., "Энергия", 1977, с. 503-506 (прототип).

1005068

Составитель В..ФУкалов

Редактор К. Волощук 7.ехред Т.Маточка . Еорректор Е. Рошко

Заказ 1901/65 Тираж 704 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Филиал ППП "Патент", г. Ужгород, ул. Проектная, 4