Устройство для отображения информации на экране электронно- лучевой трубки
Иллюстрации
Показать всеРеферат
УСТРОЙСТВО ДЛЯ ОТОБРАЖЕНИЯ ИНФОРМАЦИИ НА ЭКРАНЕ ЭЛЕКТРОННО-ЛУЧЕВОЙ ТРУБКИ (ЭЛТ), содержащее дешифратор , RS-триггер, D-триггер, первый блок памяти, счетчик адреса , первый элемент И, знакогенератор , первый инвертор, последовательно соединенные задающий генератор , счетчик точек, счетчик знаков , счетчик телевизионных строк, счетчик строк знаков, второй инвертор , второй элемент И, причем вторые выходы счетчика знаков и счетчика строк знаков являются выходами устройства, вход S RS-триггера соединен с выходом дешифратора,. вход которого соединен с шиной данных и с первым входом первого блока памяти, -выход которого соединен с первым входом знакогенератора, второй вход которого соединен с вторым выходом счетчика точек, а третий вход - с вторым вьосодом счетчика телевизионных строк, а выход знакогенератора соединен с первым входом второго элемента И, второй вход которого через первый инвертор соединён с третьим выходом счетчика знаков и с первым входом первого элемента И, второй вход которого соединен с третьим выходом счетчика телевизионных строк, а выход первого элемента И соединен с первым входом счетчика адреса, отличающее.с я тем, что, с целью увеличения быстродействия устройства, в него введены третий элемент И, коммутатор адресов ,,второй блок памяти и формирователь начального адреса, первый вход которого соединен с третьим выходом счетчика строк знаков, второй вход с четвертым выходом счетчика телевизионных строк, а выход - с вторые входом счетчика адреса, третий вход сл которого соединен с третью выходом счетчика точек, а выход счетчика адреса соединен с четвертмл входом коммутатора адресов, первый вход второго блока памяти соединен с шиной данных, второчи вход - с первь выходом коммутатора адресов, а третий вход - с выходе . Q D-трйггера и с первым входом коммутатора гщресов, второй вход которгаго соединен с шиной адреса, второй выход с вторым входом первого блока памяти, третий вход с третьим входом пер0д вого блока памяти и с входом D и выходом Q D-триггера, вход С кото-00 рого соединен с входе R RS-триггера и выходом третьего элемента И, первый вход которого соеди-нен с выхо. дом Q JRS-триггера, а второй вход с первым выходом счетчика строк знаков .
СОЮЗ СОВЕТСНИХ
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИК 3(5D G 06 F 3 153
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
= 1
Н ABTOPCHO!VlV СВИДЕТЕЛЬСТВУ
ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР
ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ,(21) 3354124/18-24 (22) 19.11.81 (46) 07.04.83. Бюл. Р 13 (72) Л.Г.Битно, M.M.Koýëoâñêèé и Л.Е.Холоденкова (53) 681.327.12(088.8) (56) 1. Патент США Р 4109244, кл. 340-324 AD, опублик. 1978.
2. Патент США Р 4117469,,кл. 340-324 AD, опублик. 1978 (прототип ). (54)(57) УСТРОЙСТВО ДЛЯ ОТОБРАЖЕНИЯ
ИНФОРМАЦИИ HA ЭКРАНЕ ЭЛЕКТРОННО-ЛУЧЕВОЙ ТРУБКИ (ЭЛТ), содержащее дешифратор, RS-триггер, D-триггЕр, первый блок памяти, счетчик адреса, первый элемент И, знакогенератор, первый инвертор, последовательно соединенные задающий генератор, счетчик точек, счетчик знаков, счетчик телевизионных строк, счетчик строк знаков, второй инвертор, второй элемент И, причем вторые выходы счетчика знаков и счетчика строк знаков являются выходами устройства, вход S RS-триггера соединен с выходом дешифратора„ вход которого соединен с шиной данных и с первым входом первого бЛока памяти, выход которого соединен с первым входом знакогенератора, второй вход которого соединен с вторым выходом счетчика точек, а третий вход - с вторым выходом счетчика телевизионных строк, а выход знакогенератора соединен с первым входом второго элемента И, второй вход ко„„SU„„1010613 A торого через первый инвертор соединен с третьим выходом счетчика знаков и с первык входом первого элемента И, второй вход которого соединен с третьим выходом счетчика телевизионных строк, а выход первого элемента И соединен с первым входом счетчика адреса, о т л и ч а ю щ е е.с я тем, что, с целью увеличения быстродействия устройства, в него введены третий элемент И, коммутатор адресов,.второй блок памяти и формирователь начального адреса, первый вход которого соединен с третьим выходом счетчика строк знаков, второй вход— с четвертым выходом счетчика телевизионных строк, а выход — с вторьм входом счетчика адреса, третий вход которого соединен с третьим выходом счетчика точек, а выход счетчика адреса соединен с четвертыми входом коммутатора адресов, первый вход второго блока памяти соединен с шиной данных, второй вход — с первым выходом коммутатора адресов, а третий вход — с выходом,Q D-трйггера и с первьм входом коммутатора адресов, второй вход которого соединен с шиной адреса, второй выход - с в-.орым входом первого блока памяти, третий вход -. с третьим входом первого блока памяти и с вкодом 0 и выходом Q D-триггера, вход С кото Мий рого соединен с .входом R RS-триггера и выходом третьего элемента И, первый вход которого соединен с выхо дом Q RS-триггера, а второй вход— с первык выходом счетчика строк зна- фЬ ков °
1010613
Изобретение относится к вычислительной технике, а именно к устройствам вывода алфавитно-цифровой информации на экран электронно †лучев трубки, и может быть использовано в различной электронной аппаратуре, в частности в управляющих системах сборочного оборудования для производства изделий электронной техники в качестве устройства отображения информации.
Известно устройство отображения информации, управляемое микропроцессором, содержащее блок памяти с произвольной выборкой, блок воспро— изведения видеоинформации, генера- )5 тор, цепочку цифровых делителей, формирователи горизонтальных к вертикальных координат, счетчик памяти и знакогенератор (11.
Недостатком этого устройства является малая частота обращения к нему, так как ввод информации для отображения с тем, чтобы не ухудшить качество иэображения, разрешается производить только во время обратного хода луча кадровой развертки.
Наиболее близким по технической сущности к предлагаемому является устройство отображения, управляемое микропроцессором, содержащее дешифратор, RS-триггер, D-триггер, первый блок памяти, счетчик адреса, первый элемент И, знакогенератор, первый иннертор, выходные ши— ны строчного и кадрового синхросигналов, а также последовательно соединенные задающий генератор, счетчик точек, счетчик знаков, счетчик телевизионных строк, счетчик строк знаков, второй инвертор, второй эле- 40 мент И и телевизионный индикатор, причем вторые выходы счетчика знаков и счетчика строк знаков янляются выхсдами устройства, вход S RS-триггера соединен с выходом дешифратора,вход которого объединен с шиной данных и с первым входом первого блока памяти, выход которого подключен к первому входу знакогенератора, второй вход которого соединен с вторым выходом счетчика точек, а третий вход - с вторым выходом счетчика телевизионных строк, а выход знакогенератора соединен с входом второго элемента И, второй вход которого объединен с выходом первого инвертора, вход которого подключен к третьему выходу счетчика знаков и к первому входу первого элемента И, выход которого соединен с первым входом счетчика адреса, а второй вход — с третьим выходом счетчика телевизионных строк 21.
Недостатком данного устройства является малая частота обращения к нему, так как ввод информации для отображения с тем, чтобы не ухудшить качество кзображенкя, разрешается производить только во время межстрочных промежутков текста и во время обратного хода луча кадровой развертки. При этом частота обращения получается максимальной, если вводить информацию во время межстрочных промежутков текста. Ее величина определяется для этого случая кз выражения
06 Р . стр где f — частота обращения к устройству;
C — длительность одной строс тр кк телевизионной развертки;
N — число строк телевизионной развертки, занимаемое одной строкой текста (высота строки или высота символа н строке текста).
Из условия достаточной различимос. тк символов на экране телевизионных кндикаторов N должно как минимум быть равно 7, а согласно принятому стандарту телевизионного вещания
Г „р = 64 мкс. Подставляя эти данные в выражение для f, получаем
Обр
1 6 — 10 = 2,3 кГц. овр 64 7
Такие малые частоты обращения к устройству существенно снижают его функциональные воэможности и не позволяют использовать его в быстродействующих системах управления, таких как, напркмер, микропроцессорные
cè <ñ"ò åeìû управления щаговыми приводамк.
Цель изобретения — увеличение быстродействия устройства.
Данная цель достигается тем, что н известное устройство, содержащее дешифратор, КБ-триггер, D-триггер, первый блок памяти, счетчик адреса, первый элемент И, знакогенератор, первый инвертор, последовательно соединенные задающий генератор, счетчик точек, счетчик знаков, счетчик телевизионных строк, счетчик cTpQK знаков, второй инвертор, второй элемент И, причем вторые выходы счетчика знаков и счетчика строк знаков являются выходами устройства, вход S RS-триггера соединен с выходом дешифратора, вход которого соединен с шиной данных и с первым входом первого блока памяти, выход которого соединен с первым входом знакогенератора, второй вход которого соединен с вторым выходом счетчика точек, а третий вход — c вторым выходом счетчика телевизионных строк, а выход знакогенератора соединен с первым входом
1О10613
6Р
65 второго элемента И, второй вход которого через первый инвертор соединен с третьим выходом счетчика знаков и с первым входом первого элемента И, второй вход которого соединен с третьим выходом счетчика телевизионных строк, а выход первого элемента И соединен с первым входом счетчика адреса, введены третий элемент И, коммутатор адресов, второй блок памяти и формирователь начального адреса, первый вход которого соединен с третьим выходом счетчика строк знаков, второй входс четвертым выходом счетчика телевизионных строк, а выход — с вто- 15 рым входом счетчика адреса, третий вход которого соединен с третьим выходом счетчика точек, а выход счетчика адреса соединен с четвертым входом коммутатора адресов, первый 2р вход второго блока памяти соединен с шиной данных, второй вход — с первым выходом коммутатора адресов, а третий вход — с выходом Q D-триггера и с пеРвым входом коммутатора адресов, второй вход которого соединен с шиной адреса, второй выход — с вторым входом первого блока памяти, тре- ° тий вход — с третьим входом первого блока памяти и с входом D и выходом
Q D-триггера, вход С которого соединен с входом R RS-триггера и выходом третьего элемента И, первый вход которого соединен с выходом Q RSтриггера, а второй вход — с первым выходом счетчика строк знаков.
На чертеже показана блок-схема устройства для отображения информации на экране электронно-лучевой трубки. устройство содержит шины 1 дан- 4Р ных и 2 адреса, дешифратор 3, RSтриггер 4, третий элемент И 5, D-триггер 6, коммутатор 7 адресов, первый блок 8 памяти, второй блок 9 памяти, счетчик,10 адреса, формиро- 45 ватель 11 начального адреса, первый элемент И 12, знакогенератор 13, первый инвертор 14, шины 15 строчного синхросигнала и 16 кадрового синхросигнала, задающий генератор 17, 5р счетчик,18 точек, счетчик 19 знаков, счетчик 20 телевизионных строк, счетчик 21 строк знаков, второй инвертор 22, второй элемент И 23, электронно-лучевую трубку (ЭЛТ) 24.
Устройство работает следующим образом.
Знаки генерируются путем высвечивания соответствующей комбинации точек в точечной матрице M>
Выходной сигнал счетчика 20 телевизионных строк поступает на вход счетчика 21 строк знаков, который устанавливает число воспроизводимых на экране ЭЛТ 24 строк знаков и выдает сигнал гашения кадра, поступающий на второй инвертор 22 и третий элемент И 5, а также сигнал кадровой синхронизации для ЭЛТ 24. Видеоинформация кадра, подлежащая регенерации, хранится в одном из блоков
8 или 9 памяти, в то время как другой свободен для приема информации с шины 1 данных. При этом адресация ячеек в блоках 8 и 9 памяти производится либо от шины 2 адреса, либо от счетчика 10 адреса.
Коды знаков располагаются в блоках 8 и 9 памяти в той последовательности, в какой знаки должны размещаться на экране ЭЛТ 24. Пусть, например, видеоинформация кадра, подлежащая регенерации, расположена в первом блоке 8 памяти, а второй блок 9 памяти свободен для приема информации от микропроцессора, при этом адресация ячеек первого блока 8 памяти производится от счетчика 10 адреса, а адресация ячеек второго блока 9 памяти — от шины 2 адреса. После того, как микропроцессор заканчивает передачу информации, он выставляет на шину 1 данных код признака конца текста, который дешифрируется дешифратором 3 признака и запоминается RS-триггером 4.
Затем сигнал конца текс га на выходе этого триггера опрашивается в третьем элементе И 5 сигналом гашения кадра и перебрасывает D-триггер 6, который работает как счетный триггер. Вследствие этого второй блок 9 памяти переходит в режим считывания и предоставляется для регенерации информации на экране ЭЛТ, а первый блок 8 памяти переходит в режим записи и предоставляется микропроцессору.
При воспроизведении информации всякий раз перед сканированием телевизионноЯ строки в течение N строк, 1010613. Составитель В. Фунтова
Редактор В.Петраш Техред M,Tåïåð Корректор И,Шулла
Заказ 2488/37 Тираж 704 Подписное
ВЦИИПИ Государственного комитета СССР по делам изобретений и открытий
113035, Москва, И-35, Раушская наб., д. 4/5
Филиал ППП Патент, r Ужгород, ул. Проектная, 4 отводимых для знака, формирователь 11 начального адреса загружает в счетчик 10 адреса адрес первой ячейки блока 8 или 9 памяти, в которой хранйтся код первого символа воспроизводимой знакостроки. Нарастание значения адреса в счетчике 10 адреса для получения последовательности ячеек блока 8 или 9 памяти, содержащих остальные знаковые коды строки, происходит по сигналам счетчика 18 точек при наличии разрешеиия с первого элемента И 12, формируемого при отсутствии сигналов
Гашения строки и межстрочных промежутков, поступающих соответст- 15 венно от счетчика 19 знаков и от счетчика 20 телевизионных строк.
Код знака от того блока памяти, который в данный момент участвует в процессе регенерации видеоинфор-2щ мации на экране ЭЛТ 24, поступает на знакогенератор 13, который при этом выдает последовательность сигналов, управляющих изображением этого знака, на второй элемент И 23, два других входных сигнала которого являются инвертированными сигналами гашения строки и гашения «ад. ра, что обуславливает формирование на выходе второго элемента И 23 полного видеосигнала, поступающего на ЭЛТ 24 и управляющего интен-. сивностью его электронного луча.
Следовательно, ввод информации в устройство осуществляется асинхронно, беэ привязки к развертке луча ЭЛТ 24, так как в любой момент времени в распоряжении микропроцессора находится один из блоков 8 или 9 памяти.
Таким образом, введение второго блока памяти, формирователя начального адреса, коммутатора адресов, третьего элемента И и связей позволяет увеличить частоту обращения к устройству без ухудшения качества изображения.