Устройство для приоритетного обслуживания сообщений

Иллюстрации

Показать все

Реферат

 

1. УСТРОЙСТВО ДЛЯ ПРИОРИТЕТНОГО ОБСЛУЖИВАНИЯ СООБЩЕНИЙ, содержащее три входных блока памяти, первые, вторые, третьи приоритетные выходы которых соединены с входами первого, второго и третьего блоков элементов ИЛИ, блок опросаf запрещающий вход которого через четвертый блок элеме:нтов ИЛИ соединен с индикаторными выходами первого , второго и третьего входных блоков памяти, регистр, разрядные выходы которого соединены с входом пятого блока элементов ИЛИ, выход Которого соединен с первым входом блока управления, три выходных блока памяти, первые входы которых соединены с соответствующими выходами дешифратора адреса и единичными входами соответствующих триггеров группы, вторые входа - с информационными выходами первого,. второго и третьего входных блоКов памяти, с входом деишфратора адреса и вторым .входом блока управления, а выходы первого, второго и третьего выходных блоков пг1мяти подключены к первым входам сигнальных элементов И группы, вторые входы Kotoрых соединены с единичными выходами триггеров, группы, а выходаа - с нулевыми входами триггеров группы и через шестой блок элементов ИЛИ с третьим входом блока управления, первый, второй и третий реверсивные -сч.етчики, выходы которых соединены с первыми входами соответственно первого, второго и третьего элементов И, вторые входы кото4)ЫХ соединены с первым выходом блока управления, вычитающие и суммирующие входы рёверсивИых счетчиков подключены соответственно к Второму -седьмому выходам -блока управления, четвертый вход и восьмой выход которого соединены соответственйо с первым выходом блока опроса и с управЛякадим входоМ; регистра, группу элементов ЗАПРЕТ, информационные входы которых соединены с соответствуквдими выходами блока опроса, а выходы - с разрядными входами регистра и с управляющими входами соответствунадих вхоДйых блоков памяти от л и Ч -а ю щ е е с я -тем, что, с цельй повышения надежности работы,уст- . ройство содержит группу элементов И-НЕ, четвертый элемент И, два элемента ИЛИ и два элемента ЗАПРЕТ, выходы которых подключены к первому и второму входам первого элемейта о ИЛИ, третий вход коTopolo соединен N с выходом третьего элемента. И, а выход - с входом четзвертого Ю элемента И, второй вход которого yt подключен к первому выходу блрка управлений, а выход - к эапус.кеиощему , входу блока опросе и первым входам элементов И-НЕ группы вторые входа которых подключены к соответствующим разрядным выходам-|)ёгистра, а выходы - к запрещайщим входам элементов BAnPEjP соответствукяцих групп; выходы . второго и третьего блоков элементов ИЛИ подключены к пятому и шестому входам блока управления и через второй элемент ИЛИ - к запрещающему входу nepBot b элемента ЗАПРЕТ, выход первого блока элементов ИЛИ подклю;Чен к седьмому входу блока управления , запрещающий вход второго зле

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК

0Е (11) 3(5Р Q 06 F 9/46

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К АВ ГОРСКОМУ СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И OTHPblTHA (21) 3352441/18-24 (22) 02.07.81 (46) 15.04.83 . Бюл. Р 14 (72) В.П.Фролов, IO.A.Ìàêñèìoa,C.С .Дьяковский и В.A.Çàõàðîa (53) 681.325(088.8) (56) 1. Авторское свидетельство- СССР

У 446061, кл. G 06 F 9/46, 1974, 2. Авторское свидетельство СССР

Р 636610, кл. 4 06 F 9/46, 1978 (прототип ). (54) (57 ) 1. УСТРОЙСТВО ДЛЯ ПРИОРИТЕТНОГО ОБСЛУЖИВАНИЯ СООБЩЕНИЙ, содержащее три входных блока памяти, первые, вторые, третьи приоритетные выходы которых соединены с входами первого, второго и третьего бло.— ков элементов ИЛИ, блок опроса запрещающий вход которого через четвертый блок элементов ИЛИ соединен с индикаторными выходами первого, второго и третьего входных блоков памяти, регистр, разрядные выходы которого соединены с входом пятого блока элементов ИЛИ, выход которого соединен с первым входом блока управления, три выходных блока памяти, первые входы которых соединены с соответствующими выходами дешифратора адреса и единичными входами соответствующих триггеров группы, вторые входы — с информационными выходами первого,, второго и третьего входных блоКов памяти, с входом дешифратора адреса и- вторым .входом блока управления, а выходы первого, второго и третьего выходных блоков памяти подключены к первым входам сигнальных эле(в ментов И группы, вторые входы которых соединены с единичными выходами триггеров группы, а выходы — с нулевыми входами триггеров группы и через шестой блок элементов ИЛИ с третьим входом блока управления, первый., второй и третий реверсивные.счетчики, выходЫ которых соединены с первыми входами соответственно первого, второго и третьего элементов И, вторые входы которых соединены с первым atmoдом блока управления, вычитаю(цие и суммирующие входы реверсивных счетчиков подключены соответст-

Венно к Второму -седьмому выходам-блока управления, четвертый вход и восьмой вЫход которого соединены соответственио с первым выходом блока опросаи с управляющим входом регистра, группу элементов ЗАПРЕТ, информационные входы которых соединены с соответствующими выходами блока опроса, а выходы " С разряд- g ными входами регистра и с управляющими входами соответствующих вход- " ных блоков памятир о т л и Ч а— ю щ е е с я тем, что, с целью С повышения надежности аботы,уст-, ройство содержит группу элементов Ф

И-НЕ, четвертый элемент И, два элемента ИЛИ и два элемента ЗАПРЕТ, выходы которых подключены к первому и второму входам первого элемента о ИЛИ, третий вход которого соединен с выходом третьего элемента. И, а выход — c первМм входом четвертого элемента .И, второй вход которого подключен к первому выходу блока управления, а выход - к.запускающему входу блока опроса и первым входам элементов И-НЕ группы, вторые входы которых подключены к соответствующим разрядным выходам регистра, а выходы - к запрещающим входам элементов ц .ЗАПРЕТ соответствующих группр выходы Ф второго и третьего блоков элементов

ИЛИ подключены к пятому и шестому входам блока управления и через второй элемент ИЛИ - к запрещающему входу первого элемента ЗАПРЕТ, выход первого блока элементов ИЛИ подклю,чен к седьмому входу блока управле- ния, запрещающий вход второго зле1012257

10 отказ.

15 мента ЗАПРЕТ подключен к выходу третьего блока элементов ИЛИ, информационные входы первого и второго элементов ЗАПРЕТ соединены соответственно с выходами первого и второго элементов И.

2. Устройство по и. 1, о т л ич а ю щ е е с я тем, что блок опроса содержит генератор тактовых импульсов, кольцевой сдвигающий регистр, группу триггеров, группу элементов ИЛИ, группу элементов И, элемент ЗАПРЕТ, элемент ИЛИ и дифференцирующую цепочку, причем выход генератора тактовых импульсов соединен с информационным входом элемента ЗАПРЕТ, запрещающий вход которого соединен с запрещающим входом блока выход элемента ЗАПРЕТ соединен с входом кольцевого сдвигающего регистра, запускающий вход блока соединен с первыми входами элементов ИЛИ группы, вторые входы которых соединены с единичными выходами соответствующих триггеров группы, нулевые выходы которых соединены с соответствующими входами элемента ИЛИ, выход которого через дифференцирующую цепочку соединен с первым выходом блока, выходы элементов ИЛИ группы соединены с первыми входами соответствующих элементов И группы, вторые входы которых соединены с соответствующими выходами кольцевого сдвиГающего регистра и блока, выходы элементов

И группы соединены со счетными входами триггеров группы.

3. Устройство по и. 1, о т л и ч а ю щ е е с я тем, что блок управления содержит дешифратор, триггер, элементы ИЛИ, НЕ, элементы

ЗАПРЕТ, две группы элемейтов И, причем первый вход первоГо элемента

ИЛИ соединен с пятым и седьмым входами блока, второй вход первого

Изобретение относится к области вычислительной техники и может быть использовано в системах коммутации сообщений.

Известно устройство для приоритетного обслуживания сообщений, содержащее входные накопители, элементы И, ИЛИ, регистр, реверсивные счетчики, блок управления, блок onроса и выходные накопители (1).

Недостатком устройства является низкое быстродействие, обусловленное опросом всех входных накопителей без учета возможности их обслуживания в данный момент времени. элемента ИЛИ соединен с шестым входом блока, выход первого элемента

ИЛИ соединен с запрещающим входом первого элемента ЗАПРЕТ, первый вход каждого элемента И первой группы, кроме последнего, соединен с выходом соответствующего элемента ЗАПРЕТ, с первым входом соответствующего элемента И второй группы и с соответствующим входом второго элемента ИЛИ, первый вход последнего элемента И первой группы соединен с первым выходом дешифратора, с первым входом последнего элемента И второй группы и с соответствующим входом второго элемента ИЛИ, информационные входы первого и второго элементов ЗАПРЕТ соединены с соответствующим выходом дешифратора, запрещающий вход второго элемента

ЗАПРЕТ соединен с шестым входом блока, вторые входы элементов И первой и второй групп соединены соответственно с выходами третьего и четвертого элементов ЗАПРЕТ и с восьмым выходом блока, информационный вход третьего элемента ЗАПРЕТ и запрещающий вход четвертого

: элемента ЗАПРЕТ соединены с первым входом блока, зайрещающий вход третьего элемента ЗАПРЕТ н информационный вход четвертого элемента ЗАПРЕТ соединены с вторым входом блока, с входом дешифратора и через элемент НЕ-с выходом второго элемента ИЛИ, третий и четвертый входы блока соединены с соответствующими входами триггера, выход которого соединен с первым выходом блока, выходы первых элементов И первой и второй групп соединены соответственно с вторым и третьим выходами блока, выходы остальных элементов И первой и второй групп соединены с соответствующими выходами блока.

Наиболее близким по технической сущности к предложенному является устройство для приоритетного обслу-. живания сообщений, содержащее входные накопители, элементы И, ИЛИ, ЗАПРЕТ, блок опроса, блок управления, регистр, реверсивные счетчики, выходные накопители и триггеры f2).

Недостатком данного устройства является низкая .надежность работы, обусловленная тем, что возможна длительная задержка обслуживания сообщений, первоначально получивших

1012257

Бель изобретения — повышение надежности работы устройства;

Поставленная цель достигается тем что устройство для приоритетного обслуживания сообщений, содержащее три входных блока памяти, первые, вторые, третьи приоритетные выходы которых соединены с входами пер-. вого, второго и третьего блоков элементов ИЛИ, блок опроса, запре.— щающий вход которого через четвертый блок элементов ИЛИ.соединен синдикаторными выходами первого второго и третьего входных блоков памяти, регистр, разрядные выходы которого соенинены с входом пятого блока элементов ИЛИ, выход которого соединен с первым входом блока управления, три выходных . блока памяти, первые входы которых соединены с соответствующими выходами дешифратора адреса и единичными входами соответствующих триггеров группы, вторые входы — с информационными выходами первого, второго и третьего. входных блоков памяти, с входом дешифратора адреса и вторым входом блока управления, а выходы первого, второго и третьего выходных блоков памяти Подключены к первым входам сигнальных элементов И группы, вторые входы которых соединены с единичными выходами триггеров группы, а Ьыходы— с нулевыми входами триггеров группы и через шестой блок элементов

ИЛИ с третьим входом блока управления,. первый, второй и третий реверсивные счетчики,.выходы которых соединены с первыми входами соответственно первого, второго и третьего злементов И, вторые входы которых соединены с первым выходом ,блока управления, вычитающие и сум- мирующие входы реверсивных счетчи- ков подключены соответственно к второму — седьмому выходам блока управления, четвертый вход и восьмой выход которого соединены соответственно с„первым выходом блока опроса и управляющим входом регистра, группу элементов ЗАПРЕТ, информационные входы которых соединены с .со ответствукяцими выходами блока опроса, а выходы — с разряднымивходами регистра и с управляющими вхо- » дами соответствукяцих входных блоков памяти, содержит группу элементов И-HE четвертый элемент И, два элемента ИЛИ и два элемента

ЗАПРЕ, выходы которых подключены к первому д второму входам первого, элемента ИЛИ, третий вход которого соединен с выходом третьего элемента И, а выход - c первым входом четвертого элемента И, второй вход которого подключен к первому выходу блока управления, а выХод — к заI

t0 пускающему входу блока опроса и

t первым входам элементов И-НЕ группы, вторые входы которых подключены к соответствующим разрядным выходам регистра, а выходы — к запрещающим входам элементов ЗАПРЕТ соответствукяцих групп, выходы второго и третьего блоков элементов

ИЛИ подключены к пятому и шестому входам блока управления и через второй элемент ИЛИ-к запрещающему входу первого элемента ЗАПРЕТ, выход первого блока элементов ИЛИ подключен к седьмому входу блока управления, запрещающий вход второго

15 элемента ЗАПРЕТ вЂ” к выходу третьего блока элементов ИЛИ, информационные входы первого и второго элементов

ЗАПРЕТ соединены соответственно с выходами первого и второго элементов И.

Блок опроса содержит генератор тактовых импульсов, кольцевой сдвигающий регистр, группу триггеров, группу элементов ИЛИ, группу элементов И, элемент ЗАПРЕТ, элемент

ИЛИ и дифференцирующую цепочку, причем выход генератора тактовых импульсов соединен с информационным входом элемента ЗАПРЕТ, запреО щающий вход которого соединен с запрещающим входом блока, выход элемента ЗАПРЕТ соединен с входом кольцевого сдвигающего регистра, запускакяций вход блока соединен с первыми входами элементов ИЛИ группы, вторые входы которых соединены с единичными выходами соответствующих триггеров группы, нулевые выходи которых соединены с соответствующими входами элемента ИДИ, 49 выход которого через дифференцирующую цепочку соединен с первым выходом блока, выходы элементов. ИЛИ группы соединены с первыми входами соответствующих элементов И груп45 пы, в орые входы которых соедйнены с соответствующими выходами кольЦевого сдвигающего регистра и блока, выходы элементов И группы соединены со счетными входами тригге5О ров группые

Кроме того, блок управления содержит дешифратор, триггер, элементы ИЛИ, НЕ, элементы ЗАПРЕТ, две группы элементов И, причем первый вход первого элемента ИЛИ соединен с пятым и седьмым входами блока, второй вход первого элемента ИЛЙ соединен с шестым входом блока, выход первого элемента ИЛИ соединен с запрещающим входом пер60 вого элемента ЗАПРЕТ, первый вход каждого элемента И первой группы,. кроме последнего, соединен с выходом соответствующего элемента

ЗАПРЕТ, с первым входом соответ65 ствующего элемента И второй группы

1012257 и с соответствующим входом второго элемента ИЛИ, первый вход последне " го элемента Й первой группы соединен с .первым выходом дешифратора, с первым входом последнего элемента И второй группы и с соответствующим входом второго элемента ИЛИ, информационные входы первого и второго элементов ЗАПРЕТ соединены с соответствующим выходом дешифратора, запрещающий вход второго элемента ЗАПРЕТ соединен с шестым входом блока, вторые входы элементов И первой и второй групп соединены соответственнб с выходами третьего и четвертого элементов ЗАПРЕТ 15 и с восьмым выходом блока, информационный вход третьего элемента ЗАПРЕТ и запрещающий вход четвертого элемента ЗАПРЕТ соединены с первым входом блокА, запрещающий вход третье- 20 го элемента ЗАПРЕТ и информациОнный вход четвертого элемента ЗАПРЕТ .соединены,.вторым входом блока, с входом дешифратора и через элемент

НК с выходом второго .элемента ИЛИ, 25 третий и четвертый входы блока со- единены с соответствующими входами триггера, выход которого соединен с первым выходом блока, выходы первых элементов И первой и второй групп 0 соединены соответственно с вторым и третьим выходами блока, .выходы остальных элементов И первой и второй групп соединены с соответствующими выходами блока.

На фиг. 1 приведена структурная схема устройства; на фиг. 2 - схемы блока опроса и блока управления.

Устройство содержит входные блоки памяти 1, группу элементов BAHPET 2, группу элементов H-HE 3, чет- 40 вертый блок элементов ИЛИ 4, блок опроса 5, регистр 6, первый, второй, третий блоки элементов ИЛИ 7, блок управления 8, пятый блок элементов

ИЛИ 9, второй элемент .ИЛИ .10, ревер- 45 сивные счетчики 11-13, четвертый эле- мент И 14, Первый элемент ИЛИ .15, второй элемент ЗАПРЕТ 16, первый элемент ЗАПРЕТ 17, первый — третий элементы И 18-20, дешифратор 21 адреса, 50 шестой блок элементов ИЛИ 22, группу триггеров 23, группу сигнальных элементов И 24, выходные блбки памяти 25, управляющие входы 26, соответственно информационные, индикаторные и приоритетные выходы 27, 28 и 29 входных блоков памяти, вычитающие 30 и суммирующие 31 входы реверсивных счетчиков, выход 32 блока управления 8.

Блок опроса 5 предназначен для последовательного опроса входных блоков памяти 1 и содержит генератор тактовых импульсов 33, элемент

ЗАПРЕТ 34, кольцевой сдвигающий регистр 35, группу элементов ИЛИ 36, 65 группу элементов И 37, группу триггеров 38, элемент ИЛИ 39 и дифференцирующую цепочку 40, первый вход блока опроса 5 подключен к выходу элемента ИЛИ 4, второй вход - к выходу элемента И 14, каждый раврядный выход кольцевого сдвигающего регистра 35 соединен с соответствующим элеМентом ЗАПРЕТ 2 и через элемент

И 37 данного рааряда со счетным входом триггера 38, а выход блока

5 подключен к блоку управления 8.

Блок управления 8 предназначен для управления работой устройства и содержит дешифратор 41> элемент

ИЛИ 42, эяемеиты ЗАПРЕТ 43 И 44, группу элементов И 45-47, группу элементов И 48-50, элемент ИЛИ 51, элемент НЕ 52, элементы ЗАПРЕТ 53 и 54, триггер 55.

Устройство работает следующим образом.

Обычно сообщенИе разбнвается

На.несколько блоков, причем в первом (адресном ) блоке указываются. приоритет сообщения., адрес получателя и другие служебнйе признаКй.

После накопления адресного блока на выходах 29 входных блоков памяти 1 появляется один из сИгналов, указывающий приоритет сообщения.

Эти сигналы через блоки 7 (в зависимости от приоритета поступают в блок управления 8.

Из блока 5 опроса поочередно выдаются сигналы "Вызов", опрашивающие входные блоки памяти 1.

Пусть в одном из входных блоков памяти 1 накоплен адресный блок сообщения с высшим приоритетом.

При поступлении сигнала "Вызов" на информацйонном выходе 28 данного йакопителя появляется сигнал, ос.таиавливающий через блоК 4 блок опроса

5. Начинается выборка адреса из выбранного входного блока памяти 1.

В процессе выборки анализируется приоритет обслуживаемого сообщения, который сравнивается в блоке 8 с приоритетами других сообщений, имеющихся во входных блоках памяти 1.

Если на входных блоках памяти 1 имеются сообщения с более высокими приоритетами, чем обслуживаемое, то его обслуживание прекращается, Если сообщения с более высокими приоритетами отсутствуют,то информация из выбранного входйого блока памяти 1 поступает на дешифратор адреса 21> где в соответствии с адресом сообщения формируется сигнал вызова выходного блока памяти 25. . Ь ответ на этот сигнал из выходного блока памяти 25 выдается либо сигнал "Готов принять информацию", либо сиГнал "Занято". В последнем случае сигналом "Занято" триггер 23 данного накопителя устанавливается

1012257

° в .единичное состояние; а обслужива-, Поступление сигнала "Конец соемому сообщению дается отказ. общения" в блок управления 8.ознаОдновремейно с опросом входного чает, что с этого момента необхо блока памяти 1 происходит анализ .. димо учитывать приоритеты сообщесостояния соответствующего разряда . ний, получивших отказ и хранящихся регистра б, значение которого через > в реверсивных счетчиках 11, 12 и блок 9 поступает в блок 8 управле- . 13, Кроме того, если имеются сооб-. ния. В случае отказа обслуживаемому щения уже получившие отказ и сообсообщению выходным блоком памяти 25 щения еще не обслуживавшиеся, но и нулеэого состояния соответствую- . равным приоритетов, то в- первую щего разряда регистра 6 блок управ- - 10 очередь должны обслуживаться сообления 8 выдает на суммирующий, вход щения, получнвзи е отказ, так как

31 реверсивного счетчика 11, 12,. они пришлй.раньше. Для этого блок

13 .(в зависимости от приоритет об- . Управления 8 выдает сигнал по выслуживаемого сообщенияJ сигнал, до- ходу 32, открывающий элементы и 18, бавляющий к его значению единицу, 15 19 и 20. а в соответствующий разряд регистра Сигналы с выходов реверсив6 заносится единица . ных счетчиков 11 и 12 (третьего

При последующих отказах данному и.второго приоритета ) поступают на.входному накопители значение ревер- информационные входы элементов сивных счетчиков изменяться ие будет.2О зАпРет 16 и 17,,на запрещающие вхоЕсли передача информации разреше- ды которых поступают сигналы с выхона, то блок управления 8 выдает сиг- . дов блоков 7 второго и первого приори. нал на вход 30 одного из ревеРСивных тетов. еслн из всех накопленных сосчетчиков 11> 12 и 13 и вычитает йэ, - общений информация о высшем приориего .значения единицу при условии,, я тете находится в одном из реверсивчто соответствующий разряд регистФМ; ных счетчиков 11, 12 и 13, то на

6 находится в едИнице, при этом дан. выходе элемента ЙПИ 15 появляется ный разряд регистра 6 сбрасывается . .сигнал, через элемент и 14 поступающий в блок опроса 5 и на вторые у входы элеМентов И-BE 3.

После проделйниых операций производится опрос и обслуживаиие осталь-. Этим сигналом в блоке опроса Я ных блоков памяти 1. запоминается номер входного блока после завершениЯ первого Цикла . памяти 1 во время обслуживания коопроса содержимое разрядов регист- - торых бый получен сигнал "Конец

Ра б постУпает на входы соответст- б, ния„

35 вующих элементов И-BE 3. Если значеНИе РазРяда Равно единипе, то - Совпадение сигналов на входах сигналом с выхода элемента И-HE 3 элементов И -НЕ 3 снимает сигнал закрывается соответствующий эле- .. запрета с соответствующего элеменмент 3ATfPET 2, и при последующих - 46 та 3АпРет 2 разрешая опрос только циклах опрос данного входного бло- -. тех входных блоков памяти 1, котока йамйти 1 блоком опроса .5 не . Рые ранее получили отказ и йе опПРОИЗВОднтСя. ЕСЛИ ЗиаЧЕНИЕ раэряда . РаШИВаЛИСЬ, И ЗаКРЫВаЕт ЭЛЕМЕНТЫ авно нулю, то опрос входйого бло зАпРет 2 остальных входных накопи, ка памяти 1 идет обычным образом; 4) телей. TaitBM образом, при дальнейПри передаче информации йз вход ..шем опросе опрашнваются только те ных. блоков памятй 1 в выходные бло входные блоки памяти 1, которые . ки Памяти 25 ведется анализ иа На- .содержат сообщение высшего или равличие сигнала "Конец сообщения" > . ного с остальными приоритета, но . который поступает на вход элейента jo уже получившие отказ, что упоря-. и 24 данного выходного накопителя . (дочивает очередностьобслуживания

На второй вход элемента И 24 постУ» сообщений; При повторном опросе пает сигнал с единичного выхада запомненного блоком 5 входного триггера 23. Если в процессе обМе . блока памяти 1 блок 5 выдает сигнал на информацией между входным и ц "Конец цикла", по которому сигнал выходным блоком памяти к последне- с выхода 32 блока управления 8 сниму обращался еще какой-то входной мается, возвращая устройство в ис-I блок памяти 1 и получил отказ, то . модное состояние. . триггер 23,находится в единичном состоянии поэтому сигнал "Койец, Если же высшее по приоритету сообщения" через открытый элемент 60 сообщение еще не обслуживалось, И 24 данногФ входного блока памяти то сигналами с-блоков 7 (второго

25 и блок 22 поступает в блок ynpas- и первого приоритетов ) элементы ления 8, одновременно возвращая со- ЗАПРеТ 16 и 17 закрываются, поэтому ,ответствующий триггер 23 в нулевое,обслуживание входных накопителей состояние. g5 производнтся обычным образом даже

1012257

1О при наличии сигнала на выходе 32 блока управления 8.

Таким образом, благодаря введению новйх элементов и новых логических связей упорядочено обслуживание сообщений равных приоритетов, но пришедших в различное время, что повышает надежность работы устройства.

1012257

Составитель Г. Пономарева

Редактор Л. Веселовская Техред И. Гайду Корректор О. Билак

Зака 2766/60 Тираж 704 Подписное

ВНИИПИ Государственного комитета СССР о делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Филиал ппп ™патент",г. Ужгород, ул. проектная, 4.