Устройство для контроля мажоритарных блоков

Иллюстрации

Показать все

Реферат

 

УСТРОЙСТВО ДЛЯ КОНТРОЛЯ МАЖОРИТАРНЫХ ВЛОКОВ, .рДержйшее генератор тактовых импульсов, соединенный первым выхрдом с первым входом первого элемента И и первым входом cjTvDviaTopa по модулю два, второй вход которого соединен с в псодом первого элемента И и первым .входом реверсивного распределителя, а выход - с вторым Екодом реверсивного распределителя, выходы которого подключены к соответстьвующим входам шифратора выходы шифратора соединены с соответствующими входе ми мажоритарного блока, выход которого подключен к первому нходу компаратора , второй вход которого соединен с вторым выходом генератора тактовых импульсов, отличающееся тем, что, с целью повышения достоверности контроля, в него введены вторые элементы И, элементы ИЛИ, элементы ЗАПРЕТ , элементы задержки, элемент НЕ и первые и вторые счетчики,, суммируюшие входы первых счетчиков подключены к выходам соответствующих вторых элементов И и входам первого. элемента ИЛИ, выход которого подключен к входу, первого элемента ЗАПРЕТ, первые входы вторых элементов И подключены соответственно к первому, второму и третьему выходам шифратора, а вторые входь к выходу компаратора, выходы первых счетчиков подключены к суммирующим входам соответствукяцих вторых счетчиков и к входам второго элемента ИЛИ, выход которого соединен с первым вхо1Дрм третьего элемента ИЛИ и с запреi щаюшими входами первого, второго и (Л третьего элементов ЗАПРЕТ, выход первого элемента ЗАПРЕТ соединен с первым входом четвертого элемента ИЛИ н через первый элемент задержки - с входом третьего элемента ЗАПРЕТ и с вторым входом четвертого элемента ИЛИ, выход которого подключен к входу . второго элемента ЗАПРЕТ, выход которого соединен через элемент НЕ с вхоел дом первого элемента И, а выход тре00 тьего элемента ЗАПРЕТ через второй сх элемент задержки подключен к второму со входу третьего элемента ИЛИ, выход которого соединен с входами установки нуля первых счетчиков.

СОЮЗ СОВЕТСНИХ

СОЦИАЛИСТИЧЕСНИХ

РЕСПУБЛИН

„„SU;„, 3015389 А

3(51) С 06 F. 11/18; G 05 В 23/02

ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССР

FI0 ДЕЛАМ ИЗОБРЕТЕНИЙ И. ОТКРЫТИЙ

<1

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

1

И .о 4ЫИ,"л

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ(21) 3371156/18-24 (22) 23 12.81 (46) 30.04,83. Бюл. ¹ 16 (72) В. П. Фролов, Ю. A. Максимов, Н. В. Мохнобров и М, В. Розанов„ (53) 684.325 (088.8) (56) 1. Авторское свидетельство СССР

¹ 451994, кл.Q 06 Р 11/00, 1973.

2. Авторское свидетельство СССР № 705451, кл.Q 06 F 11/00, 1979 (прототип). (54) (57) УСТРОЙСТВО ДЛЯ КОНТРО-

ЛЯ МАЖОРИТАРНЫХ БЛОКОВ, содержа-- щее генератор тактовых импульсов, соединенный первым выходом с первым вхо. дом первого элемента И и первым входом сумматора по модулю два, второй вход которого соединен с выходом первого .элемента И и первым. входом реверсивного распределителя, а выход - с вторым входом реверсивного распределителя, выходы которого подключены к соответст вующим входам шифратора; выходы шифратора соединены с соответствующими входами мажоритарного блока, выход которого подипочен к первому иходу компаратора, второй вход которого соединен с вторым выходом генератора тактовых импульсов, о т л и ч а ю щ е е с я тем, что, с целью повышения достоверности контроля, в него введены вторые элементы И, элементы ИЛИ, элементы .

ЗАПРЕТ, элементы задержки, элемент

HE и первые и вторые счетчики,. суммиФ руюшие входы первых счетчиков подключены к выходам соогветсгвукнцих вторых элементов И и входам первого элемента

ИЛИ, выход которого подключен к входу первого элемента ЗАПРЕТ, первые входы вторых элементов И подключены cof ответственно к первому, второму и третьему выходам шифратора, а вторые входык выходу компаратора, выходы первых счетчиков подключены к суммирукнцим входам соответствующих вторых счетчиков и к входам второго элемента ИЛИ, .выход которого соединен с первым вхо дом третьего элемента ИЛИ и с вепре- с щающими входами первого, второго и третьего элементов ЗАПРЕТ, выход первого элемента ЗАПРЕТ соединен с первым входом четвертого элемента ИЛИ и через первый элемент задержки — с входом третьего элемента ЗАПРЕТ и с вторым входом четвертого элемента эииа

ИЛИ, выход которого подключен к входу ю

° второго элемента ЗАПРЕТ, выход которого соединен через элемент НЕ с входом первого элемента И, а выход третьего элемента ЗАПРЕТ через второй 44 элемент задержки подключен к второму QQ входу третьего элемента ИЛИ, выход (© которого соединен с входами установки нуля первых счетчиков.

1015389

Изобретение относится к вычислительной технике в частности к устройствам контроля логических схем, и может быть применено для контроля приборов систем автоматического управления. 5

Известно устройство для контроля ма жоритарных схем, содержащее генератор тактовь|х импульсов, соединенный выходом с входом элемента И, компаратор, первый выход которого является выходом 1О устройства, а входы которого соединены с соответствующими выходами шифратора, и счетчик импульсов P ) .

Устройство позволяет контролировать мажоритарные схемы, фиксируя сам факт f5 неисправности, но обладает низкой достоверностью контроля, так как выдача сигнала неисправности производится после однократного анализа.

Наиболее близким к предлагаемому 20 по технической сущности является уст» ройство для контроля мажоритарныХ блоков, содержащее генератор тактовых импульсов, соединенный с элементом

И, компаратор, первый выход которого 25 является выходом устройства, à входы соединены с соответствующими выходами шифратора, счетчик импульсов, соединенный с сумматором по модулю два, реверсивным распределителем и узлом 30 сброса 323 .

Недостатками данного устройства являются его низкие функциональные возможности, так как устройство не позволяет определить по какому входу неис35 правен мажоритарный блок, а также нйзкая достоверность концфля, проявляющаяся в том, что в прецессе работы происходит накопление счетчиком, сигналов ошибки, в результате чего за Неисправность 40 мажоритарного блока прищимается трехкратный сбой устройства при разных ком бинациях сигналов на BKogex мажоритарного бпока.

Цель изобретения - повышение .досто45 верности контроля мажоритарных схем и расширение функциональных возможностей устройства.

Поставленная цель достигается тем, что B устройство для контроля мажоритарных блоков, содержащее генератор

50 тактовых импульсов, соедииенный первым выходом с первым входом первого элемента И и первым входом сумматора по модулю два, второй вход которого соединен с вьасодом первого элемента И и первым 55 входом реверсивного распределителя, а выход » с вторым входом реверсивного распределителя. выходы которого подкпю чены к соотвегствукщим входам шифратора, выходы шифратора соединены с соответствующими входами мажоритарного блока, выход которого подключен к первому входу компаратора, второй вход которого соединен с вторым выходом генератора тактовых импульсов, введены вторые элементы И, элементы ИЛИ, элементы ЗАПРЕТ, элементы задержки, элемент

НЕ и первые и вторые счетчики, суммиру кзцие входы первых счетчиков подключены к выходам соотвегсгвуккцих вторых элементов И и входам первого элемента ИЛИ, выход которого подключен к входу первого элемента:ЗАПРЕТ, первые входы вторааг, элементов И подключены соответственно к первому, второму и третьему выходам шифратора, а вторые входы - к выходу компаратора, выходы первых счетчиков подключены к суммирующим входам соответсгву яцих вторых счетчиков и к входам второго элемента ИЛИ, выход которого соединен с первым BxolloM третьего элемента ИЛИ и с запр шанмцими входами первого, второго и третьего элементов ЗАПРЕТ, выход первого элемента ЗАПРЕТ соединен с первым входом четвертого апемента ИЛИ и через первый элемент задержки - с входом третьего элемента ЗАПРЕТ и с вторым входом четвертого апемента ИЛИ, вьцсод которого подключен к входу второго weмента ЗАПРЕТ, выход которого соединен через элемент НЕ с входом первого элемента И, а выход третьего апеменга

ЗАПРЕТ через второй апеменг задержки подкюпочен к второму входу третьего апемента ИЛИ, выход которого соединен. с входами установки иуля первых счетчиков.

На чертеже приведена блок-схема предлагаемого устройства.

Устройство содержит генератор 1 тактовых иьшупьсов, компаратор 2, первый. элемент И 3, реверсивный распределитель

4, сумматор 5, шифратор 6, мажоритар;ный блок 7, вторые алементы И 8, первые счетчики 9, первый апемент ИЛИ

10, третий элемент ИЛИ 11, второй эле- . мент HIM 12, четвертый элемент ИЛИ

13, вторые счетчики 14, первый, второй и третий элементы ЗАПРЕТ 15 - 17 соответственно второй элемент 18 задержки, первый апемент 19 эадеркки, выходы

20 - 22 вторых счетчиков и элемент

НЕ 23.

Счетчики 8 и 14 спурт для подсчета числа отказов мажоритарного блока 7, 89 4

И 8 запишет цо 1 в первый и второй счетчики 9 и через элементы ИЛИ 10, ЗАПРЕТ 15, ИЛИ 13 и ЗАПРЕТ 1 6 снимет сигнал с выхода элемента НБ. 2, . одновременно поступая на вход эпеменгЫ

19 задержки; Элемент И 3 закрывается по одному из щсодов и сумматор 5 выдает сигнал на второй вход .распределителя 4 импульсов, .который вновь переключится на первый канал. Далее устройство будет работать как на .первом такте работы. По истечении третьего такта чез вертым тактовым, импульсом. шифратор

6 вновь включит 1 и 2 канал мажоритарного блока и начнется второй цикл проверки. Если на выходе мажоритарного бпока 7 сигнал вновь будет отсутствовать, то второй сигнал ошибкис выхода коьшараторв

2 через элементы И 8 первого и второго канала запише.r . .еще по ° ".1 в первый и,второй счетчики 9, на выхоДах который появится сигнал переполнения. Данный сигнал через элементы ИЛИ 12 н 11 обнупит счетчики 9, одновременно записывая 1" в счетчики 14 первого и второго

° ° ° каналов и закрывая цо запрещаюшему входу элементы ЗАПРЕТ 15-17. Сигла.

;лы, появившиеся на выходах элемента

ИЛИ 10 и элемента 19 задержки, будут блокированы, поэтому спедукпппк такто вым импульсом генератора 1 шифратор 6

I вкшочит для проверки второй канал мажо,ритарного бпока 7, как при нормальной работе мажоритарного блока.

Если же на втором цикле проверки . мажоритарный блок выдаст сигнал исправности, то к концу 4-го такта сигнал с выхода элемента 19 задержки поступит на вход элемента 18 задержки и через открытый элемент ЗАПРЕТ 16 вновь закроет элемент И 3, переключая шифратор 6 вновь на первый канал макоритарного бпока. На пятом такте вновь будет проверяться 1 канал. По истечении 5-го такта шестым тайтовым импульсом генератора 1 шифратор 6 опять включит 1 и

2 канагра и начнется третий пиил проверки мамюритарного блока 7. Если на данном цикле мажоритарный блок 7 вновь подтвердит свое исправное состоянйе, го появившийся к концу б-го,такта. импульс на выходе элемента 18 задержки через элемент ИЛИ 11 обнупит счетчик 9, а пер, вый сигнал ошибки будет принят за сбой. .Если же на третьем цикле проверки мажоритарный блок будет неисправен, ro сигнал ошибки с выхода компаратора

2 через элементы И 8 nepsoro и второго каналов затишет вторую 1, переполняя

3 -10153 причем счетчик .9 подсчитывает число . - откаэов за один цикл проверки мажоритарного бпока, а счетчик 14 - за весь период. Элементы 18 и 19 задержки служат -дпя задержки входных сигналов иа время, равное двум тактам генератора 1 импульсов.

Устрой:тво работает следуюшим образом.

Перед работой устройство должно быть 14 приведено в исходное состояние, при котором счетчики 9 и 14 обнулены (цепи обнуления,на чертеже не показаны), в на выходе элемента НЕ 23 присутствует высокий потенциал, -открывисашй элемент 15

И 3 по первому входу. Первый тактовый импульс генератора 1 через открывггийзн элемент И 3 поступает на вход реверсивного pacnpesleasrеeля 4, с первого канала которого цифрагором 6 формируется 2О первый такт, :,тестового набора - включает . ся первый канал мажоритарного- бпока 7, в также открывается по первому входу элемент И 8 первого канала.

При правильной работе мвжоритарнйй 25 блок 7 не выдвег сигнала и компарвтор

2 отсутствием сигнала на своем выходе подтве икдавт правильность работы макорнгарного бпока 7, при етом элемент

И 3 остается открытым, а сумматор 30

5 по модулю два закрыт, так как на его ..обоих входах присутствуют высокие . потеи налы с генервтьра 1 и элемента

И 3.

Во время действия srîðîãî тактового ивациьсв шифратором 6 формируется второй такт теста, при. котором включаются 1 и 2 каналы макоритарного бпока 7 и открываются по одному из входов элемента И 3 первого и sropor o ка,нала. Аналогичным образом. формируются последукиае такты тестового набора, причем иа 3-ем такте включается 2 ка- . нал макоригвраого блока 7, на 4-ом-2 и

3 каналы, нв 8-ом - 3 канал и нв 6-ом -4,,5

1 и 3 каналы. TIps -неисправном маисоритарном бпокэ

7 устройство работает следухицим образом.

Предположим, например, что имеется неисправность типа обрыв в 1-ом канале мажоритарного блока 7. На втором такте шифратор 6 включает 1 и 2 каналы макорнтарного бпокв 7 и открывает по одному иэ иходов элементы И 8 первого и второго канала, а сигнала на вьшоде

S5 мажоритарного бпока 7 нет. На выходе комцарвтора 2 появится сигнал ошибки, который через открышниеся элементы

5 101 5389 б счетчики 9 первого и второго каналов первого канала, и на его выходе доявн1 и устройство будет работать вьпаеописан- ся сигнал переполнения, указывакапий ноным образом. мер неисправного канала макоритарного

При входной комбинации, соответствую- блока 7. В двух других счетчиках 14 шей 6-му такту нормальной работы уст- s будет записано по 1". В том случае, ройства, «когда будут провер тъся 1 и З если у,макоритарной схемы неисправно каналы мажоритарного блока, ситуация пов- более 1 канала.- то сигнал переполне.. торается с той лишь разницей, что будут ния будет присутствовать на выходах открыты по одному из жодов элеман- всех трек счетчиков 14. ты И 3 первого и третьего каналов. Csv >o Таким обрезом, благодаря введению нал неисправности с выхода компаратора новых элементов .и логических связей

2 будет поступать на жод первого и удается повысить достоверность контротретьего счетчика 9, à K концу IQKKHB . ля мащоритарньис.блоков, исключив H&проверки данной входной комбинации вто., копление сигналов ошибки при разны< рая "1 будет записана в счетчик 14 1> жодных комбинациях на жодах блока.

1 Ь. 101 5389

Составитель В. Максимов

Техред Ж.Кастелевнч Корректор С. Шекмар

Редактор Ю. Ковач

Заказ 3217/46

Тираж 706 Подписи ое по делам изобретений и Отщзытий

11З035, Москва, Ж-35, Раушская наб., д. 4IG.

Филиал ППП Патент, г. Ужгород, ул. Проектная, 4