Устройство для передачи и приема дискретных сигналов
Иллюстрации
Показать всеРеферат
УСТРОЙСТВО ДЛЯ ПЕРЕДАЧИ.И ПРИЕЙА ДИСКРЕТНЕЛХ СИГНАЛОВ, содержащее на передающей стороне блок вьаделения значащих моментов модуляции, преобразователь интвервал - число, первый распределитель, счетчик, датчик синхронных импульсов, выход которого подключен к первому входу первого элемента И, и второй элемент И а на приемной стороне - первый триггер , датчик синхронных импульсов, выходы которого подключены к первому входу преобразователя интервал - -число и к входу накопителя, выход которого соединен с входом блока выделения значащих моментов модуляции, и первый распределитель, первый выход которого подключён к первому входу первого элемента И, о т л и ч а-ющ е е с я тем, что, с целью повыше-. ния пропускной способности, на передающей стороне введены два блока записи, блок-памяти, накопитель, второй и третий распределители, блок считывания, два триггера, третий элемент И и датчик импульсов записи, выход которого подключен к первому входу первого распределителя и к входу счетчика, выход которого соединен с первыми входами датчика импульсов записи и первого триггера, выход которо .го подключен к первому входу второго элемента И и с вторым вхо-, .дом первого распределителя, выходы которого подключены к одним входам первого блока записи, другой вход и выходы которого соединены соответственно с входом бл.ока выделения значащих моментов модуляции и с входами блока памяти, выходы которого подключены к одним входам блока считывания, другие входы и каход которого соединены соответственно с выходами второго распределителя и ,с одним входом второго блока записи, вых.оды которого подключены к, одним входам накопителя , другие входы которого соединены с выходами преобразователя интервал - число, входы которого соедин.ены с.первым выходом датчика синхронных импульсов, с выходом второго элемента И, с вторым входом датчика им (О пульсов запис.и и с первым вх.одрм второго триггера, выход которого подключен к второму входу первого элемента И, выход которого соединен с первым входом третьего элемента И и с входом третьего распределителя, выхЬды которого соединены с вторь м входом второго триггера, с первым входом второго распределителя, с другими входами второго блока запи р: си и с вторым входом третьего элемента И, выход которого подключен к 00 Второму входу второго распределителя, 4 при этом второй выход датчика син- 00 хронных импульсов подключен к другому входу накопителя, выход блока выделения значащих моментов модуляции соединен с вторыми входами первого триггера и второго элемента И, а на приемной стороне введены два элемента И, второй и третий триггеры, два блока считывания, блок памяти, блок записи,счетчик циклов и датчик импульсов считывания, выход которого подключен к первому входу второго распределителя и к входу счетчика циклов , выход которого соединен с первым входом датчика импульсов считывания , к второму входу которого под
СОЮЭ СОВЕТСНИХ
РЕСПУБЛИК
48 А (191 (10
3(511 Н 04 (. 25 40 !
1
1
I
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССР
ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ
; (21 ) 3.285289/18-09 (22) 29.04.81 (46) 07.05.83.. Вюл. Р 17 (72) .А. С. Аджемов, С. П. Винник и A. И. Кобленц (71) Московский ордена Трудового
Красного Знамени электротехнический институт связи (53) 621..394.6(088.8) ,(56) 1. Авторское свидетельство СССР
Р 313302, кл. Н 04 В 3/04, 1970 (прототип). (54)(57) УСТРОЙСТВО ДЛЯ ПЕРЕДАЧИ.И
ПРИЕЙА ДИСКРЕТНЫХ СИГНАЛОВ, содержащее на передающей стороне блок выделения значащих моментов модуляции, преобразователь интвервал — число, первый распределитель, счетчик, датчик синхронных импульсов, выход которого подключен к первому входу первого элемента И, и второй элемент И а на приемной стороне — первый триггер, датчик синхронных импульсов, выходы которого подключены к первому входу преобразователя интервал - число и к входу накопителя, выход которого соединен с входом блока выделения значащих моментов модуляции, и первый распределитель, первый выход которого подключен к первому входу первого элемента И, о т л и ч а-ю- щ е е с я тем, что, с целью повышения пропускной способности, на передающей стороне введены два блока за-писи, блок -памяти, накопитель, второй и третий распределители, блок считывания, два триггера, третий элемент И и датчик импульсов записи, выход которого подключен к первому входу первого распределителя и к входу счетчика, выход которого соединен с первыми входами датчика импульсов записи и первого триггера, выход которого подключен к первому входу второго элемента И; и с вторым вхо-,,дом первого распределителя, выходы которого подключены к одним входам первого блока записи, другой вход и.
1 выходы которого соединены соответственно с входом блока выделения значащих.моментов модуляции и с входами блока памяти, выходы которого подключены к одним входам блока считывания, другие входы и выход которого соединены соответственно с выходами второго распределителя и,с одним входом второго блока записи, выходы которого подключены к,одним входам накопителя, другие входы которого соединены с выходами преобразователя интервал — число, входы которого соединены с.первым выходом датчика синхронных импульсов, с выходом второго эле-I мент И, с вторым входом датчика импульсов записи и с первым входом второго триггера, выход которого подключен к .второму входу первого элемен- С та И, выход которого соединен с первым входом третьего элемента И и с входом третьего распределителя, вы- > „,, хбды которого соединены с вторым входом второго триггера, с первым (и Р входом второго распределителя, с другими входами второго блока записи и с вторым входом третьего элемеи- О та И, выход которого подключен к (ф второму входу второго. распределителя, э при этом второй выход датчика син-- Н ь хронных импульсов подключен к другому входу накопителя, выход блока выделения значащих моментов модуляции соединен с вторыми входами первого триггера и" второго элемента И, а на приемной стороне введены два элемента И, второй и третий триггеры, два блока считывания, блок памяти, блок записи, счетчик циклов и датчик импульсов считывания, выход которого подключен к первому входу второго распределителя и к входу счетчика циклов, выход которого соединен с первым входом датчика импульсов считывания, к второму входу которого под1016848 единен с первым входом третьего эле- мента И, второй вход которого соединен с вторым входом первого триггеРа и с выходом блока выделения значащих моментов модуляции, причем выход третьего элемента Й подключен к вто- . рому входу второго триггера и к второму входу преобразователя интервалчисло, соответствующие входы которого соединены с одними выходами накопителя, другие выходы которого подключены к одним входам нторого блока считынания, к другим входам которого подключены соответствующие выходы . первого распределителя, а ныход первого блока считывания подключен к входу третьего триггера, второй вход нторого элемента И соединен с соответстнующим выходом датчика синхронных импуль .- сон..
Изобретение относится к технике телеграфной связи и может использовать ,ся для асинхронного ввода стартстопных телеграфных сигналов в цифровой канал. 5
Известно устройство для передачи и приема дискретных сигналов, содержащее на передающей стороне блок выделения . значащих моментов. модуляции, преобразователь интервал - число, 1р первый распределитель, счетчик, датчик синхронных импульсов, выход которого подключен к первому входу. первого элемента И, и второй элемент И, а на йриемной стороне — первый триггер, датчик синхронных им15 пульсов, выходы которого подключены к первому входу преобразователя интервал - число и к входу накопителя, выход которого соединен с входом блока выделения значащих моментов модуляции и первый распределитель, первый выход которого подключен к. первому входу первого элемента И (11.
Однако известное устройство име-. ет низкую пропускную способность. 25
Цель изобретения — повышение йропускной способности.
Для достижения поставленной цели в устройство для передачи и приема дискретных сигналов, содерщащее на 30 передающей стороне блок выделения значащих моментов модуляции, преобразователь интервал — число, первый распределитель, счетчик, датчик синхрОнных импульсОнi ВыхОд которого 35 подключен к первому входу первого элемента И> и второй элемент И, а на приемной стороне - первый тригключен,выход преобразователя интервал - число, и с вторым входом второго распределителя, выходы. которого подключены к одним входам первого блока считывания, другие входы которого соединены с ныходами блока памяти, .к входам которого подключены выходы блока записи, входы которого соединены с выходом второго блока считывания и с выходами третьего распределителя, к первому входу которого подключен выход первого элемента И, второй вход которого соединен с выходом второго элемегта И, к первому входу которого подключен выход второго триггера, и с входом .первого распределителя, второй выход которого подключен к второму входу треть.его распределителя, к первому входу второго триггера и к первому входу первого триггера, ныход которого со1 .rep, датчик синхронных импульсов, выходы которого подключены к первому входу преобразователя интервал— число и к входу накопителя, выход которого соединен с входом блока выделения значащих моментов модуляции, и первый распределитель, первый выход которого подключен к первому входу первого элемента И, на передающей стОроне введены два блока записи, блок памяти, накопитель, второй и третий распределители, блок считывания, два триггера, третий элемент И и датчик импульсов записи, выход которого подключен к первому входу первого. Распределителя и к входу счетчика, выход которого соединен с первыми входами датчика импульсов записи и первого триггера, выход которого подключен к первому . входу второго элемента И, с вторым входом первого распределителя, выходы которого подключены к Одним вхо дам первого. блока записи, др той вход и выходы которого соединены соответственно с входом блока выделения значащих моментов модуляции и с входами блока памяти, выходы которого подключены к одним входам блока считывания, другие входы и выход которого соединены соответственно с выходами второго распределителя и с одним входом второго блока записи, выходы, которого подключены к одним входам накопителя, другие аходы которого соединены с выходами преобразователя интервал - число. входы которого соединены с первым выходом датчика синхронных импуль1016848
10 сов, с выходом второго элемента И, с вторим входом датчика импульсов записи и с первым входом второго триггера, выход которого подключен к второму входу первого элемента И, выход которого соединен с первым входом третьего элемента И с входом третьего распределителя, выкоды которого соединены с вторым .входом второго триггера, с первым входом второго распределителя, с другими входами второго блока записи и.с вторым входом третьего..элемента И, вы ход которого подключен к- второму входу второго распределителя, при этом второй выход датчика синхрон- 35 ных импульсов подключен к другому входу накопителя, выход блока выделения-значащих моментов модуляции соединен с вторыми входами первого триггера и второго элемента И, а на приемной стороне введены два элемента-И, второй и. третий триггеры,. .два блока считывания, блок памяти„ блок записи, счетчик .цйклов и датчик импульсов считывания., выход ко» торого подключен к первому входу второго распределителя и к входу счетчика циклов, выход которого соединен с первым входом датчика импульсов считывания, к второму входу которого подключен выход преобразова-.з0 теля интервал — число, и с вторым входом второво распределителя, выходы которого подключены к одним входам первого блока считывания,.другие входы которого соединены с выходами 35 блока памяти, к входам которого подключены выходы блока записи, .входы которого соединены с.выходом второго блока считывания и с выходами третьerо. распределителя, к первому входу 40 которого подключен выход первого элемента И, второй вход которого соединен-:с выходом второго элемента И, к-первому входу которого подключен выход второго триггера, и с входом . первого распределителя, второй выход которого подключен к второму входу третьего распределителя-, к первому входу второго триггера и к первому входу первого триггера, выход которого соединен с первым входом третьего элемента И, второй вход которо о соединен с вторым входом первого триггера И с выходом блока выделения . значащих моментов модуляции, причем выход третьего элемента И подключен Я к второму входу второго триггера . и к второму входу преобразователя интервал - число, соответствующие входы которого соединены с одними выходами накопителя, другие выходы 60 которого подключены к одним входам второго блока считывания, к другим входам которого подключены соответствующие выходы первого распределителя, а выход первого блока считыва- 65
4 ния подключен к входу третьего трйг гера, второй вход второго элемента
И соединен с соответствующим выхо.дом датчика синхронных импульcos.
На фиг. 1 представлена структурная электрическая схема передающей стороны предлагаемого устройства, на фиг. 2 - приемной стороны.
Устройство для .передачи и-приема дискретных сигналов содержит на пе-. редающей стороне (фиг.. 1) первый блок
1 записи, блок 2 памяти, блок 3 .считывания, первый триггер 4, блок 5. выделения значащих моментов модуляции, датчик 6 импульсов записи, первый и второй распределители 7 и S соответственно, первый и второй элементы И 9 и 10 соответственно, счетчик 11, датчик 12 сийхронных импульсов, преобразователь 13 интервалчисло, второй триггер 14, третий элемент И 15, третий распределитель 16, второй блок 17 записи и накопитель .
18., а на приемной стороне (фиг.2) накопитель 19, первый триггер 20, блок 21 выделения значащИх моментов модуляции, датчик 22 синхронных импульсов, первый, второй и третий элементы Й 23, 24 и 25 соответственно, преобразователь 2б интервалчисло, датчик 27 импульсов считывания, второй и третий триггеры 28 и
29 соответственно, первый и второй блоки 30 и 31 считывания соответственно, блок 32 памяти, .блок 33 запи си, счетчик 34 циклов, первый, втo- рой и третий распределители 35, 36 и 37 соответственно. Устройство работает следующим образом.
Телеграфный сигнал на передающей стороне (фиг. Я устройства поступает на вход блока 5 выделения значащих моментов модуляции и на вход первого блока 1 записи. В момент появления значащего момента на выходе блока 5 появляется короткнйч импульс, который через второй эле": мент И 10..поетупает на вход запуска. датчика 6 импульсов записи, на вход преобразователя интервал - число 13 и второй триггер 14 ° Кроме того,. с выхода блока 5 импульс поступает на вход первого триггера 4, который переключается и закрывает второй элемент И 10 с задержкой, равной длительности импульса. От последующих импульсов с блока 5 он не меняет своего состояния. Пришедший на вход датчика б импульс включает дат-, чик импульсов записи, который информирует серию нз семи импульсов с периодом, равным длительности единичного элемента поступающего телеграф-, ного сигнала, которые поступают на вход первого распределителя 7 и счетчик 11, Первый блок 1 записи, управляемый первым распределителем 7.
1016848 обеспечивает запись единичных элеменуов телеграфного сигнала в блок 2 памяти. После приема семи импульсов счетчиком 11 на его выходе формируется сигнал, возвращающий первый. триггер 4 и первый распределитель 7 в исходное состояние и запрещающий подачу импульсов с датчика 6. Импульс, поступивший на вход преобразователя
13, производит стробирование кодирующих сигналов, поступающих с датчика 12, в результате чего с выходов преобразователя 13 на входы накопителя 13 одновременно поступают короткие импульсы, содержащие в двоичном коде информацию о полярности и место-15 положении пришедшего значащего момента относительно тактовых импуль.сов цифрового канала. Импульс, поступивший на вход второго триггера
14 устанавливает его в состояние, при котором сигнал на его выходеоткрывает первый элемент И 9, на второй вход которого поступают тактовые импульсы с датчика 12. С выхода первого элемента И 9 тактовые импуль- 5 сы поступают на вход второго распрЕ-. делителя 8 через третий элемент И 15, открывающийся только в том случае, когда хотя бы на одном из выходов третьего распределителя 16, включенных во второй блок 17 записи, имеется логическая "1". Второй распределитель 8 управляет считыванием информации из ячеек блока 2 памяти пОсредством блока 3 считывания, Причем моменты считывания элементов стартстопной телеграфной комбинации из ячеек блока памяти отстают па.времени от моментов записи их на время, меньшее ее длительности. С выхода блока 3 информационный сигнал посту- 4р пает на вход второго блока 17 записи. Третий распределитель 16, тактируемый синхроимпульсами, управляет записью в ячейки накопителя 18 инФормации, поступающей на вход вто- 45 рого блока 17 записи. Информация, записанная в накопитель, представляющий из себя регистр сдвига с установочными входами, подвигается в нем на выход при помощи тактовых импульсов, поступающих с датчика 12, синхронизированного с тактовыми импульсами цифрового канала. По окончании цикла передачи на дополнительном выходе третьего распределителя
16 появляется импульс, устанавливающий второй трйггер 14 и второй распределитель 8 в исходное состояние, причем третий распределитель 16 также возвращается в исходное состояние. После передачи последнего эле- 60 мента кодовой комбинации и до появления в телеграфном сигнале следующеro значащего момента с выхода накопителя передаются сигналы подтмркд ния, по значению соответст- 65 вующие последнему переданному элементу, что достигается введенной в накопитель 18 обратной связи °
Процесс декодирования поступающего на вход приемной стороны (фиг 2) устройства синхронного двоичного сигнала происходит следующим образом, Синхронный двоичный сигнал поступает на вход накопителя 19, куда он записывается при помощи синхроимпульсов, подаваемых на тактовый вход накопителя с выхода датчика 22. После того, как в накопитель будут записаны стартовый и уточняющие элементы кодовой комбинации, на выходе блока
21 появится короткий импульс, поступающий через. третий элемент Й 25 на вход запуска. преобразователя 26 и на вход второго триггера 28. Кроме того, с выхода. блока 21 импульс поступает на вход первого триггера 20, который переключается и закрывает третий элемент И 25. с задержкой, равной длительности импульса. От последующих импульсов с блока 21 первый триггер 20 не меняет своего состояния. С момента поступления импульса на .вход запуска преобразователя 26 начинается процесс декодирования временного интервала преобразователем 26, причем код временного интервала считывается с соответствующих выходов накопителя 19, а декодирующие импульсы поступают с датчика 22. По истечении времени декодирования, равного величине временного интервала, на выходе преобразователя 26 появляется сигнал, запускающий датчик импульсов считывания
27. Импульс с выхода третьего элемента И 25 поступает также на вход второго триггера 28, устанавливая его в состояние, при котором сигнал на его выходе открывает второй элемент И 24, в результате чего синхроимпульсы с датчика 22, подключенного к второму входу второго элемента
И 24, поступают на тактовый вход первого распределителя 35 считывания) .и на вход первого элемента
Й,23. Первый распределитель 35, тактируемый синхроимпулвсами, управ- ляет вторым блоком считывания .31 так, что моменты считывания из накопителя на половину тактового интервала отстают от моментов записи.
Сигнал на дополнительном выходе первого распределителя 35,, подключенном к второму входу первого элемента И 23 открывает последний только при наличии на одном из выходов пер вого распределителя 35 логической
"1". С выхода первого элемента И 23 импульсы поступают на тактовый вход третьего распределителя 37 (записи), управляющего блоком 33 записи, причем информационный сигнал поступает
1016848 на его вход с выхода Рторого блока
31 считывания и записывается в ячейки блока 32 памяти. По окончании цикла работы первого распреде-,; . лителя 35, íà pro втором дополни,тельном выходе появляется импульс, поступающий на второй вход первого триггера 20, второй вход второго триггера 28 и на вход сброса треть-. его распределителя 37,,н устанавливающий их в исходное состояние.
Иь&фмьс, поступивший на запускающий вход датчика 27, разрешает подачу импульсов считывания с его выходов на вход второго распределителя 36, эти импульсы;поступают также на вход счетчика: 34 цикла,- который после подачи определенного постоянного чи ала импульсов считывания датчиком, вырабатывает иа своем выходе сиг п оступающий на вход сброса второго распределителя 36 и устанавливающи и в исходное состояние, а также . поступающий на вход останова да ю ка 27, прекращая подачу .импульсов считывания. Второй распределитель 36,. тактнруеьый импульсами считыьания, управляет первый бл ком 30 считывания информации из ячеек. блока 32 памяти так, что моменты считывания каждого. единичного элемента всегда отстают от моментов его записи в данную ячейку. Период поступления импульсов счйтывания выбирается равным ми30 нимальной длительности единичного элемента телеграфного сигнала. Им;-. пульсы с выхода первого блока 30 считывания поступают на счетный вход третьего триггера 29, на выходе ко- 5 торого образуется декоднрованный телеграфный сигнал.
Таким образом, предлагаемое устройство позволяет повысить пропускную способность цифровых- каналов. свя-. зи при передаче по ним дискретной информации путем наложения ограничений на скорость и код передаваемого сообщения.
1016848
ВНИИПЕ Заказ 3399/51 Тираж 677 Подписное
Филиал ППП "Патент", r. Ужгород, ул. Проеткная, 4