Удвоитель частоты следования импульсов
Иллюстрации
Показать всеРеферат
УДВОИТЕЛЬ tJAGTOTli C НЙЯ ИМШГЛЬ(:ЮВ содержаир1й; 1юрвый и BTQpoiR элементь И, первые входы кот рых средйиены соотве:т :твеннЬ непосредстйаеннЬ и чёрез: инвертор с вхо;1{{ Ой, шнмой;, а выхогды V- с входами Элё1«ента ЙЛИ и ;интегра1торыу о т л и ч а ю щ и и с Я; тем, что, с целью иолучения равнЬмерного распредедеяяя Ш(«пульсов на выходе устррйс-гва в Hifepo введены два делителя на пряжеви я на два и первмй;и агорой элемента сравнения еыхожл последних подключены к вторЕа входам соответствукндйх элемё ( И, ; Первые входы гк ВЕаходам соответственно первого : и второго интеграторов , вторые входы - к вьпсодак сбответстве но первого и второго делителей напряжения на два , входы которых со едйнены с вьосода 4И соответственно второго к первого интеграторов , входы которых подклкмены соот ётствейНо к; выходу инвертора и к вхойной 1яйне, а взсоды сброса т с выходам соответственно первого, и второго элементов И. , - te.j5
СОЮЗ СО6ЕТСНИХ ОР.И ВЮ
Гю ДелАм ижжРетений и ОтиРьймй
ОПИСАНИЕ ИЗОБРЕТЕНИ
5<Я) Н 03 К 5 156 (21) 3388576/.18-21
: (22) 29. 01. 82 (46) 23.05.83.. Вюл. :Ь 19 (72) В:.И. Лопатина -и A. N:. Китаев (.53) 6.21 . 374. 4 (088 . 8) . (56) .1.йвторское свидетельство СССР
 552688, . кл. Н 03 -К 5/156, 1976, 2. Авторское свидетельство СССР
9 809531, кл. Н 03 К-.5/156, 1979.. (54)(57) УДВОИТЕЛЬ ИИГТО .РЫ СЛЕДОВА: .НИЯ ИИЕУЛЬСОВ, содержащий -первый и
:второй элементы К, первые входы которых соединены:соответственно непосредственно .и через инвертор с входной шиной, а выходы., — с входами
Элемента ИЛИ, и интеграторы, о тли ч..а юшийся, тем, что, с
З01 96 5 A
:целью .получения равнЬмерного рас:. пределения импульсов на выходе устройства,...в неГо введены два дели- теля напряжения на два и первый:и второй элементы сравнения:; выходы
: последних подключены к, вторым входам соответствувцйх элементов И, ..первые входы - к"вйходаи:соот.ветственно: первого:и второго. sawer: раторов, вторые входы - к вйходак соответственно первого и второго делителей-напряжения иа два, входы которых соединены с выходами соот.ветственно второго н первого интег;раторов, входы которых подключены соответственно к::выходу инвертора и к входной шине, а входы сброса -. к выходам соответственно первого. и :второго элементов И.
1019615
Изобретение относится к импульсной технике.
Известен цифровой умножитель частоты, содержащий квадрцевый генератор и последовательно соединенные дифференцирующую цепь, элемент ИЛИ, управляемую линию задержки и делитель частоты (1 ).
Однако известный умножитель отличается сложностью и обладает неравномерностью выходной последовательнос 0 ти импульсов.
Наиболее близким по технической сущности к изобретению является удвоитель частоты следования импульсов, содержащий два элемента И-НЕ, первый 15 вход одного иэ которых непосредственно, а второго черев инвертор соединены с входной шиной, а выходы — с входами элемента ИЛИ, триггер и интеграторы (2 J.
Однако при изменении входной частоты это устройство не обеспечивает сохранения равномерной импульсной последовательности, так как длительность импульсов, формируемых уст- 25 ройством, определяется лишь постоянной времени интегрирующих цепей.
Цель изобретения — получение равномерного распределения импульсов на выходе устройства.
Цель достигается тем, что в удвоитель частоты следования импульсов, содержащий первый и второй элементы И, первые входы которых соединены соответственно непосредственно и через инвертор с входной шиной, а выходы— с входами элементов ИЛИ, и интеграторы, введены два делитеЛя напряжения на два и первый и второй элементы сравнения, выходы последних подключены к вторым входам соответствую-40 щих элементов И, первые входы — к выходам соответственно первого и второго интеграторов, вторые входы— к выходам соответственно первого и второго делителей напряжения на два, 45 входы которых соединены с выходами соответственно второго и первого интеграторов, входы которых подключены соответственно к выходу инвертора и к входной шине, а входы сброса к выходам соответственно первого и ,второго элементов И.
На чертеже представлена структурная схема устройства.
Устройство содержит инвертор 1, элемент ИЛИ 2, интеграторы 3 и 4, делители 5 и 6, элементы 7 и 8 сравнения, элементы И 9 и 10, входную шину 11 и выходную 12 шины.
Работа устройства основана на следящем изменении пороговых уровней напряжений устройства сравнения, переключение которых происходит в моменты времени, соответствующие половине интервала между фронтами импульсов входной частоты. 65
В установившемся режиме работы с поступлением на шину 11 положительного импульса напряжение на выходе интегратора 3 линейно возрастает до уровня, пропорционального длительности входного сигнала. С окончанием положительного импульса на шине 11 на выходе интегратора 3 сохраняется постоянный уровень напряжения, который через делитель 6 с коэффициентом деления 1/2 поступает на инвертирующий вход элемента 8. Одновременно с этим появляется положительный импульс напряжения на выходе инвертора 1. При этом линейно нарастает напряжение на выходе интегратора 4 и прикладывается к неинвертирующему входу элемента 8. B момент времени, соответствующий половине паузы между положительными импульсами, происходит переключение элемента 8,сопровождающееся появлением на выходе положительного импульса.
При совпадении этого импульса .и импульса с выхода инвертора 1 на выходе элемента 10 появляется импульс, который через элемент 2 поступает на шину 12 и по входу сброса устанавливает в исходное состояние интегратор 3 и непосредственно связанный с ниь элемент 7.
Аналогично работает удвоитель и в следующий полупериод входной частоты. С окончанием паузы между входными импульсами на выходе интеграто1 ра 4 устанавливается постоянный уровень напряжения, пропорциональный длительности паузы. Линейно воэрастакщее выходное напряжение интеграто-. ра 3 сравнивается на элементе 7 с половиной напряжения интегратора 4, задаваемого с помощью делителя 5. Переключение элемента 7 происходит в момент времени, соответствующий половине длительности входного импульса. Под действием импульсов на выходе элемента 7 и шине 11 на выходе элемента 9 появляется положительный импульс, который через элемент 2 поступает на шину 12 и по входу сброса устанавливает в исходное состояние интегратор 4 и непосредственно связанный с ним элемент 8.
Данный удвоитель частоты следования импульсов осуществляет автоматическое слежение за изменением входной частоты, длительность каЖдого предыдущего полупериода преобразуется в уровень напряжения, который определяет момент переключения элементa 7 или 8 в текущем полупериоде. На выходе элемента 7 частота повторения импульсов в два раза выше входной частоты.
Диапазон рабочих частот данного устройства снизу ограничивается постоянной времени интегрирования интегратора, сверху - точностью и
1019615
Составитель О, Кружилина
Редактор Н.Лазаренко . Текред О.Неце . Корректор A.Äçÿòêî
Заказ 3725/52 Тираж 934, . Подписное
ВНИИПИ Государственного комитета СССР по делам изобретений и открытий
113035, Иосква, Ж-35, Раушская наб., д. 4/5
Филиал ППП Патент ., г.. Ужгород, ул. Проектная, 4 быстродействием применяемых элементов, в первую очередь элементов сравнения.
Таким образом, предлагаемый удвоитель частоты импульсов обеспечивает
Формирование равномерной импульсной последовательности в широком частотном диапазоне и обладает высоким быстродействием.