Цифровой дискриминатор

Иллюстрации

Показать все

Реферат

 

1. ЦИФ рОВОЙ ДИСКРИМИНАТОР, содержащий первый:счетчик, переключател уровней, первую и вторую схе ,мы сравнения, группу элементов И, блок упр вления и первый регистр, причем входая первой гфуппы первой схемы сравнения соединены с выходами переключателя уровней, информационные входы первого регистра соединены с входами первой группы второй схемы сравнения и-евходами второй группы первой сЬсеМй сравнения, выходы первого регистра подключены к входам второй группы второй схемы, сравнения, выхода первого счетчика соединены с информационными входами элементов И группы, первый и второй выходы блока упргцвления подключены к управлякщим входам первого регистра и элет ентов И группы соответственно , первый и второй входы блока управления соединены с выходом второй схемы сравнения и с управляющим входом дискриминатора соответственно , информационный вход дискриминатора подключен к информационному входу первого «зчетчйка, выходы элементов И группы соединены с выходами дискриминатора, о т л ичающий с я тем, с целью расширения функциональных возможностей дискриминатора за счет обес-печения анализа дацных с шагом п, где п - целое число,в него введены второй и третий счётчики, второй регистр и третья схема сравнения,причем выходы второго счетчика соединены с инфо 1ационнымйвходами второго регистра и с входами первой группы третьей схемы сравнения, выходы второго регистра подключены к входам второй Группы третьей схемы сравнения , выход которой соединен с вторым входом блока управления, первый выход которого подключен к управляющему входу второго регистра, выход первой схемы сравнения соединен с информационным входом второго счетчика и с входом установки в нулевое состояние третьего счетчика, выходы которо го подключены к информационным вхо, первого регистра, информационный в дискриминатора подключен к счетнсялу входу третьего счетчика. 2. даскриминатор по п. 1, о т л ич а ю щ и и с я тем, что. в нем блок управления.содержит элементы И,ИЛИ, триггер, формирователь, элемент задержки , причем первый и второй входая блока управления соединены с первьаши вторьм входами соорветственНо пе во го элемен.та И, выход которого под кпючен к первсму входу элемента ИЛИ, выход которого через элемент задержки соединен с первым выходом блока управления, третий вход блока управления через формирователь соединен стретьим входом первого элемента И, оо счетным входом триггера и с первым входом второго элемента И, выход которого подключен к второму входу элемента ИЛИ, выход которого соединен с вторым выходом блока уп .равления, инверсный выход триггера подключен к второму входу второго .элемента И.

СОЮЗ СОВЕТСНИХ

CNlN

РЕСПУБЛИК

ГОСУДАРСтВЕННЫй НОМитЕт СССР

ПО ДЕЛАМ ИЗОБРЕ ГЕНИЙ И ОТНРЫГИЙ

ОписАние НЗОБРетенНЙ н «9 TopckoMY свидстсльству зы G 06 Р 7/02 (21) 3265405/18-24 (22) 21.07 81 (46) 15,.06.83. Бюл. В 22 (72) И.Н.Штейнберг, В.Ю.Иванов и Г.Я.Глушко (71) Научный центр .биологических ис- . следований АН Азербайджайской ССР (53) 681.325 ° 5(088.8) (56) l. Авторское свидетельство СССР

9 591854 кл. G 06 Р 7/00» 1975, :2 ° Авторское свидетельство СССР по заявке В 2780091/18-24, кл. G 06 Г 7/00, 1980 (щ)ототип). (54)(57) l, ЦИФРОВОЙ ДИСКРИИИНАТОР, содержащий первый;счетчик, переключатель уровней, первую и вторую схе,мы сравнения, группу элементов И, блок упр-"вления и первый регистр, причем входы первой группы первой схеьы сравнения соединены с выхода-. ми переключателя уровней, информационные входы первого регистра соединены с входами первой группы второй схемы сравнения и..-е-входами второй группы первой схем и сравнения, выходы первого регистра подключены к входам второй группы второй схемы сравнения, выходы первого счетчика соединены с информационными входами элементов И группы, первый н второй выходы блока управления подклю- чены к управляющим входам первого регистра и элементов И группы соответственно, первый и второй входы блока управления соединены с выходом второй схемы сравнения и с управляющим входом дискриминатора соответственно, информационный вход .дискриминатора подключен к информационному входу первого счетчика, выходы элементов И группы соединены с выходами дискриминатора, о т л ич а ю шийся тем, что, с целью

„SU„„02 2 A,расширения функциональных возможностей дискриминатора за счет обес- печения анализа данных с шагом и, где n †. целое число,в него введены второй и третий счетчики, второй регистр н третья схема сравнения,причем выходы второго счетчика соединены с информационными входами второго ре- - гистра и с входами первой группы третьей схемы сравнения, выходы второго регистра подключены к входам второй группы третьей схемы сравнения, выход которой соединен с вторым входом блока управления, первый выход кбторого подключен к управлякщему входу второго регистра, выход-первой схемы сравнения соединен с информа- Я ционным входом второго счетчика и с входом установки в нулевое состояние третьего счетчика, выходи которого подключены к информационным входа первого регистра, информационный вход дискриминатор. подключен к счетному ф входу тРетьего счетчика.

2. Дискриминатор по и. 1, о т л ич а ю шийся тем, что. в нем блок управления. содержит элементы И,ИЛИ, триггер, формирователь, элемент saдержки, причем первый и второй входы блока управления соединены с первьм--: и вторым входами соответственно пе вого элемента И, выход которого под» ключен к первому входу элемента ИЛИ выход которого через элемент задеря ки соединен с первьаи выходом блока управления, третий вход блока -управ- ления через формирователь соединен с третьим входом первого элементаИ, со счетным входом триггера и с первым входом второго элемента И, выход которого подключен к второму входу элемента ИЛИ, выход которого соединен с вторым выходом блока управления, инверсный выход триггера подключен к второму входу второго элемента И.

1023320

Устройство относится к автоматике и вычислительной технике и может найти применение в системах регистрации и обработки случайных сигналов, в частности, может быть использовано для обработки. данных, получаемых от координатографа.

Известен многоканальный цифровой дискриминатор, содержащий блок счетчиков исследуемой величины, переключатели уровней и блоки,вращениями по числу уровней дискриминации,триггеры,,и, блок совпадения 13.

Известным дискриминатором .можно дискриминировать анализируемую величину но ряду уровней дискриминации, 15 но сам дискриминатор построен путем составления из одноканальных дискриминаторов. Такое решение требует большого объема оборудования.

Наиболее близким к предложенному изобретению является цифровой дискриминатор, содержащий счетчик, переключатель уровней, первый и втброй блоки сравнения, блок выдачи, блок памяти и блок управления. Информаци- ъ5 онный вход дискриминатора соединен со счетным входом счетчика, выходы разрядов которого соединены с информационными входами блока памяти и блока выдачи, с входами первой группы второго блока сравнения и с входами второй группы первого блока сравнения. Входы первой группы первого блока сравнения соединены с выходами переключателя уровней, Выходы блока памяти соединены с входами второй группы второго блока сравнения. Пер вый, второй и третий входы блока управления соединены соответственно с выходами первого и второго блоков сравнения и с управляющим входом,. 40 дискриминатора, а первый и второй выходы блока управления соединены соот-, ветственно с управляющими входами блока памяти и блока выдачи. Выходы блока выдачи и первого блока сравнения являются выходами дискриминатора.

Блок управления цифрового дискриминатора содержит элемент И и элемент задержки, выход которого соединен с первым выходом блока, первый, второй и третий входы которого соединены со входами элемента И, выход которо-. го соединен со вторым выходом блока (2J .

Недостаток известного цифрового дискриминатора заключается в его низких функциональных возможностях, т.е. им можно дискриминировать анализируемую величину только по уровням дискриминации с шагом 2", где

n — целое число. 60

Цель изобретения — расширение функциональных воэможностей цифрового дискриминатора эа счет обеспе чения анализа данных с.шагом n,ãäå

n - -целое число. 65

Поставленная цель достигается тем, что в цифровой дискриминатор, содержащий первый счетчик, переключателей уровней, первую и вторую схемы сравнения, группу элементов И, блок управления и первый регистр, причем входы первой группы первой схемы сравнения соединены с выходами переключателя уровней,информационные входы первого регистра соединены с входами первой группы второй схемы сравнения и с входами второй группы первой схемы сравнения, выходы первого регистра подключены к входам второй группы второй схемы сравнения, выходы первого счетчика соединены с информационными входами элементов И груп пы, первый и второй выходы блока управления подключены к управляющим входам первого регистра и элементов

И группы соответственно, первый и второй входы блока управления соединены с выходом второй схемы сравнения и с управляющим входом дискриминатора соответственно, информационный вход дискриминатора подключен к информационному входу первого счетчика, выходы элементов И группы соединены с выходами дискриминатора, введены второй и третий счетчики,второй регистр и третья схема сравнения, причем выходы второго счетчика соединены с информационными входами второго регистра и с входами первой группы третьей схемы сравнения, выходы второго регистра подключены к входам второй гр>ппы третьей схемы сравнения, выход которой соединен со вторым входом блока управления, первый выход которого подключен к управляющему входу второго регистра,, выход первой схемы сравнения соединен с информационным входом второго счетчика и c âõîäîì установки в нулевое состояние третьего счетчика, выходы которого подключены к информационным входам первого регистра,информационный вход дискриминатора подключен к счетному входу третьего счетчика, кроме того блок управления содержит элементы И; ИЛИ, триггер, формироваь, элемент задержки, причем первый и второй входы блока управления соединены.с первым и вторым входами соответственно первого элемента И, выход которого подключен к первому входу элемента ИЛИ, выход которого через элемент .задержки соединен с первым выходом блока управления, третий вход блока управления через формирователь соединен с третьим входом первого элемента И, с счетным входом триггера и с первым входом второго элемента И, выход которого подключен к второму входу элемента

ИЛИ, выход которого .соединен с вворым выходом блока управления, инверс1023320 ный выход триггера подключен к вто.рому входу второго элемента И.

На фиг. 1 приведена структурная схема цифрового дискриминатора;на фиг. 2 — функциональная схема блока управления.

Цифровой дискриминатор содержит информационный вход 1 дискриминато-, ра, счетчики- 2 — 4,переключатель 5 уровней, регистры б и 7, схемы сравнения 8 — 10, блок 11 управления, :группу элементов И 12, управляющий вход 13 и выходы 14 цифрового дискриминатора. Блок 11 управления сос-. тоит из элементов И 15 и 16 элемента ИЛИ 17, триггера 18, формирователя 19, элемента 20 задержки, выходы блока 21 и 22 управления, входы блока 23 — 25 управления (фиг. 2) .

Цифровой дискриминатор работает следующим образом.

В исходном состоянии счетчики

2 — 4 и регистры б и 7 обнулены. Перед началом цикла обработки анализируемой величины на управляющий вход., 13 подается сигнал высокого уровня, а затем на информационный вход 1 поступает унитарный код анализируемой величины. Этот код накапливается иа счетчике 2 и делится счетчиком

3. КоэФФициент деления устанавлива-. ется переключателем 5 уровней. Импульсы кратности формируются на. выходе схемы 8. сравнения, которые, кроме входа установки нуля счетчика

3, поступают также на счетный вход счетчика 4.

Таким образом, в конце цикла обработки аналйзируемой величины в счетчике 3 содержится код остатка от деления этой величины,. а в счетчике 4 код результата деления.

В конце цикла обработки анализируемой величины на управляющий вход

13 подается сигнал низкого уровня, в соответствии с которым на выходах

21 и 22 блока 11 управления формируются сигналы, соответственно записи информации из счетчиков 3 н 4 в регистры б и 7 и сигнал вывода инфор- . мации через группу элементов И 12.

Последующие циклы обработки ана10 логичны первому, но в конце каждого. цикла на выходах 21 и 22 блока 11 управления формируются сигналы только в том случае, есчи на входе 24 блока 11 управления сигнал равенства

15 с выхода схемы 9 сравнения, т.е. начало отсчета последуккцих анализируемых величин, совпадает с первой, н на входе 23 блока ll управления сигнал неравенства с выхода

20 схемы сравнения 10, т.е. значение .последующей анализируемой величины не равно предыдущей. При выполнении этих условий на выходе цифрового дискриминатора 14 формируется код анализируемой величины, совпавшей с одним из уровней дискриминации, а также производится смена информации в регистрах б и 7.

Предлагаемый цифровой дискриминатор имеет большие функциональные возможности за счет дискриминации

:данных по уровням с шагом и, где ,n — любое целое число, кроме нуля, и фиксация первоначально поступив mего данного с отсчетом уровней дискриминации от его значения.

Применение предлагаемого устройства в системах регистрации и ввода информации в ЭВИ позволяет с большей достоверностью передавать

40 информацию в ЭВИ и более эффективно использовать память ЭВМ.

1023320

1023320

Составитель В. Белкин

Редактор Н Воловик .1 екред И. Тенер Корректор Л.Бокшан:

ЮВ

Эаказ .4213/33 Тираа 706 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий .

113035 Иосква, %-35 Раущская наб., д. 4/5 аеВВЮ

Филиал ППП Патент, r. Уигород, ул. Проектная, 4