Устройство для обработки графической информации
Иллюстрации
Показать всеРеферат
УСТРОЙСТВО ДЛЯ ОБРАБОТКИ ГРАФИЧ®Й ОЙ ИНФОРМАЦИИ,, содержащее блоки с | авнерия, входы которых яв ляются одним входом устройства, триггер / входы которого являются другим входом устройства, а выходы подключены к одним входам элементов И группы, другие входил которых соединены с входом триггера, блок памяти, подключенный к выходу одного элеме11та И группы и к одному входу первого элемента И, выход которого. соединен с одним входом элемента ИЛИ, отличающееся, тем, что, с целью повышения точности считывания информации, в него введены первая группа триггеров, входы которых соединены с первым блоком сравнения и с выходами соответствующих элементов И группы, второй элемент И, входы которого, подключены к выходам триггеров первой группы и одного элемента И первой группы, а выход соединен с другим входом первого элемента И, вторая группа триггеров, входы, которых соединены с вторым блоком сравнения и с выходами соответствующих элементов И группы, а выходы подключены к другим входам элемента ИЛИ, и третий элемент И, входы сл которого соединены с выходами элемента ИЛИ и одного элемента И,группы , а выход подключен к входу блока памяти и является выходом устройства .
СОЮЗ СОВЕТСКИХ
СОЦИАЛИС ГИЧЕСКИХ
РЕСПУБЛИК
0% (l1) 3(5п G 06 K 11/00
ГОСУДАРСТВЕННЫЙ КОЫИУЕТ СССР
ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ
ОПИСАНЗ Е ИЗОБРЕТЕНИЯ
Н ABT0PCH(СВИДЕТЕЛЬСТВУ (21) 3412072/18-24 (22.) 25 03.82 (46) 07 ° 08.83. Бюл. Р 29 (72) P.Ý. Яинас и Э.В. Селюкайте (53) 681.327.12(088.8) (S6) 1. Патент ФРГ-9 2403814, кл. G 06 К 15/20, опублик. 1977.
2. Патент Японии Р 45-40042s кл, 97(7) В 41, опублик. 1975 (прототип). (54) (57) УСТРОЙСТВО ДЛЯ ОБРАБОТКИ
ГРАФИЧЗСКОЙ ИНФОРМАЦИИ;, содержащее блоки сравнерия, входы которых являются одним входом устройства, триггер, входы которого являются другим входом устройства, а выходы подключены к одним входам элементов
И группы, другие входы которых соединены с входом триггера, блок памяти, подключенный к выходу одного элемента И группы и к одному входу первого элемента И, выход которого. соединен с одним входом элемента ИЛИ, о т л и ч а ю щ е е с я, тем, что, с целью повышения точности считывания информации, в него введены первая группа триггеров, входы которых соединены с первым блоком сравнения и с выходами соответствующих элементов И группы, второй элемент И, вхо ды которого подключены к выходам триггеров первой группы и одного эле мента И первой группы, а выход соединен с другим входом первого элемента И, вторая группа триггеров, входы которых соединены с вторым блоком сравнения и с выходами соответствующих элементов И группы, а выходы подключены к другим входам эле- Е мента ИЛИ, и .третий элемент И, входы которого соединены с выходами элемента ИЛИ и одного элемента И,группы, а выход подключен к входу блока памяти и является выходом устройства.
1034055
Изобретение относится к автоматике, и вычислительной технике, в частности к устройствам для считывания информации с экрана электронно-лучевой трубки (ЭЛТ).
Известно устройство для обработки 5 граФической информации, содержащее блоки формирования развертки, сочв ненные с отклоняющей системой ЭЛТ, формирователь сигналов считывания, соединенный с усилителем и с блоком Щ управления, счетчики и элементы И, ИЛИ 1), Недостаток данного устройства состоит в его невысокой надежности.
Наиболее близким к предлагаемоМУ является устройство, содержащее блоки сравнения, триггер„выходы которого подключены к элементам И, блок памяти, блок управления, соедйненный с блоком формирования развертки и элемент ИЛИ f.2).
Однако известное устройство харак. теризуется недостаточно высокой точностью»
Цель изобретения - повышение точности считывания информацйи.
Поставленная цель достигается тем, что в известное устройство, содержащее блоки сравнения, входы которых являются одним входом устройства, триггер, входы которого являются другим входом устройства, а выходы подключены к одним входам.элементов Й группы, другие входы которых: соединены с входом триггера, блок памяти, подключенный к выходу одного элемента И группы и к одному входу первого элемента И, выход которого соединен с однйм входом элемента ИЛИ введены первая группа триггеров,вхо- 40 ды которых соединены с первым блаком сравнения и с выходами соответствующих элементов.И группы„ второй элемент И, входы которого подключены к выходам триггеров первой группы и 45 одного элемента И первой группы, а выход соединен с другим входам первого элемента И, вторая группа триггеров, входы которых соединены с вто-, рым блоком сравнения и с выходами соответствующих элементов И группы, а выходы подключены к другим входам элемента ИЛИ, и третий элемент И, входы которого соединены с выходами элемента ИЛИ и одного элемента И группы, а выход подключен к входу блока памяти и является выходом устройства.
На чертеже представлейа блок-схема устройства. 60
Устройство содержит блоки 1 и 2 сравнения, блок 3 памяти, триггер 4 первую группу 5, б и вторую группу
7, 8 триггеров, первый 9 и второй
10 элементы И, группы 11 и 12 элементов И, третий элемент И 13 и элемент ИЛИ 14. Входы устройства. обозначены позициями.15 и 16.
Устройство работает следующим образом.
По шине 1б на входы блоков 1 и 2 поступает сигнал, несущий информацию.
Блок 2 реагирует на сигнал с большой амплитудой. Сигнал, вырабатываемый блоком 2,,поступает на информационные входы триггеров 7 и 8. Блок 1 реагирует на сигнал с пониженной амплитудой, большей или равной четверти большой амплитуды. Сигнал, вырабатываемый блоком 1, поступает на информационные входы триггеров 5 и б.
При поступлении по шине 1б сигналов, амплитуда которых меньше четверти большой амплитуды, на выходах блоков 1 и 2 не будет сигналов, т.е. на информационных". входах триггеров 5-8 будут нули, По шине 15 поступают импульсы дискретизации на счетный вход триггера 4, который работает в режиме деления частоты на 2. Импульсы дискретизации поступают также на входы элементов И 11 и 12, которые в зави» симости от сигналов на выходе триг:гера 4. пропускают или не пропускают импульсы дискретизации. Так элемент
И 11 пропускает четные, а элемент
И 12 нечетные импульсы диксретиза ции, которые поступают на синхронизирующие входя триггеров 5 и 7 (четнйе) и б и 7 (нечетныер.
Таким образом, в триггер б запи-, сывается нечетный сигнал, а в:триггер 5 - четный сигнал от блока 1.
Аналогично записываются четные и нечетные сигналы, поступающие от блока 2 в триггеры 7 и 8. С выходов триггеров 5 и б сигналы поступают на входы элемента И 10; при наличии сигналов с обоих триггеров и при поступлении четного импульса дискретизации на первый вход элемента И 10 на его выходе появляется сигнал, поступающий на второй вход элемента И 9, на первый вход которого из блока 3 поступает инверсный сигнал информации изображения предыдущей строки от соответствующего элемента разложения. С выхода элемента И 9 сигнал через элемент ИЛИ 14 и элемент И 13 поступает на выход устройства.
Одновременно этот. же сигнал записывается в блок 3. В качеатве блока .
3 целесообразно применение регистра с последовательным сдвигом информации, число разрядов которого равно числу бит информации одной строки.
При наличии сигнала на выходе одного или обоих триггеров 7 и 8 сигнал с их выходов через элемент:ИЛИ 14, элемент И 13 (при четном кретизации ) поступает ройства и s блок 3. . 10:346553: импульсе дис-, . Изобретение позволяет суцестна выход уст-. венио повысить точность считывания информгщии., Составитель Т. Йичинорович
Редактор Л. Филь . Техред -И.Гайду Корректор
» »»»»»»»»»»»»йэ» О»» »»Ю» »
Заказ 5á27/52 .Тираж 766 Подписное
-ВНИНПИ Государственнжо комитета СССР по делам изобретений и открытий
113035, Иосква, Ж-35 Р@ушская наб., д. 4/5
»» » »ъв»»»
Филиал ППП Патент", г. Ужгород, ул. Проектная, 4