Делитель частоты следования импульсов с переменным коэффициентом деления

Иллюстрации

Показать все

Реферат

 

CCWO3 СОВЕТСНИХ

СОЦИАЛИСТИЧЕСНИХ

РЕСПУБЛИН

09 SU (11) 3(51) Н 03 К 23/00

ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

Н ABTOPCHOIVIV СВИДЕТЕЛЬСТВУ 3 (21) 3428669/18-21 (22) 22. 04. 82 (46) 07,09. 83, Бюл. № 33 (72) А. С. Карпицкий (53) 621. 374. 44 (088. 8) (56) 1. Авторское свидетельство СССР № 669487, кл. Н 03 К 23/00, 1978.

2. Авторское свидетельство СССР по заявке № 3271378, кл. Н 03 К 23/00, 1981. (54)(57) ДЕЛИТЕЛЬ ЧАСТОТЫ СЛЕДОВАНИЯ ИМПУЛЬСОВ С ПЕРЕМЕННЫМ

КОЭФФИЦИЕНТОМ ДЕЛЕНИЯ, содержа-:. щий генератор импульсов, выход которого соединен с управляющим входом блока памяти, первым входом элемента И, второй вход которого подключен к выходу первого элемента сравнения> и со счет-. ным входом счетчика импульсов, выход которого соединен с первым входом вто„рого элемента сравнения, выход которого подключен к установочным. входам счетчика импульсов и блока памяти, а второй вход — с выходом первого запо. минающего блока, вход которого подклкьчен к выходу первого блока управления, и входом преобразователя кода, и второй блок управления, выход которого соединен с входом второго запоминающего блока, первый выход которого соединен с первым входом первого сумматора, выход которого соединен с первым входом второго . сумматора, а второй вход - с выходом блока памяти, информационный вход которого соединен с выходом второго сумматора, о т л ич а ю ш и и с я .тем, что, с целью повышения точности деления, в него введены блок элементов И, дополнитель ный преобразователь кода и третий сумматор, первый вход которого соединен с выходом первого запоминающего блока, Я второй вход с выходом дополнительного преобразователя кода, вход которого подключен.к выходу первого сумматора,, а выход» с первым входом первого элемента сравнения, второй вход которого соединен с вторым выходом второго запоминающего блока, при этом первый вход блока элементов И соединен с выходом первою элемента сравнения, . второй вход» с выходом преобразователя кода, а выход - с вторым вциом вто рого сумматора..

1 1040

Изобретение относится к импульсной ю технике, системам обработки и передачи данных, автоматике и приборостроению, Известен делитель частоты следования импульсов с перем .иным коэ4йи- 5 циентом деления, содержащий счетчик импульсов, элементы сравнения, запоминающие блоки, блоки угравления,, триггер режима (1J

Недостаток известного устройства - 1р невысокая точность деления.

Наиболее близким по технической сущности к предлагаемому является делитель частоты следования импульсов с переменным коэффициентом деле- д5 ния, содержащий генератор импульсов, выход которого соединен с управляющим входом блока памяти, с первым входом элемента И, второй вход которого подключен к выходу первого элемента сравне р ния, и со счетнйм входом счетчика импульсов, выход которого соединен с первым входом второго элемента сравнения, выход которого подключен к установочным Входам счетчика импульсов и я5 блока памяти, а второй вход - с выходом первого запоминающего блока, вход которого подключен к выходу первого блока управления, и входом преобразоserena кода, и второй блок управления, выход- которого соединен с входом вто- рого запоминающего блока, первый выход которого соединен с первым входом первого сумматора, выход которого соединен с первым входом второго сум35 матора, а второй вход - с выходом блока памяти, информационный вход которого соединен с выходом второго сумматора, а выход первого запоминающего блока соединен с первым входом первого элемента сравнения, второй вход которого соединен с выходом первого сумматора (2

Однако устройство характеризуется недостаточно высокой точностью деления, Бель изобретения - повышение точности деления.

Поставленная цель достигается тем, что в делитель частоты следования импульсов с переменным коэффициентом, деления, содержащий генератор импульсов, выход которого соединен с управляющим входом блока памяти, с первым входом элемента И, второй вход 55 которого подключен к выходу первого элемента сравнения, и со счетным входом счетчика импульсов, выход кото;

606 рого соединен с первым входом второго элемента сравнения, выход которого подключен к установочным входам счетчика импульсов и блока памяги, а второй вход - с выходом первого запоминающего блока, вход которого подключен к выходу первого блока управления, и входом преобразователя кода, и второй блок управления, выход которого соединен с входом второго запоминающего блока, первый выход которого соединен с первым входом первого сумматора, выход которого соединен с первым входом второго сумматора, а второй входс выходом блока памяти, информационный вход которого соединен с выходом второго сумматора, ввдены блок элементов И,. дополнительный преобразователь кода и третий сумматор, первый вход которого соединен с выходом первого запоминающего блока, второй вход - с выходом дополнительного преобразователя кода, вход которого подключен к выходу первого сумматора, а выход - с первым входом первого элемента сравнения, второй вход которого соединен с вторым выходом второго запоминающего блока, при этом первый вход блока элементов И соединен с выходом первого элемента срав нения, второй вход - с выходом преобразователя кода, а выход - с вторым входом второго сумматора.

На чертеже представлена структурная схема устройства.

Содержит генератор 1 импульсов, счетчик 2 импульсов, элемент И 3, запоминающие блоки 4 и 5, элементы 6 и 7 сравнения, блоки 8 и 9 управления, блок 10 памяти, сумматоры ll13, преобразователь 14 кода, дополнительный преобразователь 15 кода, блок 16 элементов И.

Устройство работает следующим образом. Коэффициент деления kg = 9/4, Число 4 зафиксировано в блоке 5, число 9 .в блоке 4. До прихода первого импульса пачки из девяти импульсов счетчик 2 и блок 10 обнулены, на выходе преобразователя 14 установлен нулевой код, поэтому на выходах сумматоров 11 и 12 установлен код числа4, на выходе преобразователя 15 - дополнительный код этого же числа, а на выходе сумматора 13 - код числа 9-4S на один вход элемента 6 поступает код числа 4/2 = 2. Так как 5>2, .то. элемент 6 закрывает элемент 3 для прохождения через него импульса на вы1040 ход устройства и закрывает блок 16.

В ре",ультате дополнительный код, числа девять с выхода преобразователя 14 не передается на выход блока 16.

По приходу первого импульса пачки.на управляюший вход. блока 10 в нем зафиксируется код числа 4, который, пос;тупая на вход сумматора 11, суммирует ся с кодом числа 4, поступающим на другой вход сумматора 11 с выхода 10 блока 5. На выходах сумматоров 12и 11 устанавливается прямой код чис-.., ла 8, а на выходе преобразователя 15 дополнительный код числа 8, что npu-, t водит к установлению кода числа 9-8 =1 t5 на выходе сумматора 13, Так как 1с 2, то на выходе элемента 6 установится сигнал уровня логической единицы, ко-: торый открывает элемент 3 для прохождения импульсов генератора 1 на выходе 20 устройства и открывает блок 16. В результате на выходе сумматора 12 установится код числа 8-9 = -1. В счетчике 2 зафиксируется код числа 1.

Второй импульс генератора 1 про-,-. 25 ходит на выход делителя частоты че.рез открытый элемент 3 и записывает блок 10 код числа -1, который, поступая на вход сумматора 11, суммируется с кодом, числа 4. На выходах суммато- 30 ров 11 и 12 установится код числа 3, а на выходе сумматора 13 код числа 93 = 6. Так как 6 2, то на выходе элемента 6 установится сигнал уровня логического нуля, закрываюший элемент 3 и блок 16. В счетчике 2 за- фиксируется код числа 2.

Поскольку элемент 3 закрыт, то третий импульс пачки на выход делителя не проходит. Этот импульс зафиксирует

40 в блоке 10 код числа 3, который сум мируется с числом 4 в сумматоре 11..

В резуЛьтате на выходе сумматора 11 установится код числа 4+3 = 7, На выходе сумматора 13 установится код.. числа 9-7 = 2. Так как 2=2, то на выходе элемента 6 установится сигнал уровня логической единицы, открываем : щий элемент 3 и блок .16, это привс дит к установлению на выходе сумыатФ - ра 12 кода числа 7-9 = -2, B счет- . чике 2 зафиксируется код числа 3.

Четвертый импульс пачки проходит на выход делителя частоты и фиксирует в блоке 10 код числа -2, который. суммируется с кодом числа 4 в суМматоре 11. На выходе сумматора 1 1 установится код числа 4-2 =2, на

606 4 выходе сумматора 13 код числа 9-2=7

Так как 7 > 2, то на выходе элемен,та 6 установится сигнал уровня. логического нуля, который закроет элемент 3 и блок 16, что приводит к установлению на выходе сумматора 12 код числа 0+2=2. В счетчике 2 зафиксируется код числа 4.

Пятый импульс пачки не проходит на выход устройства и фиксирует в блоке 10 код числа 2, который суммируется с кодом числа 4 в сумматоре 11.

На выходе сумматора 11 установится код числа 2+4=6, а на выходе сумматора 13 код числа 9-6=3. Так .как 3 > 2, то на выходе элемента 6. установится сигнал уровня логического нуля, поэтому элемент 3 и блок 16 будут по-прежнему закрыты, что приводит к установлению на выходе сумматора 12 код числа 0+6=6. В счетчике 2 зафиксируется код числа 5.

Поскольку элемент 3 закрыт, то шестой импульс пачки также не проходит на выход делителя частоты.

Этот импульс зафиксирует в блоке 1С код числа шесть, который суммируется с кодом числа четыре в сумматоре 11.

На выходе сумматора 11 установится код числа 4+6=10, а на выходе сумматора 13 код числа 9-10=-1. Так как--1<2, то на выходе элемента 6 установится сигнал уровня логической единицы, который откроет логический элемент 3 и блок 16, что приводит к установлению на выходе сумматора 12 кода числа 109=1. В счетчике 2 зафиксируется код числа 6.

Поскольку элемент 3 открыт, то седьмой импульс пачки проходит на выход делителя частоты. Этот импульс зафиксирует в блоке. 10 код числа 1, который суммируется с кодом числа 4 в сумматоре 11. На выходе сумматора 11 установится код числа 4+1=5, а на выходе сумматора 13 - код чиола 9-5=4. Так как 4)2, то íà выхс де элемента 6 установится сигнал уровня логического нуля, закрывающий элемент 3 и блок 16, что приводит к установлению на выходе сумматора 12 код числа 0+5=5, В счетчике 2 зафиксируется код числа 7.

Поскольку элемент 3 закрыт, то восьмой импульс пачки не проходит на выход делителя частоты. Этот импульс зафиксирует в блоке 10 код числа 5, который суммируется с кодом числа 4 .

040606

Ф 1

q румматорв- 11.. На выходе сумматора 11 установится код числа 5+4=9, а на выходе сумматора 13 - код числа 9-9=0, Так как 0<2,, то на выходе элемента 6 установится сигнал уровня логической единицы, который откроет элемент 3 и блок 16, что приводит к установлению на выходе сумматора 12 код числа 9-9=0. В счетчике 2 за-. фиксируется код числа 8.

Поскольку элемент 3 открыт, то девятый импульс пачки проходит на выход делителя частоты.

Каждый импульс пачки поступает на счетный вход счетчика 2 и по приходу девятого. импульса пачки в нем установится иод числа девять. Это приводит к а ому,: что на выходе элемента 7 вырабмывается оигнал,, усганавливающий в нулевое состояние счетчик 2 и блок 10. .В резуна, ате на выходе сумматора 11 установится код числа CH.4=4, на выходе сумматора 13» код числа 9-4=5, Так как 5 2, то на выходе элемента 6 установится сигнал уровня логического нуля, элемент 3 и блок 16 закрыты, на выходе сумматора 12 усS тановится код числа 0+4 =4, То есть последним девятым импульсом пачки делитель частоты приводится в исходное состояние. щ При коэффициенте деления kg =9/2 максимальная погрешность данного делителя частоты не превышает О, 5Тв, в то время как погрешность устройства, принятого за прототип, при 1д =9!4 не превышает О, 75Твх, гдеТех — период импульсов входной частоты.

В общем же случае погрешность предлагаемого делителя частоты не превышает О, 5 щ, а делителя, принятого щ за прототип Тв», т.е. погрешность предлагаемого делителя частоты в два раза меньше, чем у делителя принятого за прототип.

Заказ 6947/58 Тираж 936

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Подписное

Филиал ППП Патент", г. Ужгород, ул. Проектная, 4

Составитель О. Кружилина

Редактор Н, Гришанова Техред Л.Микеш Корректор И. Ватрушкина