Делитель частоты на три
Иллюстрации
Показать всеРеферат
ДЕЛИТЕЛЬ ЧАСТОТЫ НА ТРИ, содержащий первый и второй D-триггеры , инвертор и элемент И-НЕ, причем тактовый вход первого D-триггера соединен с входом инвертора, выход которого подключен к тактовому входу второго D -триггера, а неинверсный выход первого Л)-триггера подключен к.первому входу элемента И-НЕ, отличающийся тем, что, с целью повьшения надежности и упрощения устройства, второй вход элемента И-НЕ подключен к пря мому выходу второго I)- триггера, а выход - к /D -входам первого и второго D-триггеров.
„„SU„„934 A
СОЮЗ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИК
К 23 00. ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР
ПО ДЕЛАМ .ИЗОБРЕТЕНИЙ И ОТНЯТИЙ
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
Н ABTOPCHOMY СВИДЕТЕЛЬСТВУ, (21) 3375434/18-21, (22 ) 05. 01 . 82 (46) 07.10.83. Бюл. 9 37 (72) П. A. Сосин (53) 621,374.,4 (088.8) (56) 1. Патент СИА Р 3943379, кл. К 03 К 23/00, 09.03.76.
2. Авторское свидетельство СССР
9 646444, кл. Н 03 К 23/00, 1979.
1 (54)(57) ДЕЛИТЕЛЬ ЧАСТОТЫ НА ТРИ содержащий первый и второй 3 триггеры, инвертор и элемент И-НЕ, причем тактовый вход первого 9-триг-. .гера соединен с входом инвертора, выход которого подключен к тактовому входу второго . 3) -триггера, а неинверсный выход первого Э -триггера подключен к.первому входу элемента И-НЕ, отличающийся тем, что, с целью повышения надежности и упрощения устройства, второй вход элемента И-НЕ подключен к пря мому выходу второго 9 -триггера, а выход — к, g) -входам первого и второго ) -триггеров.
1046934. Изобретение относится к импульсной технике и предназначено для использования в счетчиках и формирователях импульсов.
Известен делитель частоты на три, содержащий три D -триггера, первый и второй элементы И-НЕ и инвертор, причем объединенные тактовые входы первых двух триггеров соединены с тактовым входом третьего триггера через инвертор, выход первого.триг- (0 гера соединен с ) -входом второго триггера и первым входом первого элемента И-НЕ,.выход второго D --триггера соединен с 33 -входом третьего триггера, вторым входом первого l5 элемента И-HE и первым входом второго элемента И-НЕ, второй вход которого соединен с выходом третьего триггера, причем вь|ход первого элемента И-ЙЕ соединен с 9 -входом первого триггера (1 .
Недостатком известного устройства является сложность.
Наиболее близким к предлагаемому по технической сущности является устройство, содержащее первый и второй Q -триггеры, инвертор и элемент
И-НЕ, причем тактовый вход первого
I3 -триггера соединен с входом инвертора, выход которого подключен к тактовому входу второго 33 -триг- 30 гера, а неинверсный выход первого триггера подключен к первому входу элемента И-НЕ (2 1.
Однако устройство характеризует. ся сложностью, так как для организа- 35 ции делителя используются дополнительные входы триггеров, а также низкой надежностью, связанной с состояниями по фронтам.
Цель изобретения — повышение на- 40 дежности функционирования устройства и его упрощение.
Поставленная цель достигается тем, что в делителе частоты на три, содержащем первый и второй D -триггеры, инвертор и элемент И-HE причем тактовый вход первого ) -триггера соединен с входом инвертора, выход которого подключен к тактовому входу второго 33 -триггера, а неинверсный выход первого )7 -триггера 50 подключен к первому входу элемента
И-НЕ, второй вход элемента И-НЕ подключен к прямому выходу второго
D -триггера, а выход — к 2 -входам первого и второго 3 -триггеров. 55
На фиг. 1 представлена схема устройства, на фиг. 2 — временные диаграммы его работы.
Делитель частоты на три содержит
)) -триггеры 1 и 2, инвертор 3, элемент И-НЕ 4, входную шину 5, причем тактовый вход первого 33 -триггера 1 соединен с входом инвертора 3, выход которого подключен к тактовому входу второго D -триггера 2, а неинверсный выход первого D -триггера
1 подключен к первому входу элемента И-НЕ 4, второй вход которого подключен к прямому выходу второго,Э " триггера 2, а выход — k g -входам первого и второго 9 -триггеров 1 и 2.
Делитель частоты на три работает следующим образом.
При egHHH HoM cocTozHHH 5 -ТрНггеров 1 и 2 и нулевом сигнале на входе устройства сигнал на входах
Q -триггеров имеет значение "0" (фиг. 2). При смене входного сигнала на "1" происходит переключение триггера 1 в состояние "0". Через время
t3 (время задержки сигнала элементом 4) сигнал на З -входах обоих триггеров меняет свое значение на
"1". Однако ложного срабатывания
)) -триггера 1 не происходит, так как он срабатывает только по переднему (положительному) фронту синхроимпульса.. 3 -триггер 2 в это время также не переключается, поскольку сигнал на его входе С меняет свое значение.с "1" на "0". При смене входногс сигнала на "0" состояние делителя не меняется (фиг. 2).
При поступлении на входную шину
5 второго импульса "1" происходит переключение триггера 1 в состояние
" 1", и через время t сигнал на.выходе элемента 4 становится нулевым, При смене входного сигнала на "0" сигнал на С-входе триггера 2 меняется на "I" и последний переключается в состояние "0", а на выходе элемента 4 появляется "1".
При поступлении на входную шину
5 третьего импульса "1" состояние делителя не меняется (фиг. 2).
При смене входного сигнала на "0" триггер 2 переключается в состояние
"1" и делитель оказывается в первоначальном состояний.
Как видно из временной диаграммы фиг. 2, из четырех возможных состояний триггеров 1 и 2 исключено состояние "00", остальные состояния . являются рабочими. В качестве выхода делителя может быть использован один из выходов триггеров 1 и 2.
При использовании в качестве выхода делителя: выхода элемента 4 получается делитель на 1,5.
Предлагаемый делитель частоты на три позволяет повысить устойчивость функционирования, получить промежуточный дробный коэффициент деления 1,5, обладает более простой, схемой.
1046934
ЯдуРиа мина Я
Я- ljputgc
Я- 7рмис
Умьнею
Составитель А. ПОДДУбный
Редактор С. Юско техРеД О Неце
Корректор О. Тигор заказ 7752/54 Тираж 936
ВНИИПИ Государственного комитета СССР по делам изобретений и открытий
113035, Москва, Ж-35, Раушская наб., д. 4/5
Подписное
Филиал ППП "Патент", г. ужгород, ул. Проектная, 4