Устройство синхронизации м-последовательности
Иллюстрации
Показать всеРеферат
УСТРОПСТВО СИНХРОНИЗАЦИИ М-ПОСЛЕДОВАТЕЛЬНОСТИ, содержащее последовательно соединенные фильтр нижних частот и блок поэлементного приема, последовательно, соедннеииые генератор тактовых импульсов, делитель частоты, первый переключатель, регистр сдвига с обратными связями и перш:3й регистр сдвига, выходал которого подключены к одним входам cyjitttaTopa совпадений, последовательно соединенные пороговый блок и блок управления вхождением в синхронизм , к тактовому входу которого и к тактовому входу первого переключателя подключен выход генератора тактовых импульсов, а также второй регистр сдвига и второй переключатель , отличающееся тем, что, с целью уменьшения времени вхождения в синхронизм при малых отношениях сигнал/шум, в него введены суадлатор, адресный агшоминаюаий блок, адресный счетчик,. коммутаторы кода, блок управления реяшмом работы и третий регистр сдвига , при этом шлход блока поэлементного приема через второй переключатель подкл1эчен к входгш второго и третьего регистров сдвига, выходы разрядов которых через первый коммутатор кода подключены к соответствую1цим входам суглматора совпскде- НИИ, выходы которого через сумматор подключены к входам порогового блока и к одним из входов адресного запоминакяаего блока, к другим входам которого подключены выходы адресного счетчика, а выходы адресного запоминающего блока подключены . к другим входам сумматора через второй коммутатор кода, другие объединенные входы которого являются входами сигнала нулевого потенциала, выход делителя частоты подключен к входу блока управления режимом работы , выходы которого подключены соответственно к управляющим входам второго переключателя, первого и второго коАФ1утаторов кода и к объединенным управляющим входам адресного запоминаюлего блока и адресного счетчика, к тактовому входу которого подключен соответствующий выход блока управления режимом работы.
СОЮЗ СОВЕТСНИХ
СОЦИАЛ ИСТИЧЕСНИХ
ЕЕСПУБЛИН
П9) (П) 3(5g Н 04 L 7/02
ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР
ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ
, (21) 3331312/18-09 ,(22) 26.08.81 (46) 07.11.83. Вюл. Р 41 . (72) Н.И .Еозленко, Р.lf.Ðèæêîâà, A.Р.ПОпов и Ю.В.Левченко (53) 621.,394.662(088.8) (56) 1. Авторское свидетельство СССР
В 566377, кл. Н 04 (. 7/02, 1977
2. Авторское свидетельство СССР.
9 347941, кл, Н 04 L 7/02, 1972 (прототип) (54)(57) УСТРОЙСТВО СИНХРОНИЗАЦИИ..
И-ПОСЛЕДОВАТЕЛЬНОСТИ, содержащее последовательно соединенные Фильтр нижних часто-. и блок поэлементного приема, последовательно. соединенные генератор тактовых импульсов, де» литель частоты, первый переключатель> регистр сдвига с обратными связями и первый регистр сдвига, выходы которого подключены к одним входам сумматора совпадений, последовательно соединенные пороговый блок и блок управления вхождением в синхранизм, к тактовому входу которого и к тактовому входу nepaoro пере- ключателя подключен выход генератора тактовых импульсов, а также второй регистр сдвига и второй пере: ключатель, о т л и ч а ю щ е е с я тем, что, с целью уменьшения времени вхождения в синхронизм при ма.лых отношениях сигнал/шум, в него введены сумматор, адресный запоминаюций блок, адресный счетчик, коммутаторы кода, блок управления режимом работы и третий регистр сдвига, при этом выход блока поэлементного приема через второй переключатель подключен к входам второго и третьего регистров сдвига, выходы разрядов которых через первый коммутатор кода подключены к соответствующим входам сумматора совпадений, выходы которого через суьелатор подключены к входам порогового блока и к одним из входов адресного запоминающего блока, к другим входа)л которого подключены выходы адресного счетчика, а выходы адрес- Я ного запоминающего блока подключены к другшл входам сумматора через второй коммутатор кода, другие объединенные входы которого являются входами сигнала нулевого потенциала, выход делителя частоты подключен к O входу блока управления режимом работы, выходи которого подключены соответственно к управляющим входам второго переключателя, первого и второго коммутаторов кода и к объединенным унравляккцим входам адресного запоминаю его блока и адресного счетчика, к тактовому входу которого подключен соответствующий выход блока управления режимом работы.
1О53312
I
Изобретение относится к радиотехнике и может найти применение в радиотехнических системах, использующих псевдослучайные последовательности в качестве сигналов синх» рониэации.
Известно устройство синхронизации
M-последовательности, содержащее последовательно соедине, ные фильтр нижних частот, перемножитель, пер-. вый ключ, детектор определения. синх" ронизма и блок управления вхождением в синхронизм, к другому входу которого подключен фильтр нижних частот через последовательно соединен« ные блок поэлементного приема, регистр сдвига, сумматор совпадений, пороговый блок, а также последова-. тельно соедииенные генератор тактовых импульсов, второй ключ, дели-.. тель частоты, третий ключ, регистр сдвига с обратными связями и формирователь местной последовательности, выходы которого подключены к другим входам сумматора совпадений, а выход управления вхождением в синхройизм подключен к управляющим входам первого, второго и третьего ключей 513
Недостатком известного устройства является большое время вхождения в синхрониэм, Наиболее близким техническим решением к изобретению является устройство синхрони зации, содержащее последовательно соединенные фильтр нижних частот и блок поэлементного приема, последовательно соединенные генератор тактовых импульсов, делитель частоты, первый переключатель регистр сдвига с обратными связями и первый регистр сдвига, выхопы которого подключены к одним входам сумматора совпадений, последова тельно соединенные пороговый блок и блок управления вхождением в синхронизм,.к тактовому входу которого и к тактовому входу первого переключателя подключен выход генератора тактовых импульсов, а также второй регистр сдвига и второй переключатель, кроме того, выход фильтра нижних частот через последовательно соединенные перемножитель, второй переключатель н детектор определения синхрониэма подключен к соод ветствующим входам блока управления вхождением в синхронизм $2J, . Однако известное устройство имеет сравнительно большое время вхождения в синхронизм при малых отношениях сигнал/шум.
Цель. изобретения - уменьшение времени вхождения в синхронизм при малых отношениях сигнал/шум.
Цель достигается тем, что в устройство синхронизации М-последовател ности, содержащее последовательно соединенные фильтр нижних частот и блок поэлементного приема, последовательно соединенные генератор тактовых импульсов, делитель частоты, первый переключатель, регистр сдвига с обратными свяэямн и первый регистр сдвига, выходы которого подключены к однйм входам сумматора совпадений, последовательно соединенные пороговый блок и блок управления вхождением в синхронизм, к тактовому входу которого и к тактовому входу первого переключателя подключен выход генератора тактовых импульсов, а также второй регистр сдвига и второй переключатель, введены сумматор, адресный запоминаю" щий блок, адресный счетчик, коммутатары кода, блок управления режимам работы и третий регистр сдвига, при этом выход блрка поэлементного приема через второй переключатель подключен к входам второго и третьего регистров сдвига, выходы разрядов которых через .первый коммутатор кода подключены к соответствующим входам сумматора совпадений, выходы которого через сумматор подключены к входам порогового бло30 ка и к одним из входов адресного запоминающего блока, к другим входам которого подключены выходы адресного счетчика, а выходы адресного запоминающего блока подключены к друЗ5. гим входам сумматора через второй коммутатор када, другие объединенные входы которого являются вхОдами сигнала нулевого потенциала, выход делителя частоты подключен к входу. блока управления режимом работы, выходы которого подключены саответственНо к управляющим входам второго переключателя, первого и второго коммутаторов кода и к объединенным управляющнм входам адресного запоминающего. блока и адресного счетчика, к тактовому входу которого подключен соответствующий выход блока управления режимом работы.
Яа чертеже представлена блоксхема устройства синхронизации N-последовательности.
Устройство содержит Фильтр 1 нижних частот, блок 2 поэлементного приема, генератор 3 тактовых импульсов, делитель 4 частоты, первый, второй и третий регистры 5-7 сдвига, регистр 8 сдвига с обратными связями, пороговый блок 9, сумматор 10 совпадений, сумматор 11, первый и второй коммутаторы 12 и 13 кода, блок 14 управления вхождением в синхрониэм, первый и второй переключатели 15 и 1б, адресный запоминающий блок
17, адресный счетчик 18 и блок 19 щ65 управления режимом работы, состоящий
3 1052 3 ! иэ делителей 20-22 частоты, переклю- чателя 23 и триггеров 24 и 25.
Устройство синхронизации М-последовательности работает следующим образом.
Сигнал принимаемой M-последовательности через фильтр 1-поступа ет на вход блока 2 поэлементного приема, с выхода которого сигнал, преобразованный в двоичную последо-. вательность импульсов, подается на 10 второй переключатель 1б, который через равные промежутки времени
+ = Ьс, где 4 — число разрядов регистров 5 и 6 сдвига, à i — длительность одного элемента принимае- )5 мой М-последовательности, поочередно переключает входы:регистров б и 7 сдвига. Когда за время Ф один из регистров б (7! сдвига заполнится выборкой длины, L, взятой из принимаемой М-последовательности, ком- . мутатор 12,кода подключит его вы« ходы к входам сумматора 10 совпадений, а входная М-последовательность начнет поступать на другой регистр 25
7(б ) сдвига. Управляющие сигналы на коммутатор 12 кода и переключатель 16 снимаются с противоположных плеч триггера 24 блока 19 управле-. ния, который работает в счетном режиме. На тактовый вход триггера 24 поступает сигнал с выхода генератора
3 через делители 4 и 20, причем коэффициент деления делителя 4 зыби» рается равным к = Г„,, где,„ - ча-стота генератора 3, а коэффициент деления делителя 20 равен
В сумматоре 10 совпадений элементы выборки длины, взятые при принимаемой И-последовательности, суммируются с элементом выборки та- .40 .кой же длины, снимаемой с выходов регистра 5 и взятой из местной М-nci следовательности, генерируемой с кратной скоростью к принимаемой такой, что за время 4 = L на выходе 45 сумматора 10 совпадений успевает вычисляться сумма количества совпадающих разрядов для всех временных задержек местной М-последовательности. Результаты суммирования посту- () пают на входы сумматора 11, на вторые входы которого через коммутатор 13 кода подается двоичный код с выходов адресного запоминающего блока 17. Первоначально коммутатор 13 кода установлен в положение, при котором на вторые входы сумматора 11 поступают нули, и поэтому результаты суммирования; полученные для первой обработки, переписываются в адресный запоминающий блок 17, 12 где для каждой временной задержки местной М-последовательности по отношению к принимаемой отводится свой адрес адресного счетчика 18 °
Через время t =,Г, когда суммирование первой выборки закончится, выходной импульс делителя 20 переключит триггер 25 в противоположное состоя" ние и его выходной сигнал через коммутатор 13 кода подключит выходы адресного эапоминакидего блока 17 к вторым входам. сумматора 11. Выходной импульс делителя 20 длитель1 ностью ht = — Ь,поступает на адресный запоминающий блок 17 и на адресный счетчик 18, запрещая на время bt перед началом суммирования очередной выборки иэ входного сигнала запись информации и переключение адреса.
За время at действия импульса делителя 20 М-последовательность, генерируемая с кратной скоростью до начала суммирования значений, относящихся к следующей выборке, успевает дополнительно продвинуться в регистре сдвига 5 на L элементов.
Это позволяет. результаты суммирования, полученные в сумматоре.11 для последующих выборок, добавлять к результатам, хранящимся дпя предыдущих выборок, взятых иэ принимаемой И-ho- следовательности ° Выходное число, полученное в сумматоре 11, сравнивается с порогом, устанавливаемым в пороговом блоке 9.
Превышение порога соответствует моменту синхронизма. Если порог превышен, устройство управления 14 вхождением в синхронизм переключает переключателями 15 и 23 быстрые тактовые импульсы на медленные, а также запрещает прохождение выход- ных импульсов делителя 20 через делитель 22. В этом режиме скорость формирования и фазы у местной и принимаемой последовательностей совпадают.
Данное устройство принимает решение о наличии синхронизма с использованием полной базы входного сигна« ла. Это позволяет при низких соотношениях сигнал/шум исключить затраты времени, обусловленные пропуском сигнала и ложной тревогой.
Принятые решения обладают высокой достоверностью и не требуют дополнительных проверок, что при низких соотношениях сигнал/шум позволяет зна- . чительно уменьшить время вхождения в синхронизм.
1053312
Вааав 8902/57 Тираж 677
ВНИИПн Государственного комитета СССР по делам изобретения и открытий
113035, Москва, X-35, Раушская наб., д, 4/5
Подписное филиал ППП "Патент", г. ужгород, ул. Проектная, 4
Составитель В. Евдокимова
Редактор С. Патрушева Техреду.Далекорея Корректор А. Ильин
«1