Одновибратор
Иллюстрации
Показать всеРеферат
ОДНОВИБРАТОР, содержащий три логических элемента, выход первого из которых соединен с первым входом второго логического элемента, выход которого соединен с первым .входом первого логического элемента, второй вход которого соединен с шиной запуска, и конденсатор, отличающийся тем, что, с . целью расширения функциональных возможностей, в него введены два блока развязки и четвертый.логический элемент, причем выход первого логического элемента через первый блок развязки соединен с первым входом третьего логического элемента , второй вход которого соединен с выходом четвертого логического .элемента и с выходной шиной, первый вход четвертого логического элемента через конденсатор соединен с выходом первого блока развязки, а второй вход соединен с выходом третьего логического элемента и вторым входом второго логического элемента, g (Л выход, которого через второй блок,развязки соединен с первым входом четвертого логического элемента.
„.SU„,1058032 A
СОЮЗ СОВЕТСНИХ
СОЦИАЛИСТИЧЕСНИХ
РЕСПУБЛИН
3(59 Н ОЗ К 3/О,:Щ Н0.3К 3/284;
НОЗК5(И
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
Н АВТОРСНОМУ СВИДЕТЕЛЬСТВУ
ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР
IlO ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ (21) . 3483422/18-21 (22) 18.08.82 (46) 30.11.83. Бюл. Р 44 (72) Н.Н. Кондратюк (53) 621.373.5 (088.8) (56) 1. Авторское свидетельство СССР
М 434571, кл. Н 03 К 3/284, 1972.
2. Авторское свидетельство СССР
М 819934, кл. Н 03 К 3/284, 1978 (прототип). (54)(57) ОДНОВИБРАТОР, содержащий три логических элемента, выход первого из которых соединен с первым входом второго логического элемента, выход которого соединен с первым ,входом первого логического элемента,. второй вход которого соединен с шиной запуска, и конденсатор, о т « л и ч а ю шийся тем, что, с целью расширения функциональных возможностей, в него введены два блока развязки и четвертый.логический элемент, причем выход первого логического элемента через первый блок развязки соединен с первым входом третьего логического элемента, второй вход которого соединен с выходом четвертого логического .элемента и с выходной шиной, первый вход четвертого логического элемента через конденсатор соединен с выходом перВого блока развязки, а второй вход соединен с выходом третьего логического элемента и вторым входом второго логического элемента, выход которого через второй блок раз- I вязки соединен с первым входом четвертого логического элемента.
1058032
Изобретение относится к импульсной технике и может быть Использован в электронной аппаратуре в качестве формирователей задержки и длительности импульсов. . Известеы одновибратор, содержащий инвертор и логический элемент 2И-НЕ, выход которого через времяэадающую
RC цепь соединен с выходом инвертора, выход которого подключен к одному иэ входов элемента 2И-НЕ, а второй вход служит для запуска адновибратора (.1 ).
Недостаток указанного одновибратора — относительно большое время восстановления, определяемое процессом разряда времязадающего кон» денсатора.
Наиболее близким по технической сущности к предлагаемому является одновибуатор, содержащий три логических элемента, выход первого из которых соединен с первым входом второго логического элемента, выход которого соединен с первым входом первого логического элемента, ьторой вход которого соединен с шиной запуска, и конденсатор Г23.
Недостаток одновибратора - налиие холостого этапа заряда времязадающего конденсатора, что ограничивает его функциональные возможности
Кроме того, устройство имеет относительно большое время восстановления, опр деляемое временем заряда конденсатора.
Цель изобретения — расширение функциональных воэможностей одновибратора путем одновременного формирования двух различных. задержек и получения нулевого времени восстановления одновибратора.
Поставленная цель достигается тем, что в одновибратор, содержащий три логических элемента, выход первого из. которых соединен с первым входом второго логического элемента, выход которого соединен с первым входом первого логического элемента, второй вход которого соединен с шиной запуска, и конденсатор, введены два блока развязки и четвертый логический элемент, причем выход первого логического элемента через первый блок развязки соединен с первым входом третьего логического элемента, второй вход которого соединен с выходом четвертого логического элемента и с выходной шиной, первый вход четвертого логическогО элемента через конденсатор соединен с выходом первого блока развязки, а второй вход соединен с выходом третьего логическо-!
ro элемента и вторым входом второго логического элемента, выход которого через второй блок развязки соединен . с первым входом четвертого логичес- ,кого элемента.
На фиг. 1 изображена принципиальная схегга одновибратора; на фиг. 2 - временные диаграммы работы устройства; на фиг. 3 - 5 — три варианта возможного выполнения блоков развязки.
Устройство содержит логические элементы 1 — 4, блоки 5 и 6 развязки, конденсатор 7, шину 8 запуска, выходную шину 9„
I0 Выход логического элемента 1 соединен с входом блока 5 и с первым входом логического элемента 2, выход которого соединен с входом блока б и с первым входом логического элеменIg та 1, второй вход которого соединен с шиной 8. Выход блока б соединен с первым входом логического элемента
4, выход которого соединен с шиной 9 и с вторым входом логического.элеменО та 3, выход которого соединен с вто,рыми входами:логических элементов 2 ,и 4. Вггход блока 5 соединен с первым входом логического элемента 3 и через конденсатор 7 - с выходом блока б °
На фиг.2 показаны временные диаг.раммы работы устройства: -а- сигнал на выходе устройства; о - сигнал на выходе логического элемента 1; б— сигнал на выходе блока 5 развязки;
ЗО ъ - сигнал на выходе логического элемента 2; д -сигнал на выходе блока б развязки; e - сигна ; на выходе логического элемента 3; м - сигнал на выходе логического элемента 4.
На фиг. 3 блок развязки выполнен на диоде 10 и резисторе 11, один отвод которого подключен к источ:нику питания устройства; на фиг. 4 на двух логических элементах 12 и 13 и резисторе 14, один отвод которого подключен к источнику питания; на фиг. 5 — в виде параллельного соединения резистора 15 и диода 16.
Назначение блоков развязки— исключение изменения единичного сос45 тояния на выходах логических элементов 1 и 2 при перезаряде (заряде) конденсатора 7. При этом резистор предназначен для задания величины тока перезаряда конденсатора 7, т.е.
gg наряду с конденсатором 7 для регулировки длительности задержки.
Устройство работает следующим образом.
В устройстве в качестве логических элементов используются элементы 2 И-HE блоки развязки (фиг. 3).
В исходном состоянии на входах логического элемента 1 состояние
"1", на его выходе — "0", на выходах логических элементов 2 и 3 состояние
"1", конденсатор 7 заряжен током с выхода блока б развязки, на выходной шине 9 — "0". Как только на шиве 8 запуска появится запускагощий импульс, на выходе логического элемента 1 ус65 тановится состояние "1", на выходе
1058032 логического элемента 2 — состояние
"0", на выходе, логического элемента
4 - состояние 1".
При этом конденсатор 7 оказывается подключенным обкладкой, заряженной потенциалом "минус", к первому входу логического элемент 3, а обкладкой, заряженной потенциалом ",плюс", через диод блока 6 развязки и откры» тый логический элемент 2 - к общей шине источника питания. Тем самым на выходе логического элемента 3 поддерживается состояние "1" до тех пор, пока ток, протекающий через резистор блока 5 развязки, не перезарядит конденсатор 7 до состояния
"1", после чего на выходе логическо го элемента 3 установится состояние
"0", на выходе логического элемента
2 - состояние "1", что привоцит к установлению состояния "0" на выходе логического элемента 1, а это, в свою очередь, — к установлению состояния "1" на выходе логического элемента 3. При этом. конденсатор 7 оказывается подключенным обкладкой, заряженной потенциалом "минус",к первому входу логического элемента 4, а обкладкой, заряженной потенциалом "плюс", - к общей шине питания (через диод блока 5 развязки и открытый логический элемент 1). Тем саум на выходе устройства сохраняется единичное состояние до тех пор, пока конденсатор 7 не перезарядится до состояния "1" током, протекающим через резистор блока 6, 5 развязки. После этого на выходной шине 9 установится состояние "0", т.е. устройство придет в исходное состояние, Таким образом, за время работы щ устройства на выходе логического элемента 4 формируется задержка, длительность которой определяется временем двух процессов переэаряда конденсатора 7. Одновременно на выходе логического элемента 1 формируется задержка, определяемая первым процессом перезаряда конденсатора 7.
При этом имеется воэможность регулировки длительности задержек как путем изменения величины емкости кон денсатора 7, так и изменением величины сопротивления резисторов блоков
5 и 6 развязки.
После окончания работы устройство принимает исходное состояние, т.е. иэ работы устройства исключен этаП восстановления. Это позволяет при подключении выхода устройства к его входу получить автоколебательный режим работы, что расширяет функциоМ нальные воэможности устройства.
1058032 фиг.Я
1б
Составитель Н. Ферапонтова
Редактор С. Квятковская Техред Т, фанта, Корректор М. Демчик
Подписное
Заказ 9599/56 Тираж 936
ВНИИПИ Государственного комитета СССР по делам изобретениЯ и открытий
113035, Москва, Ж-35, Раушская наб °, д. 4/5
Филиал ППП "Патент", r. Ужгород, ул. Проектная, 4