Следящий стохастический интегратор

Иллюстрации

Показать все

Реферат

 

СЛЕДЯЩИЙ СТОХАСТИЧЕСКИЙ ИНТЕГРАТОР, содержащий первый вычислитель, первые положительный и отрицательный входы которого ЯВЛЯЮТ.СЯ входами интегратора, коммутатор, положительный и отрицательный входы которого соединены соответственно с положительным и отрицательным выходами первого вычитателя , первый реверсивный счетчик, преобразователь число - вероятность, группа входов которого соединена с группой выходов первого реверсивного счетчика,а положительный и отрицательный выходы соединены с вторыми положительным и отрицательным входами первого вычихателя и являются выходами интегратора, отличающийся тем, что, с целью повышения точности и быстродействия, он дополнительно содержит второй реверсивный счетчик и второй вычитатель, состоящий из первого и второго триггеров, первого, второго , третьего, четвертого, пятого, шестого, седьмого, восьмого, /девятого, десятого, одиннадцатого, двенадд-астгаго, тринадцатого , четырнадцатого, пятнадцатого и шестнадцатого элементов И, первого, второго, третьего, четвертого,пятого, шестого и седьмого элементов ЗАПРЕТ, первого, второго и третьего элементов ИЛИ, первого и второго элементов НЕ, первого и второго элементов задержки, причем рарзрешающий вход первого элемента ЗАПРЕТ и первый. вход первого элемента И подключены соответственно к положительному и отрицательному выходам первого вычитателя, разрешающий вход первого элемента ЗАПРЕТ соединен с единичным входом первого триггера, запрещающими входами третьего и шестого элементов ЗАПРЕТ и первым входом второго элемента И, первый вход первого элемента И соединен с нулевым входом первого триггера, разрешающим входом второго элемента ЗАПРЕТ и запрещающими входами четвертого и пятого элементов ЗАПРЕТ, входы первого и второго элементов задержки подключены соответственно к отрицательному и положительному выходам преобразователя число - вероятность, выход первого элемента i задержки соединен с единичным входом второго триггера, запрещающим входом пер (Л вйго эл.емента ЗАПРЕТ, разрешающим входом третьего элемента ЗАПРЕТ, вторым входом первого элемента И и входом первого элемента .НЕ, выход второго элемента задержки соединен с нулевым входом второго триггера, запрещающим входом второго элемента ЗАПРЕТ, разрешающим входом пятого элемента ЗАПРЕТ, вторым входом второго элемента И и входом второго элемента НЕ, выходы первого и второго элементов НЕ О5 соединены с разрешающими входами соответственно четвертого и шестого элементЬв ЗАПРЕТ, выходы первого, второго третье го четвертого, пятого и шестого элементов ЗАПРЕТ и первого и второго элементов И соединены с первыми входами соответственно седьмого, девятого, одиннадцатого , двенадцатого, тринадцатого, четырнадцатого , восьмого и десятого элементов И, единичный выход первого триггера соединен с первыми входами третьего и щестого элементов И, а нулевой выход соединен с первыми входами четвертого и пятого элементов И, единичный выход Второго триггера соединен с вторыми входами третьего и четвертого элементов И, а нулевой вы

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК

З 511 G 06 F 7/70

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К ABTOPCHOMY СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21) 3477635I18-24 (22) 30.07.82 (46) !5.12.83. Бюл. № 46 (72) В. Е. Мельник и Ю. А. Брюхомицкий (71) Таганрогский радиотехнический институт им. В.Д. Калмыкова (53) 681.3(088.8) (56) 1. Яковлев В. В., Федоров P.Ô. Стохастические вычислительные машины. Л., «Машиностроение», 1974, с. 150 — 153.

2. Авторское свидетельство СССР № 587468, кл. G 06 F 15)36, 1978 (прототип) . (54) (57) СЛЕДЯЩИЛ СТОХАСТИЧЕСКИЙ ИНТЕГРАТОР, содержащий первый вычислитель, первые положительный и отрицательный входы которого являются входами интегратора, коммутатор, положительный и отрицательный входы которого соединены соответственно с положительным и отрицательным выходами первого вычитателя, первый реверсивный счетчик, преобразователь число — вероятность, группа входов которого соединена с группой выходов первого реверсивного счетчика, а положительный и отрицательный выходы соединены с вторыми положительным и отрицательным входами первого вычитателя и являются выходами интегратора, отличающийся тем, что, с целью повышения точности и быстродействия, он дополнительно содержит второй реверсивный счетчик и второй вычитатель, состоящий из первого и второго триггеров, первого, второго, третьего, четвертого, пятого, шестого, седьмого, восьмого,:;девятого, десятого, одиннадцатого, двенадцатого, тринадцатого, четырнадцатого, пятнадцатого и шесТнадцатого элементов И, первого, второго, третьего, четвертого, пятого, шестого и седьмого элементов ЗАПРЕТ, первого, второго и третьего элементов ИЛИ, первого и второго элементов НЕ, первого и второго элементов задержки, причем разрешающий вход первого элемента ЗАПРЕТ и первый

„„SU» 1061141 A вход первого элемента И подключены соответственно к положительному и отрицательному выходам первого вычитателя, разрешающий вход первого элемента 3АПРЕТ соединен с единичным входом первого триггера, запрещающими входами третьего и шестого элементов ЗАПРЕТ и первым входом второго элемента И, первый вход первого элемента И соединен с нулевым входом первого триггера, разрешающим входом второго элемента ЗАПРЕТ и запрещающими входами четвертого и пятого элементов ЗАПРЕТ, входы первого и второго элементов задержки подключены соответственно к отрицательному и положительному выходам преобразователя число — вероятность, выход первого элемента задержки соединен с единичным входом второго триггера, запрещающим входом первого элемента ЗАПРЕТ, разрешающим входом третьего элемента ЗАПРЕТ, вторым входом первого элемента И и входом первого элемента .НЕ, выход второго элемента задержки соединен с нулевым входом второго триггера, запрещающим входом второго элемента ЗАПРЕТ, разрешающим входом пятого элемента ЗАПРЕТ, вторым входом второго элемента И и входом второго элемента

НЕ, выходы первого и второго элементов НЕ соединены с разрешающими входами соответственно четвертого и шестого элементов

ЗАПРЕТ, выходы первого, второго третьего четвертого, пятого и шестого элементов ЗАПРЕТ и первого и второго элементов И соединены с первыми входами соответственно седьмого, девятого, одиннадцатого, двенадцатого, тринадцатого, четырнадцатого, восьмого и десятого элементов И, единичный выход первого триггера соединен с первыми входами третьего и шестого элементов И, а нулевой выход соединен с первыми входами четвертого и пятого элементов И, единичный выход второго триггера соединен с вторыми входами третьего и четвертого элементов И, а нулевой вы1061141 ход соединен с вторыми входами пятого и шестого элементов И, выход третьего элемента И соединен с вторыми входами седьмого и одиннадцатого элементов И, выход четвертого элемента И соединен с вторыми входами восьмого и двенадцатого элементов И, выход пятого элемента И соединен с вторыми входами девятого и тринадцатого элементов И, выход шестого элемента И соединен с вторыми входами десятого и четырнадцатого элементов И, выходы седьмого, восьмого, девятого и десятого элементов И соединены соответственно с первым, вторым, третьим и четвертым входами первого элемента ИЛИ, выход которого соединен с разрешающим входом седьмого элемента ЗАПРЕТ, выходы одиннадцатого, двенадцатого, тринадцатого и четырнадцатого элементов И соединены сооответ1

Изобретение относится к вычислительной технике и может быть использовано для построения стохастических вычислительных машин и других устройств с вероятностной формой представления информации.

Известен следящий стохастический интегратор, содержащий реверсивный счетчик, выходы которого подключены к входам блока стохастического кодирования, состоящего из блока сравнения и генератора случайных чисел. Выход блока стохастического кодирования является выходом устройства и подключен к первому входу логического блока, второй вход которого является входом устройства (1).

Недостатком этого устройства являются малое быстродействие и низкая точность при отработке больших рассогласований между входным и выходным сигналами.

Наиболее близким по технической сущности к изобретению является следящий стохастический интегратор, содержащий логический блок, реверсивный счетчик, состоящий из двух частей, блок стохастического кодирования, состоящий из блока сравнения и генератора случайных чисел, суммирующий счетчик и коммутатор. Первый вход логического блока соединен с информационным входом интегратора, второй вход — с выходом блока стохастического кодирования, являющимся выходом интегратора.

Счетный вход суммирующего счетчика подключен к входу генератора тактовых импульсов, выход суммирующего счетчика подключен к управляющему входу коммутатора, первый и второй информационные входы которого подключены к сооответствующим вы5

10 !

30 ственно с первым, вторым, третьим и четвертым входами второго элемента ИЛИ, выход которого соединен с первым входом шестнадцатого элемента И, входы третьего элемента ИЛИ соединены с одноименными входами пятнадцатого элемента И и группой выходов второго реверсивного счетчика,выходы третьего элемента ИЛИ и пятнадцатого элемента И соединены соответственно с вторым входом шестнадцатого элемента И и запрещающим входом седьмого элемента ЗАПРЕТ, выходы которых соединены соответственно с вычитающим и суммирующим входами второго реверсивного счетчика, группа выходов второго реверсивного счетчика соединена с группой входов комму татора, группа выходов которого соединена с группой входов первого реверсивного счетчика.

2 ходам логического блока. Первый и второй выходы коммутатора подключены к суммирующему и вычитающему входам первой половины (младших разрядов) реверсивного счетчика, а третий и четвертый выходы коммутатора подключены к суммирующему и вычитающему входам второй половины (старших разрядов) реверсивного счетчика, куда также подключены последовательные выходы первой половины реверсивного счетчика. Параллельные выходы реверсивного счетчика подключены к входам блока стохастического кодирования, которыми являются первые входы блока сравнения, вторые входы которого подключены к генератору случайных чисел. Выход блока сравнения является выходом блока стохастического кодирования (2).

В данном устройстве за счет введения коммутатора и суммирующего счетчика уменьшена постоянная времени установления выходной последовательности, однако управление переключением входов (младших и старших разрядов ) реверсивного счетчика при отработке начального участка осуществляется независимо от уровня рассогласования между входным и выходным сигналами. Переключение производится по истечении некоторого числа тактов, определяемого емкостью суммирующего счетчика. На начальном участке это приводит к недостаточной точности отработки рассогласования. В рабочем режиме (пос-. ле начального участка) при появлении больших рассогласований между входным и выходными сигналами устройство не обеспечивает достаточной точности и скорости

1061141

3 их отработки. так как работает в этом режиме как обычный следящий интегратор.

Цель изобретения — — повышение точности и быстродействия следящего стохастического интегратора.

Поставленная цель достигается тем, что следяший стохастический интегратор, .содержащий первый вычитатель, первые полб:-. жительный и отрицательный входы которого являются входами интегратора: коммутатор, положительный и отрицательный входы которого соединены соответственно с положительным и отрицательным выходами первого вычитателя, первый реверсивный счетчик, преобразователь число — вероятность, группа входов которого соединена с группой, выходов первого реверсивного счетчика, а положительный и отрицательный выходы соединены с вторыми положительными и отрицательными входами первого вычитателя и являются выходами интегратора, дополнительно содержит второй реверсивный счетчик и второй вычитатель, состоящий из первого и второго триггеров, первого, второго, третьего, четвертого, пятого, шестого, седьмого, восьмого, девятого, десятого, одиннадцатого, двенадцатого, тринадцатого, четырнадцатого, пятнадцатого и шестнадцатого элементов И, первого, второго, третьего, четвертого, пятого, шестого и седьмого элементов ЗАПРЕТ, первого, второго и третьего элементов ИЛИ, пер вого и второго элементов НЕ, первого и второго элементов задержки, причем, разрешаюший вход первого элемента ЗАПРЕТ и первый вход первого элемента И подключены соответственно к положительному и отрицательному выходам первого вычитателя, разрешаюший вход первого элемента

ЗАПРЕТ соединен с единичным входом первого триггера, запрешаюшими входами третьего и шестого элементов ЗАПРЕТ и первым входом второго элемента И, первый вход первого элемента И соединен с нулевым входом первого триггера, разрешающим входом второго элемента ЗАПРЕТ, и запрещающими входами четвертого и пятого элементов ЗАПРЕТ, входы первого и второго элементов задержки подключены соответственно к отрицательному и положительному выходам преобразователя число — вероятность, выход первого элемента задержки соединен с единичным входом второго триггера, запрещающим входом первого элемента. ЗАПРЕТ, разрешающим входом третьего элемента ЗАПРЕТ, вторым входом первого элемента И и входом первого элемента НЕ, выход второго элемента задержки соединен с нулевым входом второго триггера, запрешаюшим входом второго элемента ЗАПРЕТ, разрешающим входом пятого элемента ЗАПРЕТ, вторым .входом второго элемента И и входом второго элемента НЕ, выходы первого и второго элементов НЕ соединены с разрешающими динейы соответственно с вторым входом шестнадцатого элемента И и запрешаюшим входом седьмого элемента ЗАПРЕТ, выходы которых соединены соответственно с вычитающим и суммирующим входами второго реверсивного счетчика, группа выхо40 дов второго реверсивного счетчика соединена с группой входов коммутатора, группа выходов которого соединена с группой вхо45 дов первого реверсивного счетчика

На фиг. 1 представлена блок-схема интегратора; на фиг. 2 — блок-схема второго вычитателя; на фиг. 3 — блок-схема первого вычитателя; на фиг. 4 — графики отработки рассогласования в интеграторе при различных значениях входной и выходной последовательностей.

Интегратор (фиг. lj имеет вход 1, первый вычитатель 2, выход 3 второго реверсивного счетчика, второй вычитатель 4, коммутатор 5, выход 6 коммутаторов, второй

55 входйм и соответственно четвертого и шестого элементов ЗАПРЕТ, выход первого, второго, третьего, четвертого, пятого и шестого. элементов ЗАПРЕТ и первого и второго .элементов И соединены с первыми входами соответственно седьмого, девятого, одиннадцатого, двенадцатого, тринадцатого, четырнадцатого, восьмого и десятого элементов И, единичный выход первого триггера соединен с первыми входами

1О третьего и шестого элементов И, а нулевой выход соединен с первыми входами четвертого и пятого элементов И, единичный выход второго триггера соединен с вторыми входами третьего и четвертого элементов И, а нулевой выход соединен с вторыми входами пятого и шестого элементов И, вмход третьего элемента И соединен с вгорыми входами седьмого и одиннадцатого элементов И, выход четвертого элемент.-, И соединен с вторыми входами восьмого и двенадцатого элементов И, выход пятого элемента И соединен с вторыми входами девятого и тринадцатого элементов И, выход шестого элемента И соединен с вторыми входами десятого и четырнадцатого элементов И, выходы седьмого, восьмого. дс25 вятого и десятого элементов И соединспы соответственно с первым, вторым, третьим и четвертым входами первого элемента ИЛИ, выход Которого соединен с разрешаюшv.:. входом седьмого элемента ЗАПРЕТ, выходы одиннадцатого, двенадцатого, тринадцатого и четырнадцатого элементов И соедиЙейы соответственно с первым, вторым,третьим и четвертым входами второго элемента ИЛИ, выход которого соединен с первым входом шестнадцатого элемента И, вход1 1 третьего элемента ИЛ И соединены с одноименными входами пятнадцатого элемента И и группой выходов второго реверсивного счетчика, выходы третьего элемента ИЛИ и пятнадцатого элемента И сое1061141

5 реверсивный счетчик 7, выход 8 первого реверсивного счетчика, первый реверсивный счетчик 9, преобразователь 10 число— вероятность, выход 11.

Второй вычитатель (фиг. 2) содержит первый 12 и второй 13 элементы задержки, первый 14 и второй 15 триггеры, первый

16 и второй 17 элементы НЕ, первый элемент 18 ЗАПРЕТ, первый элемент 19 И, второй элемент 20 ЗАПРЕТ, второй элемент

21 И, третий 22, четвертый 23, пятый 24 и шестой 25 элементы ЗАПРЕТ, третий 26, четвертый 27, пятый 28, шестой 29, седьмой 30, восьмой 31, девятый 32, десятый

33, одиннадцатый 34, двенадцатый 35, тринадцатый 36 и четырнадцатый 37 элементы И, первый 38, второй 39 и третий

40 элементы ИЛИ, пятнадцатый элемент

41 И, восьмой элемент 42 ЗАПРЕТ, шестнадцатый элемент 43 И. Третий вычитатель (фиг. 3) содержит элементы ЗАПРЕТ 44—

47 и элементы ИЛИ 48 — 49.

Первый вход первого вычитателя 2 (фиг. 1) является входом 1 интегратора.

Выход первого вычитателя 2 соединен с входом коммутатора 5. Выход второго вычитателя 4 соединен с входом второго ре-. версивного счетчика 7, группа 3 выходов которого соединена с группой входов коммутатора 5, группа 6 выходов которого соединена с группой входов первого реверсивного счетчика 9. Группа 8 выходов первого реверсивного счетчика 9 соединена с группой входом преобразователя 10 число — вероятность.

Разрешающий вход первого элемента

18 ЗАПРЕТ (фиг. 2) соединен с единичным входом первого триггера 14, запрещаюшими входами третьего 22 и шестого 25 элементов ЗАПРЕТ и первым входом второго элемента 21 И. Первый вход первого элемента 19 И соединен с нулевым входом первого триггера 14, разрешающим входом второго элемента 20 ЗАПРЕТ и разрешающими входами четвертого 23 и пятого 24 элементов ЗАПРЕТ. Выход первого элемента 12 задержки соединен с единичным входом второго триггера 15, запрещающим входом первого элемента 18 ЗАПРЕТ, разрешающим входом третьего элемента 22

ЗАПРЕТ, вторым входом первого элемента 19 И и входом первого элемента 16 НЕ.

Выход второго элемента 13 задержки соединен с нулевым входом второго триггера

15, запрещающим входом второго элемента 20 ЗАПРЕТ, разрешающим входом пятого элемента 24 ЗАПРЕТ, вторым входом второго элемента 21 И и входом второго элемента 17 НЕ. Выходы первого 16 и второго 27 элементов НЕ соединены с разрешающими входами соответственно четвертого 23 и шестого 25 элементов ЗАПРЕТ.

Выходы первого 18, второго 20, третьего

22, четвертого 23, пятого 24 и шестого 25

Например, в момент включения в реверсивном счетчике 9 хранится нуль, счетчик 7 также находится в «нуле», а на вход 1 поступает стохастическая последовательность Р =О. Следовательно Р— — О. Если х теперь на вход 1 поступают импульсы с вероятностью Р» —— const <1, то первый вычитатель 2 формирует последовательность импульсов с вероятностью Р =Рх — Р которые поступают через коммутатор 5 на вход реверсивного счетчика 9. Причем, в силу нулевого состояния счетчика 7 коммутатор 5 первоначально подает импульсы рассогласования Рд на вход первого (младшего) разряда счетчика 9. В это же время второй вычитатель 4 формирует управляющую последовательность импульсов с вероятностью ЬР = Рд — Р,поступающую на элементов ЗАПРЕТ и первого 19 и второго 21 элементов И соединены с первыми входами соответственно седьмого 30, девятого 32, одиннадцатого 34, двенадцатого 35, тринадцатого 36, четырнадцатого 37, восьмого 31 и десятого 33 элементов И.

Единичный выход первого триггера 14 соединен с первыми входами третьего 26 и шестого 29 элементов И, а нулевой выход соединен с первыми входами четверто10 го 27,пятого 28 элементов И. Единичный выход второго триггера 15 соединен с вторыми входами третьего 26 и четвертого 27 элементов И, а нулевой выход — с вторыми входами пятого 28 и шестого 29 элементов И. Выход третьего элемента 26 И соединен с вторыми входами седьмого 30 и одиннадцатого 34 элементов И, выход четвертого элемента 27 И вЂ” с вторыми входами восьмого 31 и двенадцатого 35 элементов И, выход пятого элемента 28 И—

20 с вторыми входами девятого 32 и тринадцатого 36 элементов И, выход шестого элемента 29 И вЂ” с вторыми входами десятого

33 и четырнадцатого 37 элементов И. Выходы седьмого 30,восьмого 31, девятого 32 и десятого 33 элементов И соединены со25 ответственно с первым, вторым, третьим и четвертым входами первого элемента 38 ИЛИ выход которого соединен с разрешающим входом седьмого элемента 42 ЗАПРЕТ.

Выходы одиннадцатого 34, двенадцатого 35, тринадцатого 36 и четырнадцатого 37 элетов И соединены соответствено с первым, вторым, третьим, четвертым входами второго элемента 39 ИЛИ, выход которого соединен с первым входом шестнадцатого элемента 43 И. Входы третьего элемента 40 ИЛИ соединены с одноименными входами пятнадцатого элемента 41 И, выходы третьего элемента 40 ИЛИ и пятнадцатого элемента 41 И вЂ” соответственно с вторым входом" шестнадцатого элемента 43 И и запрещающим входом седьмого элемента 42 ЗАПРЕТ.

40 Работает устройство следующим образом.

1061141

7 суммирующий вход счетчика 7. По мере наполнения счетчика 7 управляемый им коммутатор 5 последовательно подает импульсы последовательности рассогласования во второй, третий и т. д. разряды счетчиков 9. В силу малой разрядности счетчика 7 (т=1одгК, К4Ь) и достаточно большого значения ЬР (в первые такты при Pi=0, ЬР=Рд=Р, ) код в счетчике 7 быстро достигает своего максимального значения 11...1.

Сигнал от этого состояния поступает на 10 входы вычитателя 4 (фиг. 1 и 2) и блокирует поступление импульсов с выхода вычитателя 4 на суммирующий вход счетчика 7.В таком состоянии счетчик 7 обеспечивает подачу с коммутатора 5 импульсов последовательности Р на вход К-го раз15 ряда счетчика 9. Следовательно, процесс отработки рассогласования в счетчике 9 протекает с постоянной Т.2" . По мере увеличения выходной последовательности

Р последовательность рассогласования Рд уменьшается, управляющая последовательность 6Р также уменьшается и меняет свой знак. Импульсы последовательности ЛР с выхода вычитателя 4 поступают на вычитающий вход счетчика 7. Содержимое последнего начинает уменьшаться от 11...1 до 25

00...0. В итоге коммутатор 5 постепенно подключает выход вычитателя 2 к К вЂ” 1, К вЂ” 2,...3,2,1 разрядам счетчика 9. При состоянии 00...0 счетчика 7, если ЬР не изменила знак (например Р" const) выходной сигнал счетчика 7 блокирует поступление им- ЗО пульсов с выхода вычитателя 4 на вычитающий вход счетчика 7.

Таким образом, при больших рассогласованиях Р процесс отработки ведется им-ty-к) пульсами с достаточно большим весом 2 что ускоряет этот процесс. При малых же

35 рассогласованиях Р4 =Є— Р интегратор отслеживает входную последовательность Р„ импульсами с малым весом 2 ", т. е. с повышенной точностью.

Первый вычитатель 2 представляет обыч- 4р ный стохастический вычитатель при двухлинейном симметричном кодировании. Пример его функциональной схемы представлен на фиг. 3. Второй вычитатель 4, формирующий управляющую последовательность

hP=Pa — Pz для счетчика 7, также выпол- 45 няет функцию вычитания стохастических последовательностей. Отличительная его особенность заключаегся в том, что независимо от знаков операндов Р и Р> при

/Paj) /Р / он подает импульсы на суммирующий вход счетчика 7 до тех пор, пока последний не окажется в состоянии 11...1, а при /Рд/Р>

Для пояснения принципа работы вычитателя 4 рассмотрим например, подачу на вход 1 положительного спада P„= const <

<Р (to) (фиг. 4 б). В этом случае вычитатель

2 (фиг. 3) формирует отрицательную последовательность Рд, поступающую íà вход вычитателя 4. На вход этого же блока с выхода 11 поступает положительная последовательность Р . Первый же импульс последовательности P переключает триггер

14 в «нуль», триггер же 15 продолжает оставаться в «единице», поскольку Р пока не меняет знак. Следовательно, срабатывает элемент 27 И и через элементы 31 и 35 И к элементам 38 и 39 ИЛИ подключит выходы элементов 19 и 23. В силу того, что Р и Р достаточно большие по величине (фиг. 4 б), вероятность появления импульса на выходе элемента 19 И, определяемая произведением Р . Р, намного больше, чем вероятность появления импульса на выходе элемента 23 ЗАПРЕТ, определяемая как (1 — Р ) (1 — P ) . Следовательно, импульсы на выходе ЬР (на суммирующем входе счетчика 7) будут появляться намного чаще, чем на выходе hP (на вычитающем входе счетчика 7). Реверсивный счетчик 7 работает в режиме накопления и, как отмечалось, быстро достигает своего максимального состояния 11...1, при котором срабатывает элемент 41 ИЛИ, подающий сигнал на запрещающий вход элемента 42 ЗАПРЕТ. Это необходимо, чтобы счетчик 7, оставаясь в состоянии 11...1, обеспечивал с помощью коммутатора 5 подачу импульсов последовательности рассогласования Р на вычитающий вход К-го разряда счетчика 9, в результате чего отработка рассогласования идет с максимальной скоростью 1/Т 2" . По мере уменьшения P возрастает вероятность (1 — P ) (1 — P ) появления импульсов на выходе элемента 23 ЗАПРЕТ и, значит, на выходе

ЬР вычитателя 4. Это приводит к тому, что в счетчике 7 начинается вычитание. В результате коммутатор 5 подает импульс с выхода вычитателя 2 последовательно на вычитающие входы (К вЂ” 1), (К вЂ” 2),..., 2, 1-го разрядов счетчика 9. При достаточно малых рассогласованиях счетчик 7 оказывается в состоянии 00...0. При этом на выходе элемента 40 ИЛИ исчезает единичный сигнал, что закрывает элемент 43 И.

Это необходимо, чтобы при малых рассогласованиях избежать переключения счетчика

7 в состояние 11...1, что вызвало бы перерассогласование и привело к появлению нежелательного колебательного процесса, характерного для прототипа. Следует отметить, что при входной положи-.ельной ступени (фиг. 4 а) элемент 26 И подключает элементы 18 и 22 ЗАПРЕТ к элементам

38 и 39 ИЛИ, при отрицательной ступени

1061141

9 (фиг. 4 в) элемент 28.,И п<)дключает элементы 20 и 24 ЗАПРЕТ; а при отрицательном спаде (ц иг. 4 г) элемент 29 И подключает э,.гсмеиты 21 и 25. Очевидно, также, что при входном ступенчатом воздействии

Рх другого вида вычитатель 4 формирует управляющую последовательность ЬР =

= (hP, ЬР / аналогично выше рассмотренHbl..",t случаям с тем лишь отличием, что при отр;.гботке рассогласования последовательность Pz может менять знак и, следовательно, к выходным элементам 38, 39 ИЛИ будут подключаться различные элементы б--25 в зависимости от состояний триггеров 14 и 15. Например, при .воздействии показанном »а фиг. 4 д, последовательность рассогласования Рв имеет отрица- 15 тельный знак, а выходная последовательность Р на интервале t<> — tg положитель»а. Следовательно, в течение этого времени элемснт 27 И подключает к элементам 38 и 39 ИЛИ выходы элементов 19 и 23. Поскольку на этом временном интер20 вале последовательность рассогласования

Р весьма большая по модулю, то импульсы с выхода элемента 39 ИЛИ, поступая на вход счетчика 7, установят последний в состояние 11...1, в котором он будет находиться пока Р, будет превышать Р по модулю. Это будет справедливо и, при когда Р начинает менять знак на отрицательный. Именно с этого момента первый из импульсов последовательности Pz (фиг. 2) с выхода элемента 13 задержки устанавливает в «ноль» триггер 15. В результате срабатывает элемент 28 И, который подключит элементам 38 и 37 ИЛИ элементы 20 и 24 ЗАПРЕТ, формирующие последовательности импульсов соответственно с вероятностями Р (1 — Р ) и

Р (1 — Р„). При /P>/ /Pz/ импульсы с выхода элемента 43 И вычитаются в счетчике 7, который последовательно из состояния 11...1 переходит в состояние 00...0 и блокируется в этом состоянии отсутствием сигнала с выхода элемента 40 ИЛИ.

Процесс отработки рассогласования устройством описывается дискретной цепью

Маркова.

По сравнению с прототипом предложен2(К -I) ный интегратор имеет в 2 ) раз меньшую дисперсию D(N;). Кроме того, если в прототипе разрядность суммирующего счетчика выбрать из условия отработки входных последовательностей Р близких к единице, то при поступлении на вход малых значений Рк — — 0,1 — 0,2 Mi и выходная последовательность Р> будут иметь колебательный характер, обусловленный эффектом перерегулирования, который отсутствует в предложенном интеграторе.

Таким образом, предложенный интегратор по сравнению с прототипом имеет большие точность и быстродействие.

1061141

Уиг. 2

1061141

Редактор К. Волощук

Заказ 1004 l /51

Составитель О. Майоров

Техред И. Верес Корректор М. Демчик

Тираж 705 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

1 l 3035, Москва, ж — 35, Раушская наб., д. 4/5

Филиал ППП «Патент», т. Ужгород, ул. Проектная, 4