Устройство для установки цифровых схем в начальное состояние

Иллюстрации

Показать все

Реферат

 

УСТРОЙСТВО ДЛЯ УСТАНОВКИ ЦИФРОВЫХ СХЕМ В НАЧАЛЬНОЕ СОСТОЯНИЕ, содержащее первую времяэадающую цепочку, вход которой соединен с входной шиной устройства, а выход через формирователь установочного импульса соединен с входами установки элементов памяти, инверсные выходы которых через многовходовой элемент ИЛИ соединены с первыми входами первого и второго элементов И-НЕ, выход первого элемента И-НЕ соединен с входом формирователя установочного импульса, о т л и ч. а ю щ е е с я тем, что, с целью повышения функциональной надежности и обеспечения повторной установки цифровых схем в начальное состояние, в него введены вторая времязадающая цепочка, формирователь импульсов опороса, двухвходовой триггер и линейка элементов И-НЕ, причем вход второй -времязадающей цепочки соединен с входной шиной устройства, а выход через форютрователь импульсов опроса соединен с вторыми входами первого и второго элементов И-НЕ, выход второго элемента И-НЕ соединен с входом формирователя импульсов опроса, выход многовходового элемента ИЛИ соединен с входом усi тановки в единицу двухвходового триггера , выход которого сое (Л динен с первыми входами линейки элементов И-НЕ, вчходы которых соединены со счетными входами элементов памяти, вторые входы линейки элементов И-НЕ соединены с гаиной информационных сигналов, а выход формирователя установочного импульса соединен с входом сброса двухвходового триггера. о:) to СП to

..SU„„ 1061252 А

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСНИХ

РЕСПУБЛИК

3(Д) Н 03 К 5/0.0

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21) 3428557/18-21 (22) 22 ° 04.82 (46) 15.12.83. Бюл. Р 46 (72) Б.И. Тимошенко и Л.Н. Федин (71) Алтайский политехнический институт им.. И.И. Ползунова (53) 621.374(088.8) (56) 1, Авторское свидетельство СССР

Р 839019., кл. Н 03 К 3/02, 1981.

2. Авторское свидетельство СССР

9 834865, кл. Н 03 К 5/00, 1981 (прототип). (54)(57) устРОйСтво для устАНОВКИ. .ЦИФРОВЫХ СХЕМ В НАЧАЛЬНОЕ СОСТОЯНИЕ, содержащее первую времязадающую цепочку, вход которой соединен с входной шиной устройства, а выход через формирователь установочного. импульса соединен с входами установки элементов памяти, инверсные выходы которых через многовходовой элемент ИЛИ соединены с первыми входами первого и второго элементов

И-НЕ, выход первого элемента И-НЕ соединен с входом формирователя установочного импульса, о т л и ч.а— ю щ е е с я тем, что, с целью повйшения функциональной надежности и обеспечения повторной установки цифровых схем в начальное состояние, в него введены вторая времязадающая цепочка, формирователь импульсов опороса, двухвходовой триггер и линейка элементов И-НЕ, причем вход второй ..времязадающей цепочки соединен с входной шиной устройства, а .выход через формирователь импульсов опроса соединен с вторыми входами первого и второго элементов И-НЕ, выход второго элемента И-НЕ соединен с входом формирователя импульсов опроса, выход многовходового элемента ИЛИ соединен с входом установки в "единицу" двухвходового 3 триггера, прямой выход которого coe-, динен с первыми входами линейки эле- Ц ф ментов И-НЕ, выходЫ которых соеди- др иены со счетными входами элементов памяти, вторые входы линейки элементов И-НЕ соединены с шиной информационных сигналов, а выход формирователя установочного импульса 3® соединен с входом сброса двухвходо- р вого триггера.

ОЪ

М и4

Ю

Ql

1061252

Изобретение относится к импульсной технике и может быть использовано в устройствах цифровой автоматики, Известны устройства, устанавли-. вающие триггерные элементы цифровых схем в исходное состояние с помощью формирования установочного импульса (1 j.

Недостатком устройств является относительно низкая достоверность функционирования.

Наиболее близким к изобретению является устройство установки схем в начальное состояние, содержащее первую времязадающую цепочку, вход которой соединен со входной шиной устройства, выход через формирователь установочного импульса соединен со входами установки элементов памяти, инверсные выходы которых через многовходовой элемент ИЛИ соединены с-первыми входами первого и второго элементоэ И-НЕ, выход первого элемента И-НЕ соединен со входом формирователя установочного импульса 2).

Данное устройство характеризуется недостаточной функциональной надежностью, так как обеспечивается требуемая крутизна фронта установочного импульса и отсутствует возможность автоматического повторного формирования установочного импульса, если по какой-либо причине один из элементов памяти не установился в исходное состояние.

Цель изобретения — повышение функциональной надежности и обеспечение автоматической повторной установки цифровых схем.

Поставленная цель достигается тем, что в устройство для установки цифровых схем . в начальное со-, стояние, содержащее первую времязадающую цепочку, вход которой соединен со входной шиной устройства, а выход через формирователь установочного импульса соединен с входами установки элементов памяти, инверсные выходи которых через многовходовой элемент ИЛИ соединены с первыми входами первого и второго элементов И-НЕ, выход первого элемента

И-НЕ соединен с входом формирователя установочного импульса, введены вторая времязадающая цепочка, формирователь импульсов опроса, двухвходовой триггер и линейка элементов

И-НЕ, причем вход второй времязадающей цепочки соединен с входной шиной устройства, а выход через формирователь импульсов опроса соединен с вторыми входами первого и второго элементов И-НЕ, выход второго элемента И-НЕ соединен с вхо- дом формирователя импульсов опроса. выход многовходового элемента ИЛИ соединен с входом установки в "единицу" двухвходоэого триггера, прямой выход которого соединен с первыми входами линейки элементов И-НЕ, выходы которых соединены со счетными входами элементов памяти, вторые входы линейки элементов И-HE соединены с шиной информационных сигналоэ, а выход формирователя установочного импульса соединен с входом сброса двухвходового триггера.

На фиг. 1 изображена схема предлагаемого устройства; на фиг. 2 диаграммы, поясняющие его работу.

15 Устройство содержит первую и вторую эремязадакяцие цепочки 1 и 2, выходы которых соединены со входами формирователя 3 установочного импульса и со входом формирователя 4 импульсов опроса, выход формирователя

3 установочного импульса соединен со входами установки 5 элементов памяти, инверсные выходы которых

I через многовхсдовой элемент б ИЛИ соединены с первыми входами элементов И-НЕ 7 и 8, и установочным входом двухэходового триггера 9, прямой выход которого соединен с первыми входами линейки 10 элементов И-НЕ, ЗО вторые входы которых соединены с шиной 11 информационных сигналов, входы первой и второй времязадающих цепочек 1 и 2 соединены с входной шиной 12.

35 Формирователь 3 установочного импульса содержчт дифференцирующую цепочку, состоящую из конденсатора

13 и резистора 14. Формирователь 4 импульсов опроса содержит диффере &

40 цирующую цепочку, состоящую йз конденсатора 15 и резистора 1б.

Устройство работает следующим образом.

Постоянная времени времязадающей цепочки 2 выбрана несколько большей постоянной времени времязадющей цепочки 1.

В исходном положении, когда на шине 12 присутствует потенциал "0", на выходе формирователя 3 присутствует потенциал "1", а на выходе формирователя 4 — потенциал "0".

При этом на выходах элементов 7 и 8 устанавливается сигнал логической

"1".

55 . Допустим, в момент времени 1 = 1р на шину 12 подается сигнал для установки начального состояния. Благодаря заданным различиям в постоянных времени времязадающих цепочек

Щ 1 и 2 в момент времени 1„, появляется сигнал на выходе формирователя 3, соответствующий потенциалу "0", а в момент 1 = — сигнал на выходе формирователя 4, соответствующий потенциалу "1". В момент Ф = й„

1061252 триггер. 9 устанавливается в нулевое . положение и запрещает прохождение сигналов с шины 11 на входы элемента 5. Постоянная времени а днфференцирующей цепочки из конденсатора 13 н резистора 14 выбирается, t tq 4„Если за время tz „ка кой-либо элемент 5 не установился в начальное состояние, то на выходе элемента б присутствует потенциал

"1", и в момент времени t при пода- 10 че на вторые входы элементов 7 и 8 с выхода формирователя. 4 потенциа= ла "1", на их выходе появляется потенциал "0".

Постоянная времени дифференци- 15 рующей цепочки из конденсатора 15 и резистора 16 выбирается такой, чтобы обеспечить полный разряд конденсаторов первой и второй времязадающей цепочек.

В момент времени Ф = Ф после появления на выходе элементов 7 и

8 сигнала, соответствующего "1", процесс установки начального состояния автоматически повторяется. Есо

I ли в момент времени t = t все элементы 5 памяти установились .в начальное состояние, на выходе многовходового элемента б появляется потенциал, соответствующий "0", и триггер 9 перебрасывается в единичное состояние, тем саьим разрешая прохождение информации по шине 11 к элементу 5 памяти.

Таким образом, устройство для установки цифровых схем в начальное состояние в отличие от известных устройств обладает повышенной функциональной надежностью, которая достигается формированием более крутого фронта установочного импульса, обеспечивает автоматическую повторную установку цифровых схем в начальное состояние, если по какой-либо причине это не было первоначально достигнуто, а также позволяет в процессе работы цифровых схем устанавливать начальные состояния без влияния процесса пов торной автоматической установки на прохождение информации.

1061252

78

t0 1 38444 фиа2

Составитель В.Мясников

Редактор М.Келемещ Техред С.Мигунова Корректор С. Шекмар

Заказ 10058/57 Тираж 936 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Филиал ППП "Патент", r. ужгород, ул. Проектная, 4