Устройство для формирования сигнала передачи данных

Иллюстрации

Показать все

Реферат

 

УСТРОЙСТВО ДЛЯ ФОРМИРОВАНИЯ СИГНАЛА ПЕРЕДАЧИ ДАННЫХ, содержащее , блок разделения каналов и сумглатор , выход которого соединен с входом фильтра нижних частот, о т л ичающееся тем, что, с целью повышения точности формирования, вне-. дены два блока элементов ИЛИ, два блока резисторов, блок дифференциальных усилителей и первый и второй регистры сдвига г. выходы которых соединены с входами соответственно первого и второго блоков элементов ИЛИ, выходы которых подключены к входа соответственно первого и второго блоков резисторов, выходы которых соединены с соответствующими,входами блока дифферерциальных усилителей, выходы которого подключены к входам сумматора, причем соответствующие вы ходы блока разделения каналов соединены с соответствующими входаг и первого и второго регистров сдвига, так-® товые выходы которых объединены. (Л

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (19) SU (11) M5D H 04 L 27 02

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ,ц

ОПИСАНИЕ ИЗОБРЕТЕНИЯ,, " -Н ABT0PCHOMV СВИДЕТЕЛЬСТВУ (21) 3490798/18-09 (22) 16.09.82 (46) 23.12.83. Бюл.Р47 (72) Б.К. Болдин, Л.A. Анисимова, В.П. Виноградов и С.В. Соловьев (53) 621 73.94.14(088,8) (56) 1. Авторское свидетельство СССР

9 778822117722,, кклл. Н 04 (, 27/02, 1979.

2. Авторское свидетельство СССР

9 655080, кл. H 04 L 27/02, 1977 (прототип). (54) (57) УСТР01ЧСТВО ДЛЯ ФОРИИРОВАНИЯ СИГНАЛА ПЕРЕДАЧИ ДАННЫХ, содержащее.блок разделения каналов и сумма-" тор выход которого соединен с вхо-

I дом фильтра нижних частот, о т л ич а ю щ е е с я тем, что, с целью повышения точности формиронания, введены два блока элементон ИЛИ, дна блока резисторов, блок дифференциальных усилителей и первый и второй регистры сдвига,. выходы которых соединены с входами соответственно первого и второго блоков элементов ИЛИ, выходы которых подключены .к входил соответственно первого и второго блоков резисторов, выходы которых соединены с соответствующими входами блока дифферерциальных усилителей, выходы которого подключены к входам сумматора, причем соответствующие вы ходы блока разделения каналов соединены с соответствующими входами первого и второго регистров сдвига, так- Е товые выходы которых объединены.

1062885

Изобретение относится к технике связи и может быть использовано для передачи данных по каналам связи с ограниченной полосой пропускания.

Известно устройство для формирования сигнала передачи,цанных, содержащее формирователь опорных частот, две группы умножителей, два сумматора, две группы Э -триггеров, блоки совпа,цения, регистр сдвига и дифференциальный усилитель, соединенные соотэет- 1О стэующим образом Г1) .

Недостатком этого устройства является сложность конструкции.

Наиболее близким техническнм ðåøåнием к изобретению является устройст 15 во, содержащее блок разделения каналов и сумматор, выход которого соеди-. нен с входом фильтра нижних частот (2), Однако известное устройство обладает недостаточной точностью формиро-2п вания сигнала передачи данных.

Цель изобретения — повышение точности формирования.

Поставленная цель достигается тем, что в устройство для формирования сигнала передачи данных, содержащие блок разделения каналов и сумматор, выход которого соединен с входом фильтра нижних частот, введены дэа блока элементов ИЛИ, два блока. Резис- ЗО торов, блок дифференциальных усилителей и первый и второй регистры сдвига, выходы которых соединены с входами соответственно первого и вто,рого блоков элементов ИЛИ, выходы которых подключены к входам соответственно первого и второго блоков резис торов, выходы которых соединены с соответствующими вхоцами блока дифференциальных усилителей, выходы которого подключены к входам сумматора, при- 40 чем соответствующие выходы блока разделения каналов соединены с соответствующими входами первого и второго регистров сдвига, тактовые выходы которых объединены. 45

Па чертеже приведена блок-схема прецлагаемого устройстэа.

Ус-.ройство для формирования сигнала передачи,цанных содер>кит блок 5О

1 разделения каналов, сумматор 2, фильтр 3 нижних частот, блоки 4 и 5 э.лементов ИЛИ, блоки 6 и 7 резисторов, блок 8 дифференциальных усилителей, регистры 9 и 10 сдвига. 55

Устройство работает следующим образо л.

Пусть блок 1 разделения каналов формирует в момент записи инфор- 60 мации в первый разряд логическую единицу на одном соответствующем выходе, если на информационный вход блока 1 разделения каналов поступает логическая единица, и на другом соответствующем выходе — если на информационный вход поступает логический нуль, B первом случае логическая единица залисывается в первый разряд первого регистра 9 сдвига и, продвигаясь по нему, обеспечивает поочередно появление логической единицы на выходах блока 4 элементов ИЛИ, которые соединены с соответствующими входами блока 8 дифференциальных усилителей через блок 6 резисторов„ Величина резистора и номер входа блока 8 дифференциальных усилителей,, с которым он соединен, определяют соответственно величину и полярность потенциала (ступеньки}, постУпающего на вход фильтра 3 нижних частот через сумматор 2, которые рассчитываются таким образом, чтобы спектр полученного сигнала аппроксимировал ядро Котельникова, локализованное около заданной точки частотной оси. резисторы блока

6 резисторов рассчитываются таким образом, чтобы получить сигналы, спектры которых аппроксимируют ядра 1 отельникова, локализованные око ло других частот, В результате на выходе получается элемент сигнала, спектр которого в соответст-. вии с принципом суперпозиции равен сумме ядер Котельникова.

При этом осуществляется формиро вание четного сигнала, так как логическая единица, продвигаясь по регистру 9 сдвига после четвертого разряда., обеспечивает вторичное появление логической единицы на соответствующих выходах блока 4 элементов

ИЛИ, но в обратной очередности. Продвижение логической единицы с пятого по восьмой разряд регистра 9 сдвига ведет к формированию зеркального отражения составляющей сигнала, так что в целом элемент сигнала получает ся нечетным„ Очевидно, что запись логической единицы в регистр 10 сдвига. приведет к формированию элемента сигнала противоположной полярности, которая необходима для передачи логического нуля. В результате на выходе формируется сигнал, состоящий из четных и нечетных элемен- тов, Изменяя коэффициенты усиления дифференциальных усилителей блока ,8 дифференциальных усилителей,, можно вносить предкоррекцию в спектр сигнала. уменьшение погрешности при формировании сигнала в данном устройстве обусловлено отсутствием множества, опорных меанцровых сигналов различ

1062885

Составитель A. Москевич

Редактор Н. Данкулич Техред A.дЧ . Корректор Г.- Решетник

Эаказ 10262/59 Тираж 677 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Рауыская наб., д. 4/5 в

Филиал ППП,"Патент", г. Ужгород, ул. Проектная, 4 ных некратных частот, синтез которых на элементах двоичной логики сло. жен и неизбежно сопряжен с погрешнос,тями, обусловленными применением дискретной коррекции фазы при сигнале.