Многофазный импульсный стабилизатор

Иллюстрации

Показать все

Реферат

 

МНОГОФАЗНЫЙ.ИМПУЛЬСНЫЙ СТАБИЛИЗАТОР напряжения, содержащий силовую цепь, выполненную в виде параллельно включенных силовых преобразовательных ячеек, каждая из которых соединена с входными и выходными выводами, и блок управления, состоящий из генератора синхроим- , пульсов, формирователя импульсов синхронизации широтно-импульсного модулятора , М -разрядного регистра сдвига, универсального регистра сдвига , м триггеров управления, логических элементов И-НЕ, двух формирователей тактовых импульсов, двух формирователей строб-импульсов, источника опорного напряжения, аналогового узла сравнения, причем аналоговый узел сравнения одним из входов подключен к источнику опорного напряжения, другим - к выходным выводам , а выходом - к одному из входов широтно-импульсного модулятора, другой вход которого подключен к выходу формирователя импульсов синхронизации широтно-импульсного модулятора , выход широтно-импульсного модулятора подключен к информационному входу М-разрядного регистра сдвига и через второй формирователь стробимпульсов - к входам универсального М -разрядного регистра и к входу установки в О второго формирователя тактовых импульсов, выход которого подключен к входу синхронизации режима последовательного приема информации универсального И-разрядного регистра, а вход - к выходу генератора синхроимпульсов и к входу первого формирователя тактовых импульсов , вход формирователя импульсов синхронизации широтно-импульсного модулятора подключен к входу синхронизации М-разрядного регистра сдвига и (g через первый формирователь строб (Л импульсов - к входам М логических элементов И-НЕ, каждый выход универсального М -разрядного регистра под ключен к входу синхронизации соответствующего триггера управления, к выходам которых подключены управляющие входы силовых преобразовательных ячеек, отличающийся тем, что, с целью увеличения функцио-. нальных возможностей, введены -разрядный двоичный счетчик, к-разрядный цифровой узел сравнения и ел ю модулирующий блок, причем вход («.-разрядного счетчика подключен к вы ходу первого формироватедя тактовых оо импульсов, а каждый из . выходов к соответствующим информационным .входам цифрового узла сравнейия, кодирукнцие входы которого подключены к соответствующим выходам кодирующего блока, а выход - к входу установки в О к-разрядного двоичного счетчика и входу формирователя импульсов синхронизации широтно-импульсного модулятора.

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК

А (19) (11) 3(51) б 05 Г 1 56 г

ОПИСАНИЕ ИЗОБРЕТЕНИЯ е я т ь а

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ

К ДВТОРСИОМУ СВИДЕТЕЛЬСТВУ (21) 3510218/24-07 (22) 11.11.82 (46) 30.01.84. Вюл. 1р 4 (72) A.Ô.Êàäàöêèé и В.фейковлев (71) Куйбышевский электротехнический институт связи (53) 621.316.722.1(088.8) (56) 1. Юрченко A.È., Шуваев Ю.Н.

Основные структурные схемы управ-. ления многофазных импульсных преобразователей. — Вопросы радиотехники . Серия общетехническая. вып,2, 1981, с.122-128.

2. Авторское свидетельство СССР по заявке Р 3394059/07, кл. G 05 F 1/56 1983. (54)(57) МНОГОФАЗНЫЙ. ИМПУЛЬСНЫЙ CTAi ВИЛИЗАТОР напряжения, содержащий силовую цепь, выполненную в виде ("1 параллельно включенных силовых преобразовательных ячеек, каждая из которых соединена с входными и выходными выводами, и блок управления, состоящий из генератора синхроимпульсов, формирователя импульсов синхронизации широтно-импульсного модулятора, М -разрядного регистра сдвига, универсального регистра сдвига, M триггеров управления, логических элементов И-НЕ, двух Формирователей тактовых импульсов, двух формирователей строб-импульсов, источника опорного напряжения, .анало-. гового узла сравнения, причем аналоговый узел сравнения одним из входов подключен к источнику опорного напряжения, другим — к выходным выводам, а выходом — к одному из входов широтно-импульсного модулятора, другой вход которого подключен к выходу формирователя импульсов синхронизации широтно-импульсного модулятора, выход широтно-импульсного модулятора подключен к информационному входу М -разрядного регистра сдвига и через второй формирователь стробимпульсов — к входам универсального

М -разрядного регистра и к входу установки в 0 второго формирователя тактовых импульсов, выход которого подключен к входу синхронизации режима последовательного приема информации универсального М-разрядного регистра, а вход — к выходу генератора синхроимпульсов и к входу первого формирователя тактовых импульсов, вход формирователя импульсов синхронизации широтно-импульсного модулятора подключен к входу синхронизации("l-разрядного регистра сдвига и Е .через первый формирователь стробимпульсов — к входам алогических элементов И-НЕ, каждый выход универсального Ня-разрядного регистра подключен к входу синхронизации соответствующего триггера управления, к выходам которых подключены управляющие входы силовых преобразовательных ячеек, отличающийся тем, что, с целью увеличения функциональных возможностей, введены

К-разрядный двоичный счетчик, к -раэ- рядный цифровой узел сравнения и модулирующий блок, причем вход

К-разрядного счетчика подключен к вы Я ходу первого формирователя тактовых импульсов, а.каждый из к выходов — 4 к соответствующим информационным .входам цифрового узла сравнения, кодирующие входы которого подключены к соответствующим выходам коди- )р рующего блока, а выход — к входу установки в 0 к -разрядного двоичного счетчика и входу формирователя импульсов синхронизации широтно-импульсного модулятора.

1070528

Изобретение относится к электротехнике и может быть использовано в качестве источников электропитания электротехнической и радиоэлектронной аппаратуры.

Известен многофазный импульсный стабилизатор напряжения, содержащий силовую цепь, выполненную в виде М параллельно включенных силовых преобразовательных ячеек, каждая иэ которых может быть выполнена по любой из известных схем импульсного преобразования электри,ческой энергии,и блок управления, состоящий иэ генератора синхроимпульсов, формирователя импульсов синхронизации широтно-импульсного модулятора, М-разрядного регистра сдвига, источника опорного напряжения, аналоговой схемы сравнения 11 . 20

Недостатком данного стабилизатора является низкая надежность и малые удельно-массовые показатели вследствие того, что равномерность распределения тока нагрузки между 25 параллельно работающими силовыми преобразовательными ячейками при увеличении числа М параллельно включенных силовых ячеек. Кроме того, блок управления обеспечивает лишь управление фиксированным количеством преобразовательных ячеек.

Это исключает использование одного и того.же блока управления при изменении количества преобразовательных ячеек и требует разработки нового блока управления.

Наиболее близким к предлагаемому по технической сущности является многофазный импульсный стабилизатор напряжения, содержащий силовую 40 цепь, выполненную в виде М параллельно включенных силовых преобразовательных ячеек, каждая из которых соединена с входными и выходными выводами питания, и блок управле- 45 ния, состоящий из генератора синхроимпульсов, формирователя импульсов синхронизации широтно-импульсного модулятора М-разрядного регистра сдвига, универсального регистра 50 сдвига, М триггеров управления, М логических элементов И-НЕ, двух фор,мирователей тактовых импульсов, двух формирователей строб-импульсов, источника опорного напряжения, аналогового узла сравнения, причем узел сравнения одним иэ входов подключен к источнику опорного напряжения, другим — к выходным выводам стабилизатора, а выходом — к од-, 60 ному иэ входов широтно-импульсного 6 модулятора, другой выход которого подключен к формирователю импульсов синхронизации широтно- импульсного модулятора, выход широтно-импульсного модулятора подключен к 65 информационному входу M-разрядного регистра сдвига и через второй формирователь строб импульсов к входам универсального М разрядного регистра и к входу установки в 0 второго формирователя тактовых импульсов, выход формирователя импульсов синхронизации широтно-импульсного модулятора подключен к входу синхронизации режима последовательного приема информации универсального М-разрядного регистра, а вход— к генератору импульсов и входу первого формирователя тактовых импульсов, выход которого подключен к входу синхронизации M-разрядного регистра сдвига и через первый формирователь строб-импульсов к входам

М логических элементов И-НЕ, каждый выход универсального М-разрядного регистра подключен к входу синхронизации соответствующего триггера управления, к выходам которых подключены управляющие входы силовых преобразовательных ячеек C2).

Недостатком известного стабилизатора является ограничение функциональных возможностей и низкая экономичность вследствие того, что не обеспечивается работоспособность стабилизатора при изменении числа преобразовательных ячеек без дополнительных затрат на разработку и изготовление вновь спроектированного многофазного устройства.

ЦЕль изобретения — расширение функциональных воэможностей.

Поставленная цель достигается тем, что в многофазный импульсный стабилизатор напряжения содержащий силовую цепь, выполненную в виде М параллельно включенных силовых преобразовательных ячеек, каж-, дая из которых соединена с входными и выходными выводами питания, и блок управления, состоящий из генератора синхроимпульсов, формирователя импульсов синхронизации широтно-импульсного модулятора, М-разрядного регистра сдвига, универсального регистра сдвига, М триггеров управления, М логических элементов И-НЕ, двух формирователей тактовых импульсов, двух формирователей строб-импульсов, источника опорного напряжения, аналогового узла сравнения, причем узел сравнения одним из входов подключен к источнику опорного напряжения, другим — к выходным выводам стабилизатора, а выходом — к одному иэ входов широтно-импульсного модулятора, другой вход которого подключен к выходу формирователя импульсов синхронизации широтно-импульсного модулятора, выход широтно-импульсного модулятора подключен к инфор1070528 мационному входу М-разрядного регистра сдвига и через второй формирователь строб-импульсов — к входам универсального M-разрядного регистра и к входу установки в 0 второго формирователя тактовых импульсов, выход которого подключен к входу синхронизации режима последовательного приема информации универсального M-разрядного регистра, а вход — к генератору синхроимпульсов и к входу первого формирователя тактовых импульсов, вход формирователя импульсов синхронизации широтно-импульсного модулятора подключен к входу Синхронизации M-раэ- 15 рядного регистра сдвига и через первый формирователь строб-импульсов — к входам М логических элементов И-НЕ, каждый выход универсального М-разрядного регистра подключен 70 к входу синхронизации соответствующего триггера управления, к выходам которых подключены управляющие входы силовых преобразовательных ячеек, введены К-разрядный двоичный счетчик, К-разрядный цифровой узел сравнения и кодирующий блок, причем вход К-разрядного счетчика подключен к выходу первого формирователя тактовых импульсов, каждый из

К выходов — к соответствующим информационным входам цифрового узла сравнения, кодирующие входы которого подключены к соответствующим выходам кодирующего блока, а выход к входу установки в 0 K-разрядного двоичного счетчика и входу формирователя импульсов синхронизации широтно-импульсного модулятора.

На фиг.l приведена схема. многофазйого импульсного стабилизатора; 40 на фиг.2 и 3 — эпюры напряжений.

Стабилизатор содержит источник 1 питания, подключенный к силовым преобразовательным ячейкам 2, выходные выводы которых подключены к нагруз- 45 ке 3 параллельно или последовательно, блок 4 управления. Блок управления содержит генератор 5 синхроимпульсов, первый 6 и второй 7 формирователи тактовых импульсов, пер- 50 вый 8 и второй 9 формирователи строб-импульсов, Формирователь 10. импульсов синхронизации, широтноимпульсный модулятор 11, универсальный М -разрядный регистр 12,Ч -разрядный регистр 13 сдвига, источник

14 опорного напряжения, узел 15 сравнения, М логических элементов 16, И триггеРов 17 управления, источник 18 питания блока управления, К-разрядный двоичный счетчик 19, Кпазрядный узел 20 сравнения, кодирующий блок 21.

Источник 1 питания и силовые .преобразовательные ячейки 2 имеют 65 две общие шины. Нагрузка 3 в случае гальванической развязки не имеет общей точки соединения с источником 1 питания. Генератор 5 синхроимпульсов выходом соединен с формирователями б и 7 тактовых импульсов. Выход первого формирователя тактовых импульсов 6 подключен к входу К-разрядного двоичного счетчика 19, к первому формирователю строб-импульсов 8, к входу синхронизации И-разрядного регистра 13 сдвига. Один иэ входов широтно-импульсного модулятора 11 подключен к выходу Формирователя 10 импульсов синхронизации, а другой — к выходу аналогового узла 15 сравнения, один из входов которой подключен к источнику 14 опорного напряжения, а другой — к нагрузке 3. Вход широтно-импульсного модулятора 11 под<.:ючен к входу второго формирователя строб-импульсов 9 и к информационному входу м-разрядного регистра

13 сдвига. Выход второго формирователя строб-импульсов 9 подключен к входу выбора режима приема информации универсального м -разрядного регистра 12 и к его входу синхронизации режима параллельного приема информации и к информационному входу последовательного приема информации, а также к входу установки в 0 второго формирователя 7 тактовых импульсов. Выход формирователя 7 подключен к входу синхронизации режима последовательного приема ннформаць.> универсального Ч -разрядного регистра 12. Вход первого разряда универсального М-разрядного регистра 12 подключен непосредственно или через резистор к плюсовой шине источника 18 питания блока управления, остальные (М-1) входы со второго по М -й подключены к минусовой шине источника 18 питания. Выходы первого, второго,...,М -го разрядов регистра 12 подключены к входам синхронизации соответственно первого, второго,..., М-го триггеров 17, а выходы первого, второго, ...,м -го разрядов регистра 13 подключены к входам соответственно первого, второго,...,м -го логического элемента И-НЕ 16, другие входы которых подключены к выходу формирователя строб-импульсов 8. Выход первбго, второго,..., М -го логического элемента И-HF. 16 подключены соответственно к входу R первого, второго,..., М-ro триггера 17 управления, выходы которых подключены соответственно к входам первой, второй..., М -й силсвой преобразовательной ячейки 2, а Ъ-входы непосредственно или через резистор плисовой шине источника 18 питания, выходы первого, второго,.. °,К-го

1070528 разрядов двоичного счетчика 19 подключены к информационным входам соответственно первого, второго,. ° ., К-го разрядов цифрового узла 20 сравнения. Выходы первого, второго, ...,К-го разрядов кодирующего блока 21 подключены к кодирующим входам соответственно первого, второго,...,К-го разряда цифрового узла 20 сравнения. Выход цифрового узла 20 сравнения подключен к входу Й установки в 0 .К-разрядного счетчика 19 и к входу формирователя 10 импульсов синхронизации широтно-импульсного модулятора. В качестве силовой преобразователь- t5 ной ячейки 2 могут быть использованы работающие в режиме переключений однотактные и двухтактные конверторы, выполненные по любой из известных схем. В качестве формирователей б и 7 тактовых импульсов могут быть использованы двоичные счетчики. Все каскады блока 4 управления (5,6,...,17,19,...21) питаются от источника 18 питания. 25

Эпюры напряжений (фиг.2) показаны: 22 — на выходе первого формирователя б тактовых импульсов, 23 на выходе формирователя 10 импульсов синхронизации широтно-импульсного модулятора, 24 — на выходе широтноимпулъсного модулятора 11, 25 — на выходе первого разряда М-разрядного регистра 13 сдвига, 26 — на выходе второго разряда М-разрядного регистра 13 сдвига, 27 — на выходе

M-го разряда М-разрядного регистра 13 сдвига, 28 — на выходе второго формирователя 9 строб-импульсов, 29 — на выходе второго форми- 40 рователя 7 тактовых импульсов, 30 на выходе первого разряда универ" сального М -разрядного регистра 12, 31 — на выходе второго разряда универсальногоМ -разрядного регистра 12,у5

32 — на выходе М -го разряда универсального М-разрядного регистра 12, 33 — на выходе первого формирователя строб-импульсов 8, 34 — на выходе первого триггера 17 управления, 35 — на выходе второго триггера 17 управления, 36 — на выходе < -го триггера 17 управления, 37 — на выходе цифрового узла 20 сравнения.

Эпюры напряжений (фиг.3) показаны: 38 — на выходе первого формирователя б тактовых импульсов, 39 на выходе первого разряда К-разрядного двоичного счетчика 19, 40 на выходе второго разряда К-разрядного двоичного счетчика 19, 41 — на 60 выходе третьего разряда К-разрядного двоичного счетчика 19, 42 — на выходе цифрового узла 20 сравнения, 43 - на выходе формирователя 10 и импульсов синхронизации широтно- 65 импульсного модулятора, 44 — на выходе формирователя 6 тактовых им пульсов, 45 — на выходе второго разряда К-разрядного двоичного счетчика 19, 46 — на выходе третьего разряда К-разрядного двоичного счетчика 19, 47 — на выходе четвертого разряда К-разрядного двоичного счет- чика 19, 48 — на.выходе цифрового узла 20 сравнения, 49 — на выходе формирователя 10 импульсов синхронизации широтно-импульсного модулятора.

Причем временные диаграммы (фиг.2) соответствуют многофазному импульсному стабилизатору, выполненному из m-М силовых преобразовательных ячеек; 38 — 43 (фиг.3) — из п =7 силовых преобразовательных ячеек; а 44 — 49 — из m=12 силовых преобразовательных ячеек.

Многофазный импульсный стабилизатор работает следующим образом.

С выхода генератора 5 синхроимпульсов напряжение с периодом

Т,и = 0 01 - Т - К, где Т вЂ” период коммутации силовых преобразовательных ячеек 2;

К вЂ” требуемая (в Ъ) точность воспроизведения длительности импульса выходного сигнала широтно-импульсного модулятора 11 на входе силовых преобразовательных ячеек 2, поступает на вход формирователей б и 7 тактовых импульсов, В качестве формирователей б и 7 тактовых импульсов могут быть использованы двоичные и -разрядные счетчики (например, типа К155ИЕ5). При этом и определится выражением вида

n = Rq Т; п Т „„1 a a m а М где cn — число силовых преобразовательных ячеек 2;

М вЂ” максимально возможное число силовых преобразовательных ячеек 2.

Выходные напряжения формирователей тактовых импульсов 6 и 7, показанные соответственно на зпюрах 22, 29 (фиг.2), в общем случае могут иметь сдвиг по фазе. Их период

Тп - Т/ ъ определяет требуемый сдвиг во времени между электрическими процессами в силовых преобразовательных ячейках 2.

Выходное напряжение формирователя 6 тактовых импульсов используется: для получения на выходе формирователя 8 строб-импульсов (эпюра 33, фиг.2), совпадающих по времени с фронтом 1/О напряжения (эпюра 22, фиг.2) формирователя бу для синхронизации К-разрядного двоичного

1070528 счетчика 19; для синхронизации Р1-разрядного регистра 13 сдвига. ,Количество разрядов двоичного счетчика 19 и цифрового узла 20 сравнения определяется максимально возможным числом ((преобразовательных фаз 2 и определяется выражением вида

1+ 1ос) (И+1)) К ) 1о (И+1) К =1,2,3...

Выходные сигналы на каждом из К 10 выходов кодирующего блока 21 могут принимать два значения: 0 низкий уровень напряжения, 1 высокий уровень напряжения. Предположим, что иа выходе первых трех младших разрядов кодирующего блока 21 установлены высокие уровни напряжений,. а с четвертого по К-й (при К З) — низкие уровни. Это означает, что на выходе кодирующего блока 21 (соответственно на выходе узла сравнения 20) установлено число 111 в двоичной системе счисления, соответствующее числу 7 в десятичной системе счисления. При этом на выходе цифрового узла 20 сравнения появится сигнал (высокий уровень напряжения) лишь в случае, когда на выходе всех трех младших разрядов К-разрядного счетчика 19 будут присутствовать одновременно высокие уровни, напряжений. Происходит это в моменты времени 4>, +„ (эпюры 39-42, фиг.3) через равные интервалы времени Т - 7 . Т .

Высокий уровень напряжения с выхода 35 цифрового узла 20 сравнения поступает в указанные моменты времени на выход установки в 0 К- разрядного счетчика 19 (фиг.1) и на выход, формирователя 10 пилообразного 4() напряжения. Указанный сигнал обеспечивает на выходе всех К разрядов двоичного счетчика 19 появление низких уровней напряжений (эпюры

39-41,. фиг.3) и на выходе Формирова- 45 теля 10 спад пилообразного напряжения (эпюра 43, фиг.3). На фиг.3 (эпюры 44-49) показан случай, когда на выходе кодирующего блока установлено в двойной системе счисления число 1100, соответствующее числу 12 в десятичной системе счисления. При этом сброс в 0 К-разрядного счетчика 19(эпюра 28-32, фиг.2) и синхронизация формирователя 10 пилообразного напряжения производится в моменты 1 $, р 4 (эпюры

48 и 49, фиг.3) через равные интервалы времени Т = 12 - T„. Таким образом, установка на выходе кодирующего блока цифры позволяет фор- 60 мировать период пилообразного напряжения Т в м раз превышающий период следования Т„ тактовых импульсов. Как будет показано ниже это позволяет сформировать равномерно сдвинутые идентичные сигналы для управления m м количеством силовых преобразовательных фаз. Очевидно число фаз л ограничено сверху максимально возможным числом М, определяемым количеством разрядов регист-. ров 12 и 13 и соответственно количеством триггеров 17 управления, которые в свою очередь выбираются из условия обеспечения функциони» рования максимально возможного числа М работающих на общую нагрузку силовых преобразовательных ячеек 2.

Далее рассматривается работа многофазного стабилизатора при

m = N

Пилообразное напряжение U„(t) с периодом следования Т (эпюра 23, фиг.2) на выходе формирователя 10 и постоянное напряжение U (4) на выходе схемы 15 сравнения используются для формирования на выходе модулятора 11 широтно-модулированного сигнала с длительностью импульсов

4и и периодом Т (эпюра 24, фиг.2).

Указаннык сигнал поступает на информационный вход регистра 13 сдвига. Запись информации регистром 13 сдвига осуществляется фронтом 1/О тактовых импульсов (эпюра 22, фиг.2), поступающих с выхода формирователя 6 на вход синхронизации регистра 13. Это обеспечивает появление у регистра 13 высокого уровня напряжения на выходе первого разряда в -момент t=0 (эпюра 25, фиг.2} на выходе второго разряда .в момент

<=T (эпюра 26, Лиг.2), на выходе

H-го разряда в момент т.=(н -1)Т„. В общем случае длительность импульсов на выходе регистра 13 (эпюры

25-27, фиг.2) отличается от длительности импульсов на выходе широтноимпульсного модулятора 11 (эпюра 24, фиг. 2) на величину 0 a<< . Такая же погрешность имеется в прототипе.

Одновременное присутствие высоких уровней на входах логических элементов И-НЕ 16 обеспечивает на входе R. триггеров 17 управления низкий уровень и их установку в 0 . Согласно временным диаграммам напряжений на входе логических элементов (эпюры 25-27, 30, 33, фиг.2), на выходе Q первого триггера.17 появится высокий уровень в момент t О, на выходе второго триггера 17 — в момент Т,..., на выходе й-ro триггера 17. — в момент

t--(Н -1) Т„.

До момента н универсальный M-разрядный регистр 12 находится в режиме последовательного приема информации со .сдвигом вправо, так как на входе выбора режима информации присутствует низкий уровень

1070528 (эпюра 28, фиг. 2) . Тактовые импуль сы с выхода формирователя 7 (эпюра 29, фиг.2) поступают на вход синхронизации регистра 12 и обеспечивают в моменты времени фронта

1/0 запись поступающего на информационный вход низкого уровня. В момент времени 1= н (эпюра 24, фиг.2) на выходе широтно-импульсного модулятора 11 формируется низкий уровень напряжения. По .фронту 1/О этого сигнала формирователь

9 обеспечивает короткий строб-импульс (эпюра 28, фиг.2), который высоким уровнем устанавливает формирователь (счетчик) 7 по входу в 0 и регистр 12 по входу в режим параллельного приема информации.

Так как вход первого разряда подключен к плюсовой шине источника 18 питания, а входы со второго по M разряды подключены к минусовой шине источника 18 питания, то в момент 1/О строб-импульса обеспечивается запись выходного уровня в первый разряд регистра 12 и низкого уровня в разряды со второго по М-й.

После окончания строб-импульса,формирователь (счетчик 7) обеспечивает импульсы с периодом Т (начиная с .=1„ ) на выходе синхронизации регистра 12, перешедшего в режим последовательного приема информации (по информационному входу). Записанный в момент времени =+v высокий уровень сохранения на выходе первого разряда регистра 12 íà интервале времени „ - t < tu +T (эпюра 30, фиг.2). В момент времени +=4, +Тя, совпадающим с фронтом 1/О поступающих с выхода формирователя 7 на вход синхронизации регистра 12 тактовых импульсов (эпюра 29, фиг ° 2), произойдет запись низкого уровня в первый разряд (эпюра 30, фиг.2) регистра 12, так как на входе присутствует низкий уровень (эпюра 28, фиг.2), а запись высокого уровня во второй разряд (эпюра 31, фиг.2).

Таким образом у регистра 12 появится высокий уровень напряжения (c длительностью равной Т ) на выходе первого разряда в момент времени 1=1, на выходе второго разряда в момент времени t=tu +Т„, на выходе М -го разряда в момент времени t=tu+(N-1),Т .

Так как входные цепи регистра 12 подключены к входу синхронизации

С триггеров 17 управления, то в

10 укаэанные моменты времени фронтом

С/1 происходит переключение триггеров 17 управления (по входу b присутствует высокий уровень). Формирователи,(счетчики) б и 7 имеют оди15 наковую разрядность. Это обеспечивает формирование тактовых импульсов с равным периодом Т„,но со сдвигом по фазе, так как начальное состояние формирователя (счетчика) 7 синхронизируется в момент времени

4--Ьц. В результате на выходе триггеров 17 управления получаем широтно модулированные импульаы (эпюры 34, 35, 37 фиг.2), равные по длительности сигналу на выходе широтно-импульсного модулятора 11.

Их сдвиг во времени на величину Т> обеспечивает сдвиг во времени электрических процессов в силовых преобразовательных ячейках 2. В следующие периоды времени процессы повторяются аналогично описанному выше, Предлагаемое изобретение по сравнению с базовым объектом-прототипом позволяет снизить время и материальные затраты на проектирование источников, повысить унификацию всего устройства путем унификации

40 как силовых преобразовательных ячеек, так и блока управления.

Укаэанные преимущества достигаются эа счет воэможности управления различным количеством силовых

45 преобразовательных ячеек (от 2 до

N) изменением лишь выходного сигнала кодирующего блока.

1070528 Риг. 1

27

ЗО

31

32

1070528

Составитель В.Мосин

Редактор Н.Стащишина Техред Л.Пилипенко Корректор A.Ïîâõ

Заказ 11530/45 Тираж 842 Подписное

ВИИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Филиал ППП Патент, г. Ужгород, ул. Проектная, 4