Цифроаналоговый преобразователь
Иллюстрации
Показать всеРеферат
ЦИФРОАНАЛОГОВЫЙ ПРЕОБРАЗОВАТЕЛЬ содержащий входной регистр, блок эталонных напряжений, оконечный сумматор по модулю и узел выдачи результата , причем выход оконечного сумматора по модулю соединен с информационным входом узла выдачи результата, выход которого является вьосодом цифроаналогового преобразователя , отличающийс я тем, что, с целью повышения быстродействия , он содержит л дешифраторов, tS Я-i .групп аналоговых ключей, ti сумматоров по модулю и элемент задержки, причем выходц: входного регистра подключены к входам соответствующих дешифраторов, выходы которых подключены соответственно к управляющим входам аналоговых ключей соответст-. вующих групп, информационные входы котоЕ ис соединены с сос тветствуквдими выходами блока эталонных напряжений, выходы аналоговых ключей каждой из групп подключены соответственно к входам соответствующего сумматора ПС модулю, выход которого соединен с соответствующим входом оконечного сумматора по модулю, управляющий вход узла выдачи результата соединен с выходом элемента згщержки, W вход которого соединен с управляющим входом входного регистра и является входом запуска цифроаналогового преобразователя, о:) 00 со
СОЮЗ СОВЕТСКИХ ссцал
РЕСПУБЛИК (19) (П) 3(59 Н 03 К 13/02 ь
t
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР
flO ффЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (21),3513179/18 24 (22} 09 11 ° 82 (46) 30 ° 01,84. Бюл. Р 4 (72) Н.А. Вершков и Н.И. Швецов (53) 681,3(088,8) (56) 1.Авторское свидетельство СССР
9 554536, кл 6 06 Р 5/02, 1974.
2. Авторское свидетельство СССР
Ю 282767, кл. H 03 К 13/02, 1971 (прототип). (54)(57) ЦИФРОАНАЛОРОВЫИ ПРЕОБРАЭО"
ВАТЕЛЬ„ содержащий входной регистр, блок эталонных напряжений, оконечный сумматор по модулю и узел выдачи результата, причем выход оконечного сумматора по модулю соединен с информационным входом узла выдачи результата, выход которого является выходом цифроаналогового преобразователя, отличающийся тем, что, с целью повышения быстродействия, он содержит и дешифраторов, h групп аналоговых ключей, h. сумматоров по модулю и элемент задержки, причем выходы входного регистра подключены к входам соответствующих дешифраторов, выходы которых подключены соответственно к управляющим входам аналоговых ключей соответст-. вующих групп, информационные входы которых соединены с сос тветствукицими выходами блока эталонных напряжений, выходы аналоговых ключей каждой иэ групп подключены соответственно к входам соответствующего сумматора псй модулю, выход которого соединен с соответствующим входом оконечного сумматора по модулю, управляющий вход узла выдачи результата сое-в
O динен с выходом элемента задержки, вход которого соединен с управляющим входом входного регистра и является входом запуска цифроаналогового преобразователя.
1070689
Изобретение относится к вычислительной технике и предназначено для преобразовання кода системы остаточ ных классов в напряжение.
Известно устройство для преобразования кода системы остаточных классов в позиционный код, содержащее блок модульных накапливающих сумматоров, блок контроля обнуления, управляющий блок и позиционный сумматор Ql).
Недостатками данного устройства являются низкое быстродействие, а также невозможность непосредственного преобразования кода системы остаточных классов в аналоговую ве- 15 личину.
Наиболее близким к предлагаемому является цифроаналоговый преобразователь, содержащий входной регистр,, блоки счетчиков, элементы сравнения, 20 элемент И, блоки преобразования линейно изменяющегося напряжения, генераторы линейно изменяющегося напряжения, блок эталонных напряжений, преобразователь код-напряжение, сум- 75 матор напряжений, узел выдачи результата, причем выходы генераторов линейно изменяющегося напряжения через блоки преобразования линейно изменяющегося напряжения и блоки счетчиков подключены к первым входам соответствующих элементов сравнения, вторые входы которых соединены с соответствующими выходами входного регистра, выходы элементов сравнения соединены с соответствующими входами элемента И, выход которого подключен к входам генераторов линейно изменяющегося напряжения, первому входу преобразователя код-напряжение и к управляющему входу узла выдачи ре- 40 эультата, информационный вход кото- . рого соединен с выходом сумматора напряжений, входы которого соединены соответственно с выходами преобразователя код-напряжение и блока 45 эталонных напряжений, вход которого соединен с выходом генератора линейно,изменяющегося напряжения, выхоД счетчика по наименьшему основанию соединен с вторым входом преобраэо- 0 вателя код-напряжение, выход узла выдачи результата является выходом цифроаналогового преобразователя(27.
Недостатком известного устройства является низкое быстродействие, которое определяется числом тактов, равным величине преобразуемого кода.
Цель изобретения - повышение быстродействия.
Поставленная цель достигается тем,60 что цифроаналоговый преобразователь, содержащий входной регистр, блок эталонных напряжений, оконечный сумматор по модулю и узел выдачи результата, причем выход оконечного у сумматора по модулю соединен с информационным входом узла выдачи результата, выход которого является выходом цифроаналогового преобразователя, содержит и дешифраторов, h групп аналоговых ключей, сумматоров по модулю и элемент задержки, причем выходы входного регистра подклюЧены к входам соответствующих дешифраторов, выходы которых подключены соответственно к управляющим входам аналоговых ключей соответствующих групп, информационные входы которых соединены с соответствующими выходами блока эталонных напряжений, выходы аналоговых ключей каждой из групп подключены соответственно к входам соответствующего сумматора по модулю, выход которого соединен с соответствующим входом оконечного сумматора по модулю, управляющий вход узла выдачи результата соединен с выходом. элемента задержки, вход которого соединен с управлякщим входом входного регистра и является входом запуска цифроаналогового преобразователя.
На чертеже приведена схема цифроаналогового преобразователя, Цифроаналоговый преобразователь содержит блок 1 эталонных напряжений, входной регистр 2, дешифраторы 3, группы 4 аналоговых ключей, сумматоры 5 по модулю, оконечный сумматор
6 яо модулю, узел 7 выдачи результата, элемент 8 задержки, вход запуска цифроаналогового преобразователя 9, входную шину 10, выход цифроаналогового преобразователя 11.
Иэ теории чисел известно, что если число A представлено в системе остаточных классов с основаниями Р1, Р,.....,P, остатками а4,6q,..., „, то оно может быть найдено как 4= а,p,+
+
В цифроаналоговом преобразователе используется принцйп преобразования, описываемый данными выражениями.
Цифроаналоговый преобразователь работает следующим образом.
Пусть на шинах 10 выставлены позиционные (например, двоичные) коды остатков преобразуемого числа. С приходом о входу 9 разрешающего сигнала остатки переписываются во входной регистр 2 к поступают на входы дешифраторов 3, которые преобразуют позиционные коды остатков в количество возбужденных выходных шин, равное величине остатка.
Таблица истинности дешифратора для основания P = 5 и двоичного кода на входе представлена в таблице.
1070б69
Выходы дешифратора
Наборы входных переменных а b c d
0 0 0 0
0 0 0 0 )p
2 0 1 0
3 0 1 1
4 1 0 0
1 1 0 0
1 1 0
1 1 .1 1
Составитель А. Клюев
Редактор H. Ковалева Техред Т.Маточка Корректор А, Тяско
Заказ 11702/53 Тираж 862 Подписное
ВНИИПИ Государственного комитета СССР по делам изобретений и.открытий
113035, Москва, й-35, Раушская наб., д. 4/5
Филиал ППП Патент, г. ужгород, ул. Проектная, 4
1 0 0 1 1 0 0 0
Возбужденные выходные шины дешифраторов 3 открывают соответствующие аналоговые ключи 4, через которые с блока 1 эталонных напряжений подаются эталонные напряжения, являющиеся аналоговыми эквивалентами соответствущщих базисов, на сумматоры
5 по модулю Р, где вычисляются значения Ы.,В . Полученные величины поступают на оконечный суммматор б по модулю на выходе которого имеем результат преобразования. Элемент 8 задержки задерживает управляющий сигнал запуска на узел 7 выдачи результата до окончания переходных процессов и затем разрешает считывание информации на выход 11. На этом процесс преобразования заканчивается.
Таким образом, предлагаемое устройство характеризуется высоким быстродействием. Если максимальное быстродействие базового устройства составляет P - 1 тактов преобразования, то в цифроаналоговом преобразователе процесс преобразования занимает один такт °