Устройство для исправления одиночных и обнаружения многократных ошибок
Иллюстрации
Показать всеРеферат
УСТРОЙСТВО ДЛЯ ИСПРАВЛЕНИЯ ОДИНОЧНЫХ И ОБНАРУЖЕНИЯ МНОГОКРАТНЫХ ОШИБОК по авт.св. 566375, о т л ич ающее с я тем, что, с цельюуменьшения времени исправления и ВыхоЗ обнаружения с«иибок в кодовой комбинации , в него введены второй элемент ИЛИ, элемент НЕ, при этом управляющий вход ключа соединен с дополнительным входом накопителя через введенные последовательно соединенные третий элемент ИЛИ и триггер, к второму входу которого подключен выход элемента НЕ, вход которого подключен к выходу блока обнаружения ошибок, вход которого подключен к выходу сумматора по модулю два через второй элемент ИЛИ, второй вход которого подключен к информационному входу первого элемента ИЛИ, второй вход третьего элемента ИЛИ является установочным входс л устройства. д S (Л CZ Ошибка
СОЮЗ СОВЕ(ОНИ Х
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИК и. 11 Н 04 l 1/10
ОПИСАНИЕ ИЗОБРЕТЕНИ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
Выла
„Йиибка"
ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР
ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (61) 566375 (21) 3530609/18-09 (22) 30.12,82 (46) 07.03.84. Бюл. 9 9 (72) A.И.Бецков, В.В,Ивашин, A.В.Ткаченко, Е.И.Бороденко, В.И,Стеценко, В.А.Краснобаев и A.Â.Áàëàáàíoâ (53) 621.394.147(088.8) (56) 1. Авторское свидетельство СССР
9 566375, кл. Н 04 1 1/10, 1976 .(прототип) . (54) (57) УСТРОЙСТВО ДЛЯ ИСПРАВЛЕНИЯ
ОДИНОЧНЫХ И ОБНАРУЖЕНИЯ МНОГОКРАТНЫХ
ОШИБОК по авт,св. Р 566375, о т л ич а ю щ е е с я тем, что, с целью. уменьшения времени исправления и
„„,SU„„1078655 А обн аружени я оши бок в кодовой комбинации, в него введены второй элемент
ИЛИ, элемент НЕ, при этом управляющий вход ключа соединен с дополнительным входом накопителя через введенные последовательно соединенные третий элемент ИЛИ и триггер, к второму " входу которого подключен выход элемента НЕ, вход которого подключен к выходу блока обнаружения ошибок, вход которого подключен к выходу сумматора по модулю два через второй элемент ИЛИ, второй вход которого подключен к информационному входу первого элемента ИЛИ, второй вход третьего элемента ИЛИ является установочным входом устройства.
И ф
1078655
Изобретение относится к передаче данных и может использоваться в устройствах защиты от ошибок аппаратуры передачи данных, По основному авт.св. Р 566375 известно устройство для исправления одиночных и обнаружения многократных ошибок, содержащее сумматор по модулю два, к входам которого подключены выходы накопителя и датчика одиночных ошибок соответственно, выход сум-10 матора по модулю два подключен к управляющему входу ключа через блок обнаружения ошибок, а к информационному входу ключа непосредственно, управляющий вход которого соединен с входом датчика одиночных ошибок, а также элемент ИЛИ, при этом к входу накопителя подключен выход элемента ИЛИ, к одному из входов которого подключен выход ключа, управляющий вход которого соединен с дополнительным входом накопителя Pl), Недостатком известного устройства для исправления одиночных и обнаружения многократных ошибок является низкое быстродействие, обусловленное затратой времени на формирование датчиком одиночных ошибок нулевого вектора ошибки на анализ комбинации блоком обнаружения ошибок, 30
Цель изобретения — уменьшение времени исправления и обнаружения ошибок в кодовой комбинации, Указ анная цель достигается тем,,что в устройство для исправления оди- З5 ночных и обнаружения многократных ошибок, содержащее сумматор по моду лю два, к входам которого подключены выходы накопителя и датчика одиночных ошибок соответственно, выход 40 сумматора по модулю два подключен к управляющему входу ключа через блок обнаружения ошибок, а к информацион-, ному входу ключа непосредственно, управляющий вход которого соединен 4g с входом датчика одиночных ошибок, а также элемент ИЛИ, при этом к входу н акопит еля подключен выход элемента ИЛИ, к одному из входов которого подключен выход кюцоча, управляю 50 щий вход которого соединен с дополнительным входом накопителя, введены второй элемент ИЛИ, элемент НЕ, при этом управляющий вход ключа соединен с дополнительным входом накопителя через введенные последовательно соединенные третий элемент
ИЛИ и триггер, к второму входу которого подключен выход элемента НЕ, вход которого подключен к выходу блока обнаружения ошибок, вход кото- 60 рого подключен к выходу сумматора по модулю два через второй элемент
ИЛИ, второй вход которого подключен к информационному входу первого элемента ИЛИ, при этом второй вход 65 третьего элемент а ИЛИ я нл я ется установочным входом устройства.
На чертеже представлена структурно-электрическая схема устройства для исправления одиночных и обнаружения многократных ошибок, Устройство содержит сумматор 1 по модулю два, накопитель 2, датчик 3 одиночных ошибок, ключ 4, блок 5 обнаружения ошибок, элементы
ИЛИ 6-8, элемент НЕ 9, триггер 10, установочный вход 11.
Устройство для исправления одиноч ных и обнаружения многократных ошибок работает следующим образом, В исходном состоянии на установоч ный вход 11 подается единичный сигнал, который через элемент ИЛИ 7 поступает на счетный вход триггера 10 и устанавливает его в единичное состояние. Принятая комбинация через элементы ИЛИ 6 и 8 вводится соответственно в накопитель 2 и блок 5. Во время заполнения накопителя 2 блок 5 анализирует принятую комбинацию.
При обнаружении ошибки на выходе блока 5 появляется единичиый сигнал, который через элемент ИЛИ 7 поступает на счетный вход триггера 10, триггер 10 выдает разрешающий импульс для снятия комбинации из накопителя 2 получателем и устанавливается в нулевое состояние.
Если в первом цикле проверки блок 5 обнаруживает ошибку, то на выходе блока 5 образуется нулевой сигнал, который инвертируется элементом НЕ 9, Единичный сигнал, поступая с выхода элемента HE 9 на нулевой вход триггера 10, устанавливает последний в нулевое состояние..
Далее комбинация выдается на проверку второй раз, но уже из накопителя 2 на сумматор 1, На сумматоре 1 на комбинацию накладывается вектор оши бки, формируемый датчиком 3, и результат с выхода сумматора 1 через элемент ИЛИ 8 поступает в блок 5.
При обнаружении ошибки. на выходе блока 5 вновь появляется нулевой сигнал, инвертируемый элементом НЕ 9.
Триггер 10 остается в нулевом состоянии и комбинация из накопителя 2,выдается второй раз с наложением очередного вектора одиночной ошибки и анализом в блоке 5, Процесс формирования различных векторов одиночных ошибок происходит до первого необнаружения ошибки, но не более П раз.
Если при очередной проверке ошибка в анализируемой комбинации не обнаруживается, то блок 5 выдает единичный сигнал на ключ 4 и датчик 3 непосредственно, а на счетный вход триггера 10 — через элемент ИЛИ 7.
1078655
Составитель Т.Поддубняк
Редактор С.Квятковская Техред В.Далекорей Корректор A. Зимокосов
Тираж 635 Подписное
ВНИИПИ Государственного комитета СССР по делам изобретений и открытий
113035, Иосква Ж-35, Раушская наб,, д. 4/5
Заказ 987/54
Филиал ППП Патент, г.ужгород, ул.Проектная, 4
Ключ 4 открывается, триггер 10 переходит в единичное состояние, а датчик 3 выдает вектор ошибки, аналогич- ный предыдущему. При очередной выдаче комбинации из накопителя 2 не сумматоре 1 происходит исправление ошибки. Исправленная комбинация через последовательно соединенные ключ 4 и элемент ИЛИ 6 вводится в накопитель 2 и одновременно через элемент
ИЛИ 8 в блок 5. После анализа комбинации единичный сигнал необнаружения ошибки с выхода блока 5 поступает через элемент ИЛИ 7 на счетный вход триггера 10. Триггер 10 выдает единичный импульс для снятия исправленной комбинации из накопителя 2 получателем и устанавливается в «улевое состояние, Если в течение (+1) проверок отождествления комбинации с кодовой не происходит, то блок 5 вырабаты5 вает сигнал ошибка, Технико-экономическая эффективность изобретения заключается в уменьшении времени исправления и обнаружения ошибок в кодовой комбинации, что позволяет повысить скорость передачи информации в высокоскоростных каналах передачи данных или уменьшить количество каналов при передаче одинакового обьема информации за одно и то же время.