Формирователь импульсов
Иллюстрации
Показать всеРеферат
ФОРМИРОВАТЕЛЬ ИМПУЛЬСОВ , сопержаший первый и второй транзисторы, источник опорного нагфяження , первый и второй резисторы, причем первый вывоц первого резистора соецпнен с первой шиной питания, о т и и ч а -ю щ и и с я тем, что, с цепью уменьшения искажений формы выкоцныдс импупьсоВ в него ввецены третий тр 1нзистор и циоц, аноц Которого соецинен с эмиттером третьего транзистора и является выходом формирователя, катоц циоца соединен с вторым вывоас м первого резистора, базой второго транзистора , эмиттером первого транзистора и является управляющим . входом формирователя , база первого транзистора соединена с выходом источника опорного напряжения, коллектор первого транзистора соединен с первым вьюоцом второго резистора и второй шиной ш тания, второй вывод второго резистора соединен с базой третьего транзистора и эмиттером второго транзистора, коплек- If тор которого соединен с первой швной. питания, коллектор третьего транзистора соединен с третьей шиной питания. (6 00 о 4 00
СОЮЗ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИН
418 А (19) à1)
ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР
ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21) 3473367/24-07 (22) 23.07.82 (46) 15.04.84.Бюп. % 14 (72) Г.А. Бороцин, н П. Д. Мепьников (71) Московский орцена Ленина и орцена Октябрьской Ревопюции энергетический институт (53) 621,316.722.1 (088.8i) (56) 1. Акинфиев А. Б. и.цр. Постоянные запоминающие устройства на мйкросхемах К 155РЕЗ.- Эпектронная про мышценность, 1979, % 3, с. 23-25.
2. Патент ЧССР % 163329, кп. 21Й" 37/00, 1976.
3. Авторское свицетепьство СССР
М 502500, кп. Н 03 К 17/60, 1976. (54)-(57) ФОРМИРОВАТЕЛЬ ИМПУЛЬСОВ, соцержащий первый и второй транзисторы, источник опорного напряже ния, первый и второй резисторы, причем первый вывоц первого резистора соеци3(Ю G 05 F 3/20; Н 03 К 17/60 нен с первой шиной питания, о т п ичающий с я тем,что, cöåïüþ уменьшения искажений формь1 выхоцных импупьсов, в него ввецены третий транзистор и циоц, аноц которого соецннен с эмиттером третьего транзистора и явпяется выхоцом формироватепя, катоц циоца соецннен с вторым вывоцом первого резистора, базой второго транзистора, эмиттером первого транзистора . н явпяется управпяющим -. вхоцом формироватепя, база первого транзистора соецинена с выхоцом источника опорного напряжения, коппектор первого транзистора соецинен с первым вывоцом второго резистора и второй шиной ase тания, второй вывоц второго -резистора соецинен с базой третьего транзистора и эмиттером второго транзистора, коппек тор которого соецинен с первой шиной: питания, коппектор третьего транзистора соецинен с третьей шиной питания.
10864
1
Изобретение относится к эпектротехнике и эпектронике и может быть испопьзовано цпя регупировки энергопотребления устройствами, периодически нахоцящимися в режимах "Работа и "Ожицание .
Известен формироватепь импупьсов, 1 состоящий из интеграпьных микросхем (ИМС) типа К17ОАА3 513 .
Нецостатком этого устройства явпя- 10 ется необходимость использования трех источников стабипизированного напряжения, потребпение энергии в режиме
Ожицание", невозможность обеспечить мапый цикп обращения при испопьзова- 1s нии его цпя регупировки эпектропитания в ПЗУ на ИМС с открытым коппектором.
Известен формирователь импупьсоь, содержащий цва кпюча, выхоцы которых объединены и поцкпючаются к.вывоцу 20 питания устройства, в котором регупируется энергопотребпение (2 1 .
Нецостатком такого устройства явпяется бопьшой расхоц мощности в режиме Ожицаиие, кагца поцается, хотя и пониженное, налряжение питания.
Наибопее близким к прецпагаемому ло техническому решению явпяется фор- . мироватепь импупьсов, соцержащий цва кпючевых транзистора, цьа резистора и 30 источник опорного напряжения P3)
Нецостатком известного устройства явпяется невозможность обеспечить малый пикц.обращения при регупировке электропитания в пОстоянных запоминаю 35 щих устройствах (ПЗУ) на ИМС, выхоцы которых организованы по типу открытого коппектора. Дпитепьность периоца восстановпения сигнапа на выхоце коца чиспа ИМС ПЗУ связана с тем, что поспе40 отключения ьыхоцного кпючевого транзистора спац импульса эпектропитания лринуцитепьно не формируется и наличие емкостной составпяющей в нагрузке не
ПОЭВОпяет быстро снизить амплитуду цо 45 значения, обеспечивающего отключение внутренних узпов у ИМС ПЗУ. !
1(епь изобретения - уменьшение иска.жений формы выхоцных импупьсов.
Поставпенная цепь цостигается тем, что в формироватепь импупьсоь, соцержащий первый и второй транзисторы, ис точник опорного напряжения, первый и второй резисторы, причем .Первый вывоц первого резистора соецинен с первой ши- 5 ной питания, ввецены третий транзистор и цноц, анод которого соецинен с эмиътером третьего транзистора и является
18 ьыхоцом формироватепя, катоц циоца соецинен с вторым выводом первого резистора, эмиттером первого транзиотора, базой второго транзистора соецинена с выхоцом источника опорного напряжения, коппектор первого транзистора соецинен с первым вывоцом второго резистора и второй шиной питания, второй вывоц второго резистора соецинен с базой третьего транзистора и эмиттером второго транзистора, коп ектор которого соецинен с первой шиной питания, коппектор третьего транзистора соединен с третьей шиной питания.
На фиг. 1 прецставпена принпипиапь ная схема формироватепя импупьсов; на фиг. 2 - временные циаграммы работы формироватепя.
Формироватепь соцержит первый транзистор 1, база которого соецинена с выхоцом источника 2 опорного напряжения, эмиттер первого транзистора 1 соецинен с вхоцом 3 устройства, катоцом циоца 4, базой второго транзистора 5, через первый резистор 6 с первой шицрй питания 7 и коппектором второго транзистора 5, эмиттер которого соецинен с базой. третьего транзистора 8 и через второй резистор 9 с второй ши ной питания 10, соециненной также с коллектором первого транзистора 1.
Коппектор третьего транзистора 8 соецинен с третьей шиной питания 11„ а эмиттер - с аноцом циоца 4 и является выхоцом 12 устройства, который лоцкпючается к вывоцу питания ПЗУ 13
:на ИМС, выхоца коца чиспа которого явпяется выходом ПЗУ 14 и через резистор 15 соецинен с шиной питания 16 {+5В).
Формирователь импупьсов работает спецующим образом.
На первую 7 шину питания поцается стабипизированное напряжение, на третью ll шину - выпрямпенное ипи стабилизированное напряжение. Вторая 10 шина литания заземпяется. На вхоц 3 устройства поцается, например от эпемента с открытым коплектором импупьс напряжения. Стабилизированное напряжение от источника 2 через эмиттерный повторитель l, усилительный транзис-. тор 5 поступает HB базу регупирующего транзистора 8, обеспечивая Hs выхоце 12 импульс напряжения требуемой амлпитуцы. Диоц 4 закрыт разницей напряжения. между базой транзистора 5 и эмиттером тра,изистора 8. Поспе снятия импупьса
18 4 выхоце 12 не имеет цанного и попного фронта и почти попностью повторяет вхоцной сигнап. Это обеспечивает быстрое восстановпение сигнапа на выхоце 14 коца ИМС ПЗУ 13.
Испопьзование прецпоженного устройства позвопяет в 3-3,5 раза увепи чить частоту обращения к ПЗУ.
Фиг.2
Составитепь С. Ситко
Рецактор Л. Весеповская Техрец В.,Папекорей т °
Корректор Я,Щароши
Заказ 2241/45 Тираж 842 Поцписное
ВНИИПИ Госуцарственного комитета СССР по цепам изобретений и бтк жтий
113035, Москва, Ж.-35, Раушская наб., ц. 4/5
Фипиап ППП Патент», г. Ужгороц, уп. Проектная, 4
3 10864 со вхоца 3 транзисторы S и 8 закрываются, а напряжение на выхоце 12 специт за изменением вхоцного напряжения через циоц 4. Поспе окончания импульса остаточное напряжение на выхоце 12 не превосхоцит пацения напряжения на циоце 4 и открытом перехоце управпяющего кпюча на вхоце 3. В ре.зупьтате спац выхоцного импупьса на
ЬР)е
Up(u)e
%илу gg юы м ааыв gpy ф