Устройство приведения триггера в исходное состояние
Иллюстрации
Показать всеРеферат
УСТРОЙСТВО ПРИВЕДЕНИЯ ТРИГГЕРА В ИСХОДНОЕ СОСТОЯНРге, содержащее компаратор, резистивный делитель, транзистор и два резистора, причем первый вход компаратора подключен ,к выходу резистивного делителя, который включен между шинами питания, эмиттер транзистора подключен к I r-r;f{i f j ..--. ri I . .4Йои:.1 общей шине, первые вьпзоды резисторов подключены к шине питания, а второй вывод первого резистора подключен к второму входу компаратора, отличающееся тем, что, с целью повышения надежности работы, в него введены интегратор, стабилитрон и последовательная RC -цепь, при этом катод стабилитрона соединен с вторым входом компаратора, анод стабилитрона соединен с коллектором транзистора, база которого подключе на к второму выводу второго резистора и через последовательную КС-цепь к выходу компаратора и к входу интегратора, выход которого соединен с выходной шиной.
СОЮЗ СОВЕТСНИХ
СОЦИАЛИСТИЧЕСНИХ
РЕСПУБЛИН
0Ю (19 з() Н 03 К 21/32
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
g Q:;. g1jAj ) (g .1(,«:
/«
ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССР
ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ (21) 3547538/18-21 (22) 24.01.83 (46) 07.05.84. Бюл. N - 17 (72) Г.Д.Беляев и И.Г.Фильцер (53) 621.374(088.8) (56) 1. "Электроника", 1980, 11 - 4, с.35, рис.4.
2, "Электроника", 1974, 11 - 25, с,47, рис.1 (прототип). (54)(57) УСТРОЙСТВО ПРИВЕДЕНИЯ ТРИГГЕРА В ИСХОДНОЕ СОСТОЯНИЕ, содержащее компаратор, резистивный делитель, транзистор и два резистора, причем первый вход компаратора подключен к выходу резистивного делителя, который включен между шинами питания, эмиттер транзистора подключен к
I общей шине, первые выводы резисторов подключены к шине питания, а второй вывод первого резистора подключен к второму входу компаратора, о т— л и ч а ю щ е е с я тем, что, с целью повышения надежности работы, в него введены интегратор, стабилитрон и последовательная С -цепь, при этом катод стабилитрона соединен с вторым входом компаратора, анод стабилитрона соединен с коллектором транзистора, база которого подключена к второму выводу второго резистора и через последовательную
11Ñ-цепь к выходу компаратора и к входу интегратора, выход которого соединен с выходной шиной.
109)3ч5
Изобретение может быть исполь- зовано в цифровой аппаратуре, в частности в цифровой аппаратуре, к которой предъявляется требование готовности к работе сразу после установления напряжения питания и в которой недопустима неправильная работа из— за помех по цепи питания, Известно устройство приведения триггерной системы в исходное состояние, содержащее резистор, один вывод которого подключен к шине питания, а другой — к входу "Сброс" триггерной схемы и выводу конденсатора, другой вывод которого подключен к общей шине jlj.
Недостатком известного устройства является то, что при кратковременном провале напряжения питания ниже допустимого уровня устройство не формирует импульса сброса, что снижает его функциональные возможности, Наиболее близким к предлагаемому по технической сущности является устройство, которое содержит дна комнаратора и вентиль с выходным .транзистором, при этом первый вход .первого компаратора соединен с выходом резистивного делителя, включенного между шинами питания, второй вход первого компаратора через резистор подключен к шине питания, а через параллельную RC цепочку — к общей шине, выход первого компаратора соединен через резистор с шиной питания и непосредственно с входом вентиля и выходным транзистором, коллектор которого соединен через резистор с шиной питания, через кон— денсатор — с общей шиной и непосредственно с первым входом второго ком— паратора, второй вход которого подключен к выходу резистивног0 делите— ля, включенного между шинами, а выход второго компаратора через ре— зистор соединен с шиной питания и непосредственно с выходом устройства приведения триггерной системы в исходное состояние (2) .
Недостатком такого устройства является то, что при кратковременном провале напряжения питания из-за того, что конденсатор„ подключенный к первому входу второго компаратора, разрядится до потенциала второго входа этого компаратора или близкого к нему значения, на выходе
30 входу компаратора, введены интегратор, стабилитрон и последовательная
RC-цепь, при этом катод стабилитрона соединен с вторым входом ком35 паратора, анод стабнлитрона соединен с коллектором транзистора, база которого подключена к второму выводу второго резистора и через последовательную RC-цепь подключена к выходу компаратора и входу инте— гратора, выход которого соединен с выходной шиной.
20 второго компаратора может сформироваться импульс сброса, неполный по амплитуде и короткий по длительности. Воздействие такого неполного по амплитуде или короткого по длительности импульса и цепи сброса триггерной схемы может принести к тому, что часть триггерон триггерной схемы будет установлена н исходное состояние, а часть — нет.
Таким образом, устройство приведения триггерной схемы н исходное состояние может работать ненадежно.
Цель изобретения — повышение надежности работы устройства приведения триггера н исходное состояние.
Поставленная цель достигаетея тем, что н устройство приведения триггера в исходное состояние, содержащее компаратор, резистивный делитель, транзистор и два резистора, первый вход компаратора подключен к выходу резистинного делителя, который включен между шинами пи тания, эмиттер транзистора подключен к общей шине, первые выводы резисторов подключены к шине питания а второй вывод первого резистора подключен к второму
На чертеже представлена схема устройства приведения триггерной системы в исходное состояние.
Устройство приведения триггера н исходное состояние служит компа— ратор 1, первый вход которого подключен к вьгходу резистинного делителя 2,включенного между шинами питания,второй вход компаратора 1 подключен через пенный резистор 3 к шине питания и непосредственно к катоду стабилитрона ч, анод которого подключен к коллектору транзистора 5, эмиттер которого соединен с обшей шиной,база транзистора 5 через второй резистор 6 соединена с шихтой пчта—
345 4
ВНИИПИ Saias 3100/54
Тирах 862 Подписное
Филиал ППП "Патент", г.ужгород, ул.Проектная, 4
3 1 091 ния и через последовательную RC-цепь с выходом компаратора 1 и входом интегратора 8, выход которого соединен с выходной шиной (со входом начальной установки триггера 9).
Предлагаемое устройство работает следующим образом, В процессе нарастания напряжения питания потенциал на входе компаратора I, подключенном к стабилитрону Ip
4, вышее, чем потенциал на входе компаратора 1, подключенном к выходу резистивного делителя 2, и поэтому на входе начальной установки триггера 9 имеется низкий потенциал сброса, По мере нарастания напряжения питания стабилитрон 4 пробивается и потенциал на его катоде перестает изменяться, в то время как потенци— ал на выходе резистивного делите- 2р ля 2 продолжает расти. Когда потенциал на выходе -.е стивного делителя 2 оказывается больше, чем на катоде стабилитрона 4, происходит скачкообразное изменение потенциала на выходе компаратора 1 и,следовательно, исчезновение потенциала сброса на входе начальной установки триггера 9. В течение всего времени нарастания напряжения питания транзис- 3р тор 5 открыт и насыщен, а конденсатор последовательной RC-цепочки 7 разряжен. При положительном скачке напряжения на выходе компаратора 1 по окончании сброса транзистор 5
35 тем более остается включенным.
При кратковременном провале напряжения питания ниже допустимого уровня потенциал на выходе резистивного делителя 2 падает ниже по- 4Р тенциала на катоде стабилитрона 4, вследствие чего на выходе компаратора 1 сразу появляется низкий потенциал.При этом отрицательный перепад напряжения через последовательную 45
RC-цепочку 7 поступает в базу транзистора 5 и запирает его тем самым потенциал на катоде стабилитрона 4 становится еще более положительным в сравнении с потенциалом на выходе 50 резистивного делителя 2, чем поддерживается низкий потенциал на выходе компар атор а 1 . С некоторой sa ge ржкой потенциал сброса появляется на выходе интегратора 8. Теперь начинается заряд конденсатора последовательной
RC-цепочки 7 через резистор этой цепочки, второй резистор 6 и выходное сопротивление компаратора 1. При этом потенциал в базе транзистора
5 становится более положительным и в конце концов транзистор 5 открывается, потенциал на катоде стабилитрона 4 становится меньше потенциала на выходе резистивного делителя 2, вследствие чего потенциал на выходе компаратора 1 становится положительным, а потенциал сброса на выходе интегратора 8 исчезает.
Если провал напряжения питания настолько мал по длительности, что отрицательный импульс на выходе компаратора 1 не запирает транзистор
5, то благодаря интегратору 8 на входе начальной установки триггера
9 не появляется никакого импульса сброса. Таким образом, на входе начальной установки триггера исключено формирование импульсов сброса, неполных по амплитуде и коротких по длительности, и тем самым исключена возможность ненадежной работы триггерной схемы иэ-за цепи сброса.
В качестве компаратора напряжения могут быть использованы операционный усилитель или токораэностный усилитель (усилитель Нортона).
Применение устройства позволяет исключить формирование в цепи с. роса импульсов, неполных по амплитуде и коротких по длительности. Кроме тоro, при включении напряжения питания импульс сброса формируется устройством с самого начала и его формирование прекращается сразу после достижения напряжением питания рабочего напряжения, т.е. предлагаемое устройство является быстродействующим при включении питания.
Реализация устройства позволит повысить надежность цифровой аппаратуры вследствие исключения возможности сброса части элементов памяти триггера.