Устройство для регистрации информации

Иллюстрации

Показать все

Реферат

 

УСТРОЙСТВО ДЛЯ РЕГИСТРАЦИИ ИНФОРМАЦИИ, содержащее блок памяти, .(ещифратор, знаковый индикатор, второй дешифратор, графический индикатор , первый и второй счетчики, делитель частоты, одновибратор, первый фазосдвигающий блок, первый элемент И, коммутатор, регистр, выходы которого соединены с входами знакового индикатора, входы группы регистра соединены с выходами коммутатора, входы первой группы которого соединены с входами первого дешифратора и выходами блока памяти, входы группы которого являются входами группы устройства, выходы первого дешифратора соединены с входами первой группы графического индикатора, входы второй группы которого соединены с выходами второго дешифратора, входы последнего соединены с выходами первого счетчика, вход которого соединен с выходом первого элемента И, выход второго счетчика соединен с входом делителя частоты, входом одновибратора и входом регистра, вход второго-счетчика соединен с выходом первого фазосдвигающего блока, второй вход которого соединен с выходом - делителя частоты, третий и четвертый входы первого фазосдвигающего блока являются соответственно первым и вторым входами устройства, отличающееся тем, что, с целью увеличения объема регистрируемой информации, в него введены третий и четвертый счетчики, второй фазосдвигающий блок, второй элемент И, триггер , первый вход которого соединен с выходом старшего разряда первого i счетчика, второй вход триггера соединен с выходом третьего счетчика, вход которого соединен с выходом второго элемента И, вторым входом рторого фазосдвигающего блока и первым входом первого элемента И, второй вход которого соединен с выходом триггера, первьш вход второго элемено со ю та И является третьим входом устройства , второй вход второго элемента И соединен с выходом одновибратора, О вход блока памяти соединен с первым вхооэ дом первого фазосдвигающего блока,выходом второго фазосдвигающего блока и входом четвертого счетчика, выходы которого соединены с входами второй группы коммутатора, выход делителя частоты соединен с первым входом второго фазосдвигающего блока, третий и четвертый входы которого являются соответственно четвертым и пятым ;входами устройства.

союз сов=тсних социмистичксних

РеспуБлин

С 06 К 15/14 (21) 3468115/18-24 (22) 09.07.82 (46) 15.05.84. Бюл. Ф 18 (72) В.В. Неугасимов (53) 681 327.522(088.8) (56) 1. Кульман. Управляющая схема для твердотельных матричных устройств отображения аналоговых сигналов.—

"Электроника", 1972, Р 9.

2. Авторское свидетельство СССР

У 516070, кп. С 06 К 15/18, 1973 (прототип). (54)(57) УСТРОЙСТВО ДНЯ РЕГИСТРАЦИИ

ИНФОРМАЦИИ, содержащее блок памяти,,цешифратор, знаковый индикатор, второй дешифратор, графический индикатор, первый и второй счетчики, делитель частоты, одновибратор, первый фазосдвигающий блок, первый элемент

И, коммутатор, регистр, выходы которого соединены с входами знакового индикатора, входы группы регистра соединены с выходами коммутатора, входы первой группы которого соединены с входами первого дешифратора и выходами блока памяти, входы группы которого являются входами группы устройства, выходы первого дешифратора соединены с входами первой группы графического индикатора, входы второй группы которого соединены с выходами второго дешифратора, входы последнего соединены с выходами первого счетчика, вход которого соединен с выходом первого элемента И, выход второго счетчика соединен с . входом делителя частоты, входом одновибратора и входом регистра, вход второго счетчика соединен с выходом первого фазосдвигающего блока, второй вход которого соединен с выходом делителя частоты, третий и четвертый входы первого фазосдвигающего блока являются соответственно первым и вторым входами устройства, о т л ич а ю щ е е с я тем, что, с целью увеличения объема регистрируемой информации, в него введены третий и четвертый счетчики, второй фазосдвигающий блок, второй элемент И, триггер, первый вход которого соединен с выходом старшего разряда первого счетчика, второй вход триггера сое- щ динен с выходом третьего счетчика, вход которого соединен с выходом второго элемента И, вторым входом второго фазосдвигающего блока и первым входом первого элемента И второй

Ф вход которого соединен с выходом триггера, первый вход второго элемента И является третьим входом устройства, второй вход второго элемента Ж

И соединен с выходом одновибратора, Ю вход блока памяти соединен с первым вхо- Ql дом первого фазосдвигающего блока, выхо- ©А,) дом второго фазосдвигающего блока и входом четвертого счетчика, выходы которого соединены с входами второй группы коммутатора, выход делителя частоты соединен с первым входом второго фазосдвигающего блока, третий и четвертый входы которого являются соответственно четвертым и пятым входами устройства.

3С 92537

Изобре гение предназначено для использования в информационно-измерительной технике и может быть испольэовано для визуального исследования формы однократных и периодических 5 сигналов и измерения их параметров.

Известно устройство для цифровой регистрации, содержащее аналого-цифровой преобразователь, блок памяти, дешифратор и матричную панель С1 3.

Недостатком указанногс устройства является низкая точность оценки амплитудных и време х параметров исследуемых сигналоп, так как измерения проводятся прямо на экране

15 матричной панели, и на рсзультаты измерений влияют субъективные факторы, свойственные оператору.

Наиболее близким по тех)п3ческой

26 сущности является цифровои регистратор, содеря(ащий блок памяти, первый дешифратор, знаковый индикатор, второй дешифратор, графическии индикатор, первый и второй счетчики, 25 делитель частоты, одновибратор, первый фазосдвигающий блок, первый элемент И, коммутатор, регистр, выходы которого соединены с входами знакового индикатора, входы группы регист-. ра соединены с выходами коммутатора, входы IepBoH гpjirrrbl кОтОрого соедл иены с входами первого дешнфратора и BbrzopGM I блока Г3амятч входы груг)п 3 яв ляются входами группь3 устройства, выходы первого, ешифратора соедиHcHbl 35

СО ВХОдаМИ ПЕрВОй ГруППЫ Грег„. -.ИЧЕСКОГО индикатора, входы второй группы которого соединены с выхоцами второго дешифратора, входы которого соедй,нены с выходами первого счетчика„ вход которого соединен с выходом

)первого элемента И, первым входом первого фазосдвигающего блока и входом блока памяти выход второго счетчика соединен с входом делителя час- 45 таты, входом регистра и входом од-новибратора, вход второго счетчика соединен с выходом первого фазосдьигающего блока, второй вход которого соединен с выходом делителя 3астоть3, 5О третий и четвертый входы первого фазосдвигающего блока являются соот"{ ветственно первым и вторым входами устроиства, второй вход первого элемента И является четвертым входом 55 устройства (2 3.

Недостатками данного цифрового регистратора являются невысОкая информационная емкость и точность

Оце)п(и временных характеристик исследуемого процесса, ограниченные информационной возможностью матричной панели, так как считывание в цифровой форме амплитудных и временных характеристик возможно только

B пределах информационной емкости матричной панели, чем ограничена емкость памяти.

Цель изобретения — увеличение объема регистрируемой информации и повышение точности измерений временных параметров исследуемых процессов.

Поставленная цель достигается тем, что в цифровой регистратор, содержащий блок памяти, первый дешифратор, энаковь)й индикатор, второй дешифратор, графический индикатор, первый и второй счетчики, делитель частоты, одновибратор, первый фазосдвигающий блок, первый элемент И, коммутатор, регистр, выходы которого соединены с входами знакового индикатора, входы группы регистра соединены с выходами коммутатора, входы первой группы которого соединены с входами первого дешифратора и выходамlr блока памяти, входы группы которого явля)отся входами группы устройства, выходы первого дешифратора coeqHHeHbr co входами первой группы графического индикатора, входы второй группы которого соединены с выходами второго дешифратора, входы по следнего соединены с выходами первого счетчика, вход которого соединен с выходом первого элемента И, выход второго счетчика соединен с входом делителя частоты, входом одновибратора и входом регистра, вход второго счетчика соединен с выходом первого фазосдвигающего блока, второй вход которого соединен с выходом делителя частоты, третий и четвертый входы первого фазосдвигающего блока являются соответственно первым и вторым входами устройства, дополнительно введень3 третий и четвертый счетчики, второй фазосдвига)ощий блок, второй элемент И, триггер, первый вход которого соединен с выходом старшего разряда первого счетчика, второй вход триггера соединен с выходом третьего счетчика, вход которого соединен с выходом второго элемента И,. вторым входом второго фаз 1092 зосдвигающего блока и первым входом первого элемента И, второй вход которого соединен с выходом триггера, первый вход второго элемента И является третьим входом устройства, второй вход второго элемента И соединен с выходом одновибратора, вход блока памяти соединен с первым входом первого фазосдвигающего блока, выходом второго фазосдвигающего блока и входом четвертого счетчика, выходы которого соединены с входами второй группы коммутатора, выход делителя частоты соединен с первым входом второго фазосдвигающего блока, третий и четвертый входы которого являются соответственно четвертым и пятым входами устройства.

На чертеже показана блок-схема устройства для регистрации информации.

Устройство содержит знаковый индикатор 1, блок 2 памяти, первый дешифратор 3, графический индикатор

4, первый счетчик 5, второй дешифра- 2 тор 6, четвертый счетчик 7, второй счетчик 8, третий счетчик 9, первый элемент 10 И, триггер 11, второй фазосдвигающий блок 12, делитель 13 частоты, первый фазосдвигающий блок 14, одновибратор 15, второй элемент 16 И, коммутатор 17, регистр

18.

Устройство работает следующим образом. 35

Коды мгновенных значений входного сигнала с темпом выборки, заданным оператором, поступают в блок 2 памяти. По окончании записи, когда

1вся емкость блока 2 памяти заполнена 40 кодами мгновенных значений исследуемого сигнала, коды со скоростью, определяемой быстродействием графического индикатора 4 (при использовании газоразрядной индикаторной панели 45 скорость равна 5000 отсчетов/с), подаются через первый дешифратор 3 на графический индикатор 4, подключая тем самым соответствующую горизонталь ную шину графического индикатора 4 50 к одному полюсу источника питания.

Развертка изображения по горизонтали на экране графического индикатора 4 осуществляется с помощью первого счетчика 5 и второго дешифратора 6, SS подсоединяющего последовательно друг за другом вертикальные шины графического индикатора 4, соответствующие

537 4 номеру выборки, с тем же темпом

5000 отсчетов/с (5р = 5 кГц). В результате на экране графического индикатора 4 светящаяся точка, образовавшаяся в перекрестии горизонтальной и вертикальной шин, перемещается по экрану графического индикатора

4 в соответствии с формой входного сигнала.

Повышение точности измерения временных характеристик и информационной емкости устрйоства достигается увеличением емкости памяти блока 2 памяти по сравнению с информационной возможностью графического индикатора 4. При этом погрешность измерения абсциссы, определяемая дискретностью графического индикатора 4 определяется формулой где и — емкость памяти блока 2 памяти, бит.

Код абсциссы, соответствующий точке сигнала, формируется на выходе четвертого счетчика 7. Таким образом, каждому положению точки сигнала соответствует код ординаты на выходе блока 2 памяти (У) и код абсциссы на выходе четвертого счетчика 7 (Х).

Длл измерения координат любой точки исследуемого сигнала формируется маркер-точка повышенной яркости свечения на экране графического индикатора 4, которая образуется за счет того, что развертка на несколько периодов частоты останавливается.

Второй счетчик 8, третий счетчик 9, четвертый счетчик 7 и первый счетчик ,5 переключаются с частотой р син" хронно и синфазно, однако поскольку емкость первого счетчика 5 (равная

М, т.е. количеству вертикальных шин графического индикатора 4) меньше ем кости счетчиков 7,8 и 9 (емкость их одинакова и равна N ), то после М периодов частоты fo вход первого счетчика 5 блокируется с помощью первого элемента И 10 и триггера 11.

Следовательно, на экран графического индикатора 4 выводится лишь часть информации, записанной в блок 2 памяти. Для того, чтобы оператор имел возможность выставить маркер в нужной точке исследуемого сигнала, записанного в блок 2 памяти, необходимо смещение изображения с тем, чтобы

1092 любой участок записанного в блок 2 памяти сигнала можно было вывести на экран графического индикатора

Достигается это смещение с помощью второго фазосдвигающего блока 12, при этом рассинхронизируется работа первого счетчика 5 и третьего счетчика 9 относительно второго счетчика 8 и четвертого счетчика 7. При поступлении на второй фазосдвигающий блок

12 сигнала "Вправо" и импульса с выхода делителя 13 частоты этот второй фазосдвигающий блок 12 не пропускает один период частоты на второй счетчик 8 (через первый фазосдвигающий блок 14), четвертый счетчик 7 и блок

2 памяти. Таким образом, состояние первого счетчика 5 и третьего счетчика 9 опережает состояние второго счетчика 8 и четвертого счетчика 7 >0 на одну единицу и изображение на экране графического индикатора 4, а также маркер смещаются на одну координату вправо. При поступлении на второй фазосдвигающий блок 12 сигнала "Влево" и импульса с выхода делителя 13 частоты второй фазосдвигающий блок 12 добавляет один импульс в последовательность импульсов частоты, приходящих на ЗО входы второго счетчика 8, четвертого счетчика 7 и блока 2 памяти, вызывая смещение изображения и маркера на одну координату влево на экране графического индикатора 4.

Делитель 13 частоты служит для снижения скорости смещения изображения и маркера. Емкость второго счетчика

8 равна емкости третьего счетчика 9и четвертого счетчика 7, а также ем- щ костЛ блока 2 памяти, что создает возможность измерения в любой точке

537 исследуемого сигнала, записанного в блок 2 памяти. Формируется маркер с помощь:) второго счетчика 8 и одновибратора 15. На выходе второго счетчика 8 формируется импульс, соответствующий одному его состоянию, например нулевому. Этот импульс запускает одновибратор 15, который вырабатывает импульс, запирающий второй элемент И 16 на несколько периодов частоты 1 . Если второй фазосдвигающий блок l2 осуществляет смещение изображения вместе с маркером, то первый фазосдвигающий блок 14 осуществляет смещение только маркера. Ввиду того, что емкость блока 2 памяти превышает емкость первого счетчика 5, возможно исчезновение маркера с экрана графического индикатора 4. В этом случае информацию о местоположении маркера на исследуемом сигнале несет знаковый индикатор 1, указывая координату маркера.

В зависимости от сигнала У или Х, который подан на управляющие входы коммутатора 17, на входы группы регистра 18 поступает последовательность кодов, соответствующих ординате или абсциссе процесса. Импульс маркера, появившись на выходе второго счетчика 8, разрешает запись кода в регистр 18. Таким образом„ на знаковом индикаторе 1 всегда высвечивается одна из координат маркера.

Таким образом, преимуществами данного устройства являются возможность значительного увеличения информационной емкости устройства и значительное увеличение точности измерения временных параметров.

1092537

Тираж 699 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Заказ 3257/34

Филиал ППП "Патент", г. Ужгород, ул. Проектная, 4

Составитель Н.Максимов

Редактор А.Долинич Техред Ж.Кастелевич Корректор Г.Решетняк