Дифференциальный усилитель
Иллюстрации
Показать всеРеферат
1.ДИФФЕРЕНЦИАЛЬНЫЙ УСИЛИТЕЛЬ по авт. св. № 564710, отличающийся тем, что, с целью повышения быстродействия, в него введены первый и второй биполярные тран зисторы одной структуры, полевой транзистор и резистор, при этом база первого биполярного транзистора соединена с эмиттером второго биполярного транзистора и нагрузкой одного плеча п-го дифференциального касксща, а эмиттер первого биполярного транзистора - с базой второго биполярного транзистора и нагрузкой другого плеча п-го дифференциального каскада, между входами первого дифференциального каскада включен канал полевого транзистора, затвор которого через резистор соединен с соответствующей шиной источника питания и непосредственно с коллекторами первого и второго биполярных транзисторов. 2. Усилитель по п. 1, отличающий с я тем, что, с целью увеличения входного сопротивления, один из входов первого дифференциального каскада через введенный повторитель, выполненный на операционном усилите (Л ле, соединен с соответствующим выводом канала полевого транзистора. САЗ
СО)ОЭ СОВЕТСКИХ
СОЦИАЛ ИСТИЧЕСНИХ
РЕСПУБЛИК (19) (11) 3(51) Н 03 F 3 45
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
К ABTOPCKOMY СВИДЕТЕЛЬСТВУ
ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР
ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И OTHPblTHA (61) 564710 (21) 3461495/18-09 (22) 05.07.82 (46) 15,05.84. Бюл. )) 18 (72) В.И. Матвиив, И.В. Мелихов, М.Г.Рылик и F..М. Шевчук (53) 621.375 ° 024(088.8) (56) 1. Авторское свидетельство СССР
)) 564710, кл. Н 03 F 3/45, 1977. (54) (57) 1.ДИФФЕРЕНЦИАЛЬНЫИ УСИЛИТЕЛЬ по авт. св. Р 564710, о т л ич а ю шийся тем, что, с целью повышения быстродействия, в него введены первый и второй биполярные тран". зисторы одной структуры, полевой транзистор и резистор, при этом база первого биполярного транзистора соединена с эмиттером второго биполярного транзистора и нагрузкой одного плеча и-го дифференциального каскада, а эмиттер первого биполярного транзистора — с базой второго биполярного транзистора и нагрузкой другого плеча и-го дифференциального каскада, между входами первого дифференциального каскада включен канал полевого транзистора, затвор которого через резистор соединен с соответствующей шиной источника питания и непосредственно с коллекторами первого и второго биполярных транзисторов.
2. Усилитель по и. 1, о т л и ч аю шийся тем, что, с целью увеличения входного сопротивления, один из í".îäîâ первого дифференциального каскада через введенный повторитель,. выполненный на операционном усилителе, соединен с соответствующим выводом канала полевого транзистора.
С:
1 092703
Составитель B. Серов
Техред O.éåöå Корректор В.Бутяга
Редактор Т.Парфенова
Заказ 3275/43 Тираж 862 Подписное
ВНИИПИ Государственного комитета СССР по делам изобретений и открытий
113035, Москва, Ж-35, Раушская наб., д. 4/5
Филиал ППП Патент, r.Óæãîðîä, ул.Проектная,4
Изобретение относится к радиотехнике.
По основному авт. св. Р 564710 известен дифференциальный усилитель, еодержащнй и последовательно соединенных дифференциальных каскадов с симметричным входом и симметричным выходом (1).
Недостатком известного дифференциального усилителя является низкое быстродействие. 10
Цель изобретения - повышение быстродействия и увеличение входного сопротивления.
Для достижения цели в дифференциальный усилитель введены первый и 5 второй биполярные транзисторы одной структуры, полевой транзистор и резис-. тор, при этом база первого биполярного транзистора соединена с эмиттером второго биполярного транзистора и на-2р грузкой одного плеча l1-го дифференциального каскада, а эмиттер первого биполярного транзистора — с базой второго биполярного транзистора и нагрузкой другого плеча и-го дифференциального каскада, между входами
25 первого дифференциального каскада включен канал полевого транзистора, затвор которого через резистор соединен с соответствующей шиной источника питания и непосредственно с кол лекторами первого и второго биполярных транзисторов.
Один иэ входов первого дифференциального каскада через введенный повторитель, выполненный на операци- 35 онном усилителе, соединен с соответ« ствующим выводом канала полевого транзистора.
На чертеже представлена принципиальная электрическая схема предлагае- 4р мого дифференциального усилителя.
Дифференциальный усилитель содержит и-дифференциальных каскадов 1 с симметричным входом и симметричным выходом, первый и второй биполярные транзисторы 2 и 3, полевой транзистор 4, резистор 5 и повторитель 6.
Дифференциальный усилитель работает следующим образом.
Входной сигнал подается между входами первого дифференциального каскада l, далее усиливается последующими дифференциальными каскадами 1 и снимается между нагрузками в плечах п-го дифференциального каскада 1.
При малых входных сигналах первый . и второй биполярные транзисторы 2 и
3 закрыты, полевой транзистор 4 находится в режиме отсечки. При больших входных сигналах на выходах и-го дифференциального каскада появляется разность напряжений, которая в зависимости от знака открывает первый или второй биполярные транзисторы 2 и 3. Соответственно открЫвается полевой транзистор 4, который шунтирует входы первого дифференциального каскада 1 и уменьшает размах входного сигнала. В результате этого дифференциальные каскады 1 в насыщение не входят. В момент открывания полевого транзистора 4 уменьшается входное сопротивление первого дифференциального каскада. Для увеличения входного сопротивления по одному из входов введен повторитель 6, выполненный на операционном усилителе, при этом входное сопротивление определяется входным сопротивлением первого дифференциального каскада 1 и входным сопротивлением повторителя 6.
Положительный эффект от внедрения предлагаемого дифференциального уси лителя заключается в следующем: повышается быстродействие дифференциального усилителя при работе его в режиме компаратора за счет устранения насыщения дифференциальных каскадов и повышается входное сопротивление в режиме ограничения входного сигнала эа счет включения повторителя.