Устройство групповой тактовой синхронизации (его варианты)
Иллюстрации
Показать всеРеферат
1 .Устройство групповой тактовой синхронизации, содержащее коммутатор, входы которого являются информационными входами устройства, генератор тактовых импульсов, фазовый дискриминатор и счетчик кода времени, к вхвпу I которого подключен первый выход генер тора тактовых импульсов,о т л и ч а ющ е е с я тем, что, с целью сокращения времени вхождения в синхронизм, введены последовательно соединенные сумматор кода времени, блок пaмяtи и регистр, и также датчик констант, счетчик адреса, элемент НЕ и последовательно соединенные блок сдвига, полусумматор и элемент И, выход которого подключен к входу записи блока , памяти, второй выход элемента И объединен с входом записи блока сдвига и является входом записи устройства,при этом второй выход генератора тактовых импульсов подключен к входам счетчика адреса и элемента НЕ, выход которого подключен к тактовым входам блр-. ка сдвига и регистра,а выход счетчика адреса подключен к адресным входам коммутатора, блока памяти и блока сдвига, к информационному входу которого и к информационному входу полусумматора подключен ВЫХ9Д коммутатора , причем выход полусумматора подключен к тактовым входам фазового дискриминатора, к вторым входам которого подключены инверсные выходы счетчика кода времени, прямые выходы которого подключены к входам текущего кода времени сумматора кода времени к входам констант которого подключены выходы датчика констант, причем выходы фазового дискриминатора и полусумматора являются выходами устройства. (Л 2. Устройство групповой тактовой синхронизации, содержащее коммутатор, . входы которого являются информационными входами устройства, генератор тактовых импульсов, фазовый дискриминатор и счетчик кода времени, к входу которого подключен .первый выход генера- . вора тактовых импульсов, отличаю ющееся тем,что с целью сокращения времени вхождения в синхронизм и повьшения помехоуст1ойчивости, СП введены узел устранения дроблений, о последовательно соединенные сумматор кода времени, блок памяти и регистр, а также датчик констант, элемент НЕ, счетчик адреса и последовательно соединенные блок сдвига, полусумматор и элемент И, выход которого подключен к -ВХОДУ записи блока памяти, второй вход элемента И объединен с входами записи бло1ка. сдвига и узла устранения дроблений и является входом записи устройства,при этом второй выход генератора тактовых импульсов подключен
СООЭ СОВЕТСНИХ
СОЦИАЛИСТИЧЕСНИХ
РЕСПУБЛИН
O% (И) уцди Н 04 L 7/02
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
Н АВТОРСКОМУ СВИДЕТЕЛЪСТВУ
13,, д
I ÎÑÓÄÀÐÑÒ8ÅHÍÛÉ КОМИТЕТ СССР
IlO ДЕЛ4М ИЗОБРЕТЕНИЙ И ОТНРЬГГИЙ (21) 3395014/18-09 (22) 08.02,82 (46) 07.06.84 Бюп. Ф 21 (72) Г.М.Вагина, А,С.Горин, E.Ю.Шапиро, Ю.И.Меланьин и В.П.Чуркин (53)621.394.662(088.8) (56) I. Мартынов Е.М. Синхронизация в системах передачи дискретных сообщений. М., "Связь", 1972, с.53 °
2. Авторское свидетельство СССР
Ф 646453, кл. Н 04 L 7/02, 1977 (прототип). (54) УСТРОЙСТВО ГРУППОВОЙ ТАКТОВОЙ
СИНХРОНИЗАЦИИ (ЕГО ВАРИАНТЫ). (57). 1.Устройство групповой тактовой синхронизации, соцержащее коммутатор, входы которого являются информационными входами устройства, генератор тактовых импульсов, фазовый дискримиЙатор и счетчик кода времени, к вхбду которого подключен первый выход генератора тактовых импульсов,о т л и ч а ющ е е с я тем, что, с целью сокращения времени вхождения в синхронизм, введены последовательно соединенные сумматор кода времени, блок памяти и регистр, а также датчик констант, счетчик адреса, элемент НЕ и последовательно соединенные блок сдвига, полусумматор и элемент И, выход, которого подключен к входу записи блока памяти, второй выход элемента И объединен с входом записи блока сдвига и является входом записи устройства,при этом второй выход генератора тактовых импульсов. подключен к входам счетчика адреса и элемента НЕ, выход которого подключен к тактовым входам бло-. ка сдвига и регистра,а выход счетчика адреса подключен к адресным входам коммутатора, блока памяти и блока сдвига, к информационному входу которого и к информационному входу полусумматора подключен выход коммутатора, причем выход полусумматора подключен к тактовым входам фазового дискриминатора, к вторым входам которого подключены инверсные выходы счетчика кода времени, прямые выходы которого подключены к входам текущеI го кода времени сумматора кода времени к входам констант которого подключены выходы датчика констант, причем выходы фазового дискриминатора и полусумматора являются выходами I устройства.
2. Устройство групповой тактовой синхронизации, содержащее коммутатор,, входы которого являются информационными входами устройства, генератор тактовых импульсов, фазовый дискриминатор и счетчик кода времени, к входу которого подключен первый выход генераеора тактовых импульсов, о т л и ч аю щ е е с я тем,что с целью сокращейия времени вхождения в синхронизм и повышения помехоустойчивости, введены узел устранения дроблений, последовательно соединенные сумматор кода времени, бйок памяти и регистр, а также датчик констант, элемент Н5, счетчик адреса и последовательно соединенные блок сдвига, полусумматор и элемент И, выход которого подключен.к .входу записи блока памяти, второй вход элемента И объединен с входами записи блока. сдвига и узла устранения дроблений и является входом записи устройства,при этом второй выход генератора тактовых импульсов подключен
1096760 к входам счетчика адреса и элемента НЕ, выход которого подключен к тактовым входам блока сдвига, регистра и узла устранения дроблений, а выход счетчика адреса подключен к адресным входам коммутатора, блока памяти, узла устранения дроблений и блока сдвига, к информационному входу которого, а также к информационному входу полусумматора подключен выход узла устранения. дроблений, к информационному входу которого подключен выход коммутатора, причем выход коммутатора подблючен к тактовым входам фазового дискриминатора, к вторым входам которого подключены инверсные выходы счетчика кода времеИзобретение относится к связи и может быть применено для согласования работы многоканального приемника с удаленными передатчиками, Известно .устройство групповой так-. 5 товой синхронизации, содержащее задающий генератор, промежуточный преоб разователь, первый вход которого соединен с выходом задающего генератора, второй вход — с выходом управляю- 1О щего элемента, а выход — с входом дискриминатора, другой вход которого подключен к входу устройства, а выход — к входу управляющего элемента(1).
Недостатком устройства является 1S сложность его построения, так как оно имеет индивидуальное оборудование на каждый канал (промежуточные преобразователи и управляющие элементы).
Наиболее близким к предлагаемому 2О является устройство групповой тактовой синхронизации, содержащее коммутатор,входы которого являются информационными входами устройства, генератор тактовых импульсов, фазовый дискрими- И натор и счетчик кода времени, к .входу которого подключен генератор тактовых импульсов(2).
Недостатками известного устройства групповой тактовой синхронизации ЗО являются достаточно большое время вхождения в сннхронизм, так как синхронизация осуществляется поочередно по каждому каналу, и низкая помехоусни, прямые выходы которого подключены к. входам констант которого подключены выходы датчика констант, причем выходы фазового дискриминатора являются выходами устройства.
Э. Устройство по п.2, о т л н ч аю щ е е с я тем, что узел устранения дроблений содержит ю блоков сдвига. объединенных по входам адреса и тактовым входам, причем выход каждого блока подключен к информационному входу последующего блока сдвига и к соответствующему входу сумматора, выход которого является выходом узла устранения дроблений, информационным входом которого является информационный вход первого блока сдвига. тойчивость в виду того, что синхронизация в пределах сообщения присутствует только для одного канала, информация остальных каналов не синхрониэируется и соответственно будет рассогласование работы приемника с удаленным передатчиком, и следовательно, снижение помехоустойчивости принимаемой информации.
Цель изобретения — сокращение времени вхождения в синхронизм, а также повышение помехоустойчивости.
Указанная цель достигается тем, что в устройство групповой тактовой синхронизации, содержащее коммутатор, входы которого являются информационными входами устройства, генератор тактовых импульсов, фазовый дискриминатор и счетчик кода времени, к входу которого подключен первый выход генератора тактовых импульсов, введены последовательно соединенные сумматор кода времени, блок памяти и регистр, а также датчик констант, счетчик адреса, элемент НЕ и последовательно соединенные блок сдвига, полусумматор и элемент И, выход которого подключен к входу записи блока памяти, второй вход элемента И объединен с входом записи блока сдвига и является входом записи устройства, при этом второй выход генератора тактовых импульсов подключен к входам счетчика адреса и элемента НЕ, выход которого
3 подключен к тактовым входам блока .сдвига и регистра, а выход счетчика .дреса подключен к адресным входам коммутатора, блока памяти и блока сдвига, к информационному входу которого Й к: 5 информационному входу полусумматора подключен выход коммутатора, причем выход полусумматора подключен к тактовым входам фазового дискриминатора, к вторым входам которого подключены инверсные выходы счетчика кода времени, прямые выходы которого подключены к входам текущего кода времени сумматора кода времени, к входам констант которого подключены 15 выходы датчика констант, причем выходы фазового дискриминатора и полусумматора являются выходами устройства.
1096
В устройство групповой тактовой синхронизации, содержащее коммутатор, входы которого являются информационными входами устройства, генератор тактовых импульсов, фазовый дискриминатор и счетчик кода времени, к входу которого подключен первый выход генератора тактовых импульсов, введены узел устранения дробпений, последовательно соединенные сумматор кода времени, блок памяти 30 и регистр, а также датчик констант, элемент НЕ, счетчик адреса и после:довательно соединенные блок сдвига, полусумматор и элемент И, выход которого подключен к входу записи блока памяти, второй вход элемента И объединен с входами записи блока сдвига и узла устранения дроблений и является входом записи устройства, при этом второй выход генератора 40 тактовых импульсов подключен к вхоцам счетчика адреса и элемента НЕ, выход которого подключен к тактовым входам блока сдвига, регистра и узла устранения дроблений, а выход 45 счетчика адреса подключен к адресным, входам коммутатора, блока памяти, узла
I устранения дроблений и блока сдвига,, к информационному входу которого, а также к информационному входу 50 полусумматора подключен выход узла . устранения дроблений,к информационному входу которого-подключен выход коммутатора, причем выход коммутатора под- ключен к тактовым входам фазового 55 дискриминатора, к вторым входам которого подключены инверсные выходы счетчика кода времени, прямые выходы ко760 4 торого подключены к входам текущего кода времени сумматора кода времени, к входам констант которого подключены выходы датчика констант, причем выходы фазового дискриминатора являются выходами устройства.
При этом узел устранения дроблений содержит tn блоков сдвига, объединенных по входам адреса и тактовым входам, причем выход каждого блока подключен к информационному входу последующего блока сдвига и к соответствующему входу сумматора, выход которого является выходом узла устранения дроблений, информационным входом которого является информационный вход первого блока сдвига.
На фиг. 1 представлена функциональная схема первого варианта устройства групповой тактовой синхронизации, на фиг.2 — то же, второго варианта устройства групповой тактовой синхронизации, на фиг.3 — временная диаграмма формирования сигнала
"Запись" в блок памяти, на фиг.4— временная диаграмма синхронизации многоканального приемника с удаленными передатчиками, на фиг.5 — временная диаграмма работы блока устранения дроблений импульсного сигнала в И -канальной системе.
Устройство групповой тактовой синхронизации по первому варианту содержит коммутатор 1, счетчик 2 адре са генератор 3 тактовых импульсов, счетчик 4 кода времени, сумматор 5 кода времени, блок 6 памяти, регистр 7, фазовый дискриминатор 8, датчик 9 констант, блок 10 сдвига, полусумматор 11, элемент И 12, элемент НЕ 13, блок 10 сдвига содержит элемент 14 о памяти и триггер 15.
Устройство, групповой тактовой синхронизации по второму варианту содержит коммутатор 1, счетчик 2 адреса, генератор 3 тактовых импульсов, счетчик 4 кода времени, сумматор 5 кода времени, блок 6 памяти, регистр 7 фазовый дискриминатор 8, датчик 9 констант, блок 10 сдвига, полусумматор 11, элемент И12, элемент НЕ13, блок 10 сдвига содержит элемент t4 памяти, триггер 15, узел 16 устранения дроблений,, ф блоков 17 сдвига, сумматор 18, каждый блок 17 сдвига содержит элемент 19 памяти и триггер 20.
1096760
Разрядность счетчика 2 адреса определяется по формуле М= 21, где 8 — количЕство информационных каналов, — количество разрядов двоич 5 ного счетчика 2 адреса.
Цикл работы счетчика 4 кода времени .определяется длительностью двух бинарных посыпок (например, при ско .рости . 1200 бод она составит 1О
832x2=1664 мкс), так как выявление сигнала по каждому каналу осуществляется путем сравнения значений двух кодов времени, соответствующих фронту принимаемого сигнала. 15
На временной диаграмме (фиг.3) пока. зана работа устройства при формировании сигнала "Запись" в блок 6 памяти и пространственно-временной метод приема информации. 20
Входная информация (фиг.5a) по второму варианту по М каналам стробируется пространственно-временным методом на коммутаторе 1 в соответствии с адресным кодом, который поступает циклически со счетчика 2 адреса. На формирователе фронта, состоящем из блока 10 сдвига и полусумматора 11, также в соответствии а адресным кодом формируются фронты Çp входных сигналов со сдвигом во времени и пространстве. По фронту сигнала со счетчика 4 кода времени считывается текущий код времени и на сумматоре 5 кода времени к нему прибавляется константа. Полученная точка отсчета в двоичном коде записывается в блок 6 памяти. В следующем цикле в том же адресном коде предыдущее значение точки отсчета .считывает-4р ся в регистр 7 и поступает на первые входы фазового дискриминатора 8, на вторые входы которого подается инверсное значение текущего кода времени.
В фазовом дискриминаторе 8 осу- 45 ществляется вычитание текущего кода времени по фронту сигнала из вычисленной в предыдущем цикле точки отсчета в двоичном коде. Таким образом, в фазовом дискриминаторе 8 вычисляется рассогласование текущего и предыдущего фронтов посылки по данному адресному коду и выявление посылки по длительности.
Устройство групповой тактовой синхронизации по первому варианту работает следующим образом.
Распределение адресов на каждый канал осуществляется счетчиком 2 адреса, на вход которого поступает тактовая серия с генератора 3 тактовых импульсов, а на выходах (фиг.За,б) формируется код адреса каждого канала, таким образом каждому значению кода соответствует подключение одного канала, а цикл повторения кода соответствует циклу обращения к данному каналу (фиг.Зд,е).
Следовательно, входная информация с М каналов, поступающая на входы коммутатора 1, на выходе собирается в групповой тракт для дальнейшей обработки в соответствии с индивидуальным адресом.
По индивидуальным адресам информация с выхода коммутатора 1 записывается в элемент 14 памяти блока 10 сдвига сигналом "Запись" (фиг.Зг).
В следующем цикле сигналом "Считывание" (фиг.Зв) по тому же адресу предыдущая информация переписывается в триггер 15 и с его выхода подается на вход полусумматора 11, на другой вход которого поступает текущая информация с выхода коммутатора 1. Сигналом
"Запись" (фиг.Зг) в том же адресе она записывается в элемент 14 памяти блока 1О сдвига. На выходе нолусумматора 11 будет присутствовать единичный сигнал, если на его входах предыдущая и последующая информации будут иметь различные значения (фиг.Зж), что соответствует фронту сигнала на данную временную позицию.
На счетчике 4 кода времени, который является 1„ -разрядным двоичным . регистром, может быть записано S=2 отличающихся друг от друга кодов. На оси времени (фиг.4 а,.б,в,г) эти коды могут быть изображены в виде ряда из S=2 " равномерно распределенных точек, заполняющих ось времени с определенным циклом повторения,для простоты рассмотрения принято 1„=4 (фиг. 4д), следовательно, каждой точке на оси времени. соответствует определенное значение кода.
Если по фронту сигнала к соответствующему ему коду времени прибавить константу, которая составля- . ет 3/4 длительности элементарной бинарной посылки, и результат сравнить с кодом времени, соответствующим последующему фронту, то можно определить одно- или двукратную длительность
760
7 10,96 принимаемой посылки (фиг.4 с — посыл ка однократной длительности, фиг.46— посылка двукратной длительности).
Наличие единичного сигнала на выходе фазового дискриминатора(фиг.4 1по 5 фронту входного сигнала соответствует посылке однократной длительности !
Э а нулевого сигнала — посылке двукратной длительности.
- При этом константа выбирается, ис- 0 ходя из возможных искажений элементарной посылки (фиг.4 а,б,в,г,д,е), переднему фронту сигнала (фиг.4 а) соответствует код времени 1000, константа на счетчике 4 кода времени для скорости 1,2 кГц составит 01tO заднему фронту сигнала (фиг.4а) соответствует код времени 1010.
При сложении 1000
+ 20
1110 точка отсчета полученная сумма на оси времени определяет точку, относительно которой по коду, соответствующему последующему фронту, определяется длительность посылки.
При искажении посылки (фиг.4а) менее 507 она будет принята, как посылка однократной длительности. Для 30 этого из полученной суммы необходимо вычесть код времени последующего фронта (фиг.4д-10tO) или прибавить его инверсное значение 1110
0101
1перенос.
В этом случае на выходе дискриминатора 8 присутствует единичный сигнал (перенос) и таким образом зафик40 сирована посыпка однократной длительности. Дов посылки однократной длительности соответствуют бинарной единице.
Аналогичные выкладки можно сде45 лать для сигнала (фиг.4б)! код времени переднего фронта О!00, констан та 0110, код времени последующего фронта 0101.
При сложении 0100 0001
+ +
0110 1010
0001 1011 перенос отсутствует.
В этом случае на выходе фазового дискриминатора присутствует нулевой сигнал по фронту входного сигнала, следовательно, принята посылка двукратной длительности, соответствующая бинарному нулю.
Отсюда очевидно дальнейшее .преобразование и прием входной информации одновременно по N каналам с исправляющей способностью, тек как смещение фронтов сигналов менее 50Х не меняет результата определения длительности посылок.
Датчик 9 констант формирует .константу в виде двоичного кода, величина значений которого меняется только от частоты принимаемой информации (1,2-2,4 кГц). Например, входная информация поступает с частотой
1,2 кГц (длительность 832 мкс),,тогда однократная посылка составит 4Т6 мкс, если допустить, что она стробируется 4 раза, то длительность интервала составит 104 мкс, отсюда часто:та переключения счетчика 4 кода времени должна быть 614,4 кГц (длительность 104 мкс). Следовательно, интервалы кода времени составят 104 мкс, тогда интервал от кода времени 1000 до интервала Ot00 составит 104 мкс (фиг.4 в,г,д).
Константа в данном случае выбирается 3/4 длительности посылки и составит в двоичном коде времени 0110, считая от 0000.
В предлагаемом устройстве групповой тактовой синхронизации (фиг. 1,3,4) код времени и константа суммируются на сумматоре 5 кода времени, а результат записывается сигналом "Запись" с выхода элемента
И 12 в блок 6 памяти по фронту сигнала.
В следующем цикле сигналом "Считывание" с выхода элемента НЕ 13 из блока 6 памяти результат переписывается в регистр 7 и суммируется на фазовом дйскриминаторе 8 с инверсным значением текущего кода времени,соотг = ветствующего последующему фронту при нимаемого сигнала.
На выходе фазового дискриминатора ь при приеме посылки однократной длительности по фронтам входного сигнала присутствует единичный сигнал, а при приеме посылки двукратной длительности по фронтам входного сигнала нулевой сигнал.
Устройство групповой тактовой синхронизации по второму варианту работает следующим образом (фиг.2-5).
109б 760
35
Выход сумматора 18 00011110
Пример 2. При m > 4, сигнал с дроблением, Блок 17,1 сдвига 0110100
Блок 17.2 сдвига 0011010
Блок 17.3 сдвига 0001101
Блок 17.е сдвига 0000110
Выход сумматора 0001110
Распределение адресов на каждый канал осуществляется счетчиком 2 адреса, на вход которого поступает тактовая серия с генератора 3 тактов, а на выходах счетчика 2 адреса фор- 5 мируется код адреса каждого канала таким образом, что каждому значению (фиг.5 в,в,r) временных позиций 1-го, 2-го и t4-го каналов кода соответствует подключение одного канала, а цикл повторения .кода соответствует циклу обращения к данному каналу.
Входная информация с Й каналов, поступающая на входы коммутатора 1, на выходе собирается в групповой 15 тракт в соответствии с кодом адреса.
С выхода коммутатора 1 информация по временным позициям записывается сигналом "Запись" в элемент 19 памяти блока 17.1 сдвига узла 16 устранения дроблений.
В следующем цикле информация сигналом "Считывание" переписывается в триггер 20 блока 17. 1 сдвига, а сигналом "Запись" текущая информация запишется в элемент 19 памяти блока 17.1 сдвига. При этом информация предыдущего цикла той же временной позиции запишется в элемент 19 памяти блока 17.2 сдвига с триггера 20 30 блока 17.1 сдвига и т.д. Таким образом, на выходах блоков 17.1,...17щ сдвига присутствуют пробы сигналов одного канала на временную позицию, которые суммируются на сумматоре 18 с прибавлением предыдущего значения пробы сигнала (фиг.2 и 5 д,е,ж, з,и,к).
На выходе сумматора 18 (фиг.5л,м, н,п,р,с), где единичные и нулевые яп импульсы для наглядности показаны раздельно по каждому каналу, дробления входного сигнала устраняются, Пример 1, При m )j4, сигнал без дроблений, 45
Блок 17. 1 сдвига 01111000
Блок 17.2 сдвига 00111100
Блок 17.3 сдвига 00011110
Блок 17.tn сдвига 0000111 1
Из примера 2 видно, что дробления сигнала исключатся и на выходе сумматора 18 информация присутствует без дроблений. С выхода сумматора 18 информация непосредственно и через блок 10 сдвига поступает на входы полусумматора 11, на выходе которого будет присутствовать единичный сигнал, если на его входах предыдущая и последующая информации будут иметь различное значение на конкретную временную позицию, что соответствует фронту сигнала на данную временную позицию (фиг.5т, у,ф).
Таким образом, в предлагаемом устройстве код текущего времени суммируется с константой на сумматоре S кода времени, полученная сумма параллельным кодом записывается в блок 6 памяти сигналом ""Запись" в блок 6 памяти, который формируется на элементе И 12 по сигналу фронта и стробируется тактовой серией на запись.
В следующем цикле по тому же адресу сумма кода времени плюс константа с блока 6 памяти переписывается в регистр 7 сигналом "Считывание" и поступает на входы дискриминатора 8, на другие входы которого поступает текущий код времени в инверсном коде.
На выходе фазового дискриминатора 8 по фронту сигнала при приеме посылки однократной длительности присутствует единичный сигнал, а при приеме посылки двукратной длительности — нулевой сигнал, на соответствующую временную позицию.
В предлагаемых устройствах уменьшение времени вхождения в синхронизм
Ф достигается тем, что входная информация обрабатывается по всем каналам в пределах посылки пространственно-временным методом, тогда как в известном устройстве синхронизация осуществляется поочередно по каждому каналу.
К тому же,отсутствие канальных делителей и наличие сумматоров для опре-. деления рассогласования фронтов входных сигналов относительно точки отсчета позволяют значительно сократить время вхождения в синхронизм, так как каждый канальный делитель необходимо подстраивать под входную информацию.
Также в предлагаемых устройствах за счет исключения канальных делителей на каждый канал, коммутатора импульсов коррекции и коммутатора тактовых импульсов значительно упрощается
1096760
12 схема устройства. Если считать, что канальный делитель имеет коэффициент деления 16, то на каждый канал потребуется по одной микросхеме и, следовательно, в известном устройстве их будет около 30, в соответствии с количеством каналов, а так как предлагаемые устройства рассчитаны в среднем на 64 канала, то необходимо было бы применить два однотипных устройства, аналогичных известному.
В предлагаемых устройствах имеет место увеличение входных каналов по сравнению с известным. Если принять время работы по одному -каналу
1,63 мкс,что вполне допустимо, то при К=6 разрядов счетчика 2 адреса однократная посылка биимпульсного сигнала длительностью 416 мкс стробируется 4 раза, а М количество входных каналов составит N = 2®=64 канала.
Кроме того, имеется, повышение до-. стоверности, которое достигается за счет приема фронтов сигналов со смещением по длительности менее 503.
Э !
Также возможно осуществлять прием информации на скоростях 1,2-9,6 кГц, в этом случае константа будет. иметь на каждую скорость определенное значение.
1096760
1096760 Риг. Я о ю о Ю о t о 5
О 5 r О О 5 5, О О о о о t t t t о ф о 0 0 0 О Р о 5 о о ю î t у о о
О О 5
5 t t f
1096760 Ж
Редактор A.Ìoòûïü
Заказ 3842/42
8 ( д
Составитель С.Осмоловский
Техред И.Асталош Корректор В.Синицкая
Тираж 635 Подписное
ВНИИПИ Государственного комитета СССР по делам изобретений и открытий .113035, Москва, Ж-35, Раушская наб., д. 4/5
Филиал ППП "Патент", r. Ужгород, уа. Проектная, 4