Устройство для передачи и приема дискретной информации
Иллюстрации
Показать всеРеферат
1. УСТРОЙСТВО ДЛЯ ПЕРЕДАЧИ И ПРИЕМА ДИСКРЕТНОЙ ИНФОРМАЦИИ, содержащее детектор потери информации, выход которого подключен к первому входу регистра, первый дешифратор, генератор, выходной шифратор, блок управления, второй вход регистра соединен с первым входом устройства, выход - с первым входом выходного шифратора, вход первого дешифратора объединен с первым входом детектора потери информации, отличающееся тем, что, с целью повьшения скорости передачи информации, в него введены второй дешифратор, блок памяти, модулятор, блок установки фазы, первый и второй усилители, первый вход и выход первого усилителя соединены соответственно с вторым входом и первым выходом устройства, второй вход и второй выход - соответственно с выходом модулятора и первьми входами детектора потери информации и первого дешифратора, первый и второй входы которого соединены соответственно с первыми входами блока памяти и блока установки фазы, первый и второй выходы которого соединены соответственно с вторым и третьим, входами блока памяти, выход которого соединен с вторым входом выходного шифратора, четвертый вход блока памяти , первый вход второго дешифратора, первый вход блока управления, второй вход блока установки фазы подключены к выходу генератора, выход второго дешифратора соединен с вторьм .входом блока управления и пятым входом блока S памяти, шестой вход которого соединен с первым выходом блока управления, второй выход которого соединен с вторым входом детектора потери информации , третий выход - с входом.модулятора , четвертый выход - с третьим входом регистра, с первым и третьим входами которого соединен блок управления , первый выход которого соеФ динен с вторым входом второго дешиф:о ратора,, третий вход которого соедийен :о с выходом второго усилителя, первый N5 вход которого соединен с выходом выходного шифратора, первый выход и второй .вход - соответственно с втсщым выходом и третьим входом устройства. 2. Устройство по П.1, отличающееся тем, что блок памяти содержит триггеры, регистры, группы элементов И и элемент ИЛИ, первый вход блока памяти соединен с первым входом первого регистра, второй вход которого соединен с первым входом второго регистра и нулевым выходом
СОЮЗ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИК (19) (И) 3(5о G 08 С 19/28
1 гг ;, Ф ь с; "с
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
К ABTOPCKOMV СВИДЕТЕЛЬСТВУ выми входами детектора потери информации и первого дешифратора, первый и второй входы которого соединены соответственно с первыми входами блока памяти и блока установки фазы, первый и второй выходы которого соединены соответственно с вторым и третьим. входами блока памяти, выход которого соединен с вторым входом выходного шифратора, четвертый вход блока памяти, первый вход второго дешифратора, l. первый вход блока управления, второй вход блока установки фазы подключены к выходу генератора, выход второго дешифратора соединен с вторь м входом блока управления и пятым входом блока а памяти, шестой вход которого соединен с первым выходом блока управления, второй выход которого соединен с вторым входом детектора потери информа- С, ции, третий выход — с входом. модуля тора, четвертый выход — с третьим входом регистра, с первым и третьим входами которого соединен блок управления, первый выход которого соединен с вторым входом второго дешифратора, третий вход которого соединен с выходом второго усилителя, первый вход которого соединен с выходом выходного шифратора, первый выход и второй .вход — соответственно с вта ым выходом и третьим входом устройства.
ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР
ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И OTHPblTHA (21) 2734351/18-24 (22) 23.02. 79 (46) 23.06.84. Бюл. N - 23 (72) В.Н. Горбиков, А.Д. Тытарь, В.И. Финаев, В.Ф. Авраменко и Б.Ф. Харчистов (7i) Таганрогский радиотехнический институт им. В.Д. Калмыкова (53) 621.398(088.8) (56) 1. Отчет по НИР "Разработка
1 специализированного приемного устройства с уплотнением каналов"
Р Б 451784, ИИИМоргеофизика, 1975.
2. Патент Франции Ф 2036 151, кл. G 01 V 1./00, 1975.
3. Патент США 11 3748638, кл. 340/15.5, 1971 (прототип). (54)(57) 1. УСТРОЙСТВО ДЛЯ ПЕРЕДАЧИ
И ПРИЕМА ДИСКРЕТНОЙ ИНФОРМАЦИИ, содержащее детектор потери информации, выход которого подключен к первому входу регистра, первый дешифратор, генератор, выходной шифратор, блок управления, второй вход регистра соединен с первым входом устройства, выход — с первым входом выходного шифратора, вход первого дешифратора. объединен с первым входом детектора потери информации, о т л и ч а ю— щ е е с я тем, что, с целью повышения скорости передачи информации, в него введены второй дешифратор, блок памяти, модулятор, блок установки фазы, первый и второй усилители, первый вход и выход первого усилите ля соединены соответственно с вторым входом и первым выходом устройства, второй вход и второй выход — соответственно с выходом модулятора и пер.
2. Устройство по п.1, о т л и— ч а ю щ е е с я тем, что блок памяти содержит триггеры, регистры, группы элементов И и элемент ИЛИ, первый вход блока памяти соединен с первым входом первого регистра, второй вход которого соединен с первым входом второго регистра и нулевым выходом
1099321 первого триггера, единичный вход ко. торого соединен с вторым входом бло— ка памяти, третий вход которого соединен с третьим входом первого регист ра, вторым входом второго регистра и счетным входом второго триггера, единичный вход которого соединен с шестым входом блока памяти, пятый вход которого соединен с нулевыми входами первого и второго триггеров, первым входом третьего регистра и нулевым входом .третьего триггера, счетный вход которого соединен с четвертым входом блока памяти, выход которото соединен с единичным выходом третьего триггера, единичный вход которого соединен с выходом элемента ИЛИ, входы которого соединены с выходами первой группы элементов И, первые входы которых соединены соответственно с выходами третьего регистра, второй вход которого соединен с выходом элемента И, первый и второй вход кото. рого соединены с единичными выходами первого и второго триггеров соответственно, третий вход второго регистра соединен с выходом первого регистра, первым входом соответствующего
Ф элемента И первой группы, первая груп па выходов второго регистра соединена с первыми входами соответствующих элементов И второй группы и с вторыми входами соответствующих первых .элементов И первой группы, второй выход — с вторым входом соответствующего элемента И второй группы, с тре- . тьим входом третьего регистра и с вторым входом соответствующего первого элемента И первой группы элементов И, четвертые входы третьего регистра соединены с соответствующими выходами и соответствующими вторыми входами соответствующих элементов И второй группы элементов.
3. Устройство по п.1, о т л и— ч а ю щ е е с я тем, что блок установки фазы содержит первый и второй регистры, реверсивный счетчик, дешифратор, первый, второй и третий элементы задержки, первый второй и третий формирователи импульсов, элемент ИЛИ-НЕ, триггер, ключи, первый и второй элементы ИЛИ, первые, вторые и третьи элементы И, первый вход блока установки фазы соединен с первым входом первого регистра, выходы которого соединены с входами дешифратора, выход которого соединен с первым выходом блока установки фазы, первый вход которого также соединен с вкодами первого формирователя импульсов и первого элемента задержки, выход которого соединен с первыми входами пер— вых элементов И, выходы которых соединены с первыми входами второго регистра, выходы которого соединены с выхо- дами элемента ИЛИ-НЕ, с первыми входами ключей и с вторыми входами первых элементов И соответственно, третьи входы которых соединены с выходом элемента ИЛИ-HE первыми входами вторых элементов И и первого элемента ИЛИ, второй и третий входы которого соединены соответственно с вторым и третьим входами второго регистра и выходами третьих элементов И соответственно, входы которых соединены соответственно с выходами реверсивного счетчика, первый и второй входы которого соединены с выходами вторых элементов И соответственно, третий вход— с выходом первого элемента ИЛИ, выход первого формирователя импульсов соединен с вторыми входами вторых элементов И, третьи входы которых соединены с нулевым выходом триггера, единичный выход которого соединен с вторым входом первого регистра и с вторым выходом блока установки фазы, единичный вход триггера соединен с выходом второго формирователя импульсов, вход которого соединен через третий элемент задержки с выходом второго элемента ИЛИ и через третий формирователь импульсов — с нулевым входом триггера, второй вход блока установки фазы соединен с входом второго элемента задержки, выходы которого соединены с вторыми входами ключей соответственно, выходы которых соединены с входами второго элемента ИЛИ.
1099321
Изобретение относится к системам передачи дискретной информации, применяемым при сейсморазведке. При этом предусматривается соединение устройств друг с другом и с центральной станцией, 5 на которую передается информация для дальнейшей записи и обработки.
Известно цифровое приемное устройство, содержащее первый, второй, третий и четвертый регенераторы, элемент задержки, аналого-цифровой преобразбватель, счетчик-регистр, формирователь сдвига с логическим управле. нием, датчик глубин и аналоговый сейсмометр, выходы которых соединены с входами аналого-цифровых преобразователей, первый и второй выходы которого соединены соответственно с первыми входами счетчика-регистра и формирователь сдвига, второй вход ко- 20 торого соединен с выходом первого регенератора и элемента задержки, выход которого соединен с входом второго регенератора и другим входом аналого-цифрового преобразователя, выход 5 формирователя сдвига соединен с вторым входом счетчика-регистра, выход которого соединен с одним входом элемента ИЛИ, второй вход которого соединен с выходом трет его регенератора, а выход — с входом четвертого регенератора, причем выходы второго и четвертого генераторов являются соответственно первым и вторым выходами цифрового приемного устройства в целом, 35 входы первого и третьего регенераторов являются первым и вторым входами приемного устройства )1) .
Известное устройство обладает недостатком, заключающимся в низкой потенциальной помехоустойчивости, так как оно может работать только по специальным кабельным маслонаполненным линиям связи, а работать по Ре- 45 альным линиям связи (например, паре проводов) не .может, из-за отсутствия необходимых линейных узлов.
Известно устройство коммутации, предназначенное для управления и регистрации центральным постом данных, идущих от постов сбора данных, содержащее линию передачи, соединяющую центральный пост с каждым постом сбора данных, устройство, предназначенное для ввода серии командных импульсов в линию передачи, приемник, расположенный на каждому посту сбора, устройства для ввода данных постов сбора в линию передачи f2j .
Недостатки данного устройства низкая функциональная надежность, отсутствие возможностей функционального контроля вследствие принятого способа передачи сейсмосигналов, необходимость наличия двух линий связи.
Наиболее близким по технической сущности к предлагаемому является устройство для передачи и приема информации, содержащее выходной шифратор, блок управления, первый, второй, третий и четвертый регистры, делитель, первый и второй элемент задержки, счетчик, коммутатор, формирователь команды сброса, дешифратор, генератор, детектор потери данных, вход которого соединен с входом устройства и с входом дешифратора, первый и второй выходы которого соединены соответственно с первым входом первого регистра, делителя, первым входом первого элемента задержки и формироваI теля команды сброса, выход которого соединен с первым входом счетчика, второй вход которого соединен с выходом генератора, первый выход — с вторым и первым входами первого и второго элементов задержек соответственно и с первым входом второго регистра соответственно, второй вход которого соединен с вторым выходом счет-: чика, а первые входы соединены с выходами третьего регистра, первый вход которого соединен с выходом делителя, а вторые входы — с выходами первого регистра, выход детектора потери данных соединен с третьим входом первого элемента задержки, первый выход которого соединен с первым входом четвертого регистра, второй вход которого соединен с шиной .цифровых данных, а выход соединен с первым входом коммутатора, второй вход которого соединен с выходом второго регистра, третий вход — с выходом блока управления, вход которого соединен с вторым выходом первого элемента задержки выход устройства соединен с выходом выходного шифратора, первый и второй входы которого соединены соответственно с выходом коммутатора и выходом второго элемента задержки P3j .
Недостатки известного устройства состоят в информационной избыточности передаваемых. слов сообщений, что снижает реальную скорость передачи
1099321 сообщений в передаваемой импульсной серии. Необходимо иметь синхронизированную последовательность в информационнбм слове, что снижает скорость передачи. Кроме того, при отказе одного из устройств, соединенных последовательно друг с другом, невозможно определить место отказа и проконтролировать правильность записи информации в центральное устройство 1О ввиду непрерывной передачи информации и отсутствия двусторонней связи с находящимися рядом устройствами.
Цель изобретения — повьш ение скорости передачи информации. t5.Указанная цель достигается тем, что в устройство для передачи и приема дискретной информации, содержащее детектор потери, выход которого подключен к первому входу регистра, первый дешифратор, генератор, выходной шифратор, блок информации управления, генератор, выходной шифратор, блок информации управления, второй вход регистра соединен с первым,входом устройства, выход — с первым входом выходного шифратора, вход первого дешифратора объединен с первым входом. детектора потери информации, дополнительно введены второй дешифратор, блок памяти, модулятор, блок установки фазы, первый и второй уси лители, причем первый вход и выход первого усилителя дуальной связи соединены соответственно с вторым входом и первым выходом устройства, второй вход и второй выход — соответственно с выходом модулятора и первыми входами детектора потери информации и первого дешифратора, первый и второй входы которого соединены соответственно с первыми входами блока памяти и блока установки фазы, первый и второй выходы которого соединены соответственно с вторым и третьим входами блока памяти, выход которого соединен с вторым входом выходного дешифратора, четвертый вход блока памяти, второй вход блока установки фа50 зы, первый вход блока управления и первый вход второго дешифратора подключены к выходу генератора, выход второго дешифратора соединен с вторым входом блока управления и пятым входом блока памяти, шестой вход которого соединен с пятым выходом блока управления, второй выход которого соединен с вторь м входом детектора потери информации, третий выход — с входом модулятора, четвертый выход — с третьим входом регистра, первый вход которого соединен с третьим входом блока управления, первый выход которого соединен с вторым входом второго дешифратора, третий вход которого соединен с выходом второго усилителя, первый вход которого соединен с выходом выходного шифратора, первый выход и второй вход — соответственно с вторым выходом и третьим входом устройства.
Блок памяти содержит первый, второй и третий триггеры, первый, второй и третий регистры, элемент И, первую и вторую группу элементов И, элемент ИЛИ, первый вход блока памяти соединен с первым входом первого регистра, второй вход которого соединен с первым входом второго регистра и нулевым выходом первого триггера, единичный вход которого соединен с вторым входом блока памяти, третий вход которого соединен с третьим входом первого регистра, вторым входом второго регистра, и счетным входом второго триггера, единичный вход которого соединен с шестым входом блока памяти, пятый вход которого соединен с нулевыми входами первого и второго триггеров, первым входом третьего регистра и нулевым входом третьего триггера, счетный вход которого соединен с четвертым входом блока памяти, выход которого соединен с единичным выходом третьего триггера, единичный вход которого соединен с выходом элемента
ИЛИ, входы которого соединены с выходом элемента ИЛИ, входы которого соединены с выходами первой группы элементов И, первые входы которых соединены соответственно с выходами третьего регистра, второй вход которого соединен с выходом элемента И, первый и второй входы которого соединены с единичными выходами первого и второго триггеров соответственно, третий вход второго регистра соединен с выходом первого регистра, первым входом соответствующего элемента И второй группы элементов И и вторым входом соответствующего элемента И первой группы, первая группа выходов второго регистра соединена с первыми входами соответствующих элементов И второй группы и с вторыми входами
1099321 соответствующих первых элементов И, первой группы, второй выход — с вторыми входами соответствующего элемента И второй группы, с третьим входом третьего регистра и с вторым 5 входом соответствующего первого элемента И первой группы элементов И, четвертый входы третьего регистра соединены с соответствующими выходами и соответствующими вторыми входами соответствующих элементов И второй группы элементов.
Блок установки фазы содержит первый и второй регистры, реверсивный .
15 счетчик, дешифратор, первый, второй и третий элемеяты задержки, первый, второй и третий формирователи импульсов, элемент ИЛИ-НЕ> триггер, ключи, первый и второй элементы ИЛИ, первые, вторые и третьи элементы И, причем первый вход блока установки фазы соединен с первым входом первого регистра, выходы которого соединены с входами шифратора, выход которого соединен с первым выходом блока установки фазы, первый вход которого также соединен с входами первого формирователя импульсов и первого элемента задержки, выход которого соединен с.первыми входами первых элементов И, выходы которых соединены с первыми входами второго регистра, выходы которого соединены с выходами элемента ИЛИ-НЕ, с первыми входами ключей и с вторыми входами первых элементов И соответст-З5 венно, третьи входы которых соединены с выходом элемента ИЛИ-НЕ, первыми входами вторых элементов И и первого элемента ИЛИ, второй и третий входы которого соединены соответственно с 4О вторым и третьим входами второго регистра и выходами третьих элементов
И соответственно, входы которых соединены соответственно с выходами реверсивного счетчика, первый и. второй вхо- 4 ды которого соединены с выходами вто. рых элементов И соответственно, третий вход — с выходом первого элемента !
ИЛИ, выход первого формирователя импульсов соединен с вторыми входами вторых элементов И, третьи входы которых соединены с нулевым. выходом триггера, единичный выход которого . соединен с вторым входом первого регистра и с вторым выходом блока установки фазы, единичный вход триггера соединен с выходом второго формирователя импульсов, вход которого соединен через третий элемент задержки с выходом второго элемента ИЛИ и через третий формирователь импульсов — с нулевым входом триггера, второй вход блока установки фазы соединен с входом второго элемента задержки, выходы которого соединены с вторыми входами ключей соответственно, выходы которых соединены с входами второго элемента ИЛИ.
На фиг. 1 приведена структурная схема устройства; на фиг. 2 — функциональная схема блока памяти; на фиг. 3 — функциональная реализация блока установки фазы; на фиг. 4— функциональная реализация блока управления; на фиг. 5 — временная диаграмма обмена сигналами.
Устройство содержит первый вход 1 устройства, усилитель 2, первый выход 3 устройства, модулятор 4, детек" тор 5 потери информации, первый дешифратор 6, блок памяти 7, блок 8 установки фазы, генератор 9, блок 10 управления, второй дешифратор 11, выходной шифратор 12, регистр 13, усилитель 14, второй выход устройства 15, входы 16 и 17 устройства, первый вход блока 18 памяти, первый и второй регистры 19 и 20 блока памя. ти,триггер 21 второй и третий входы
22 и 23 блока памяти, триггер 24, четвертый и пятый входы 25-26 блока ,памяти, третий регистр 27, триггер 28, сннхронизирующий вход 29, выход 30 блока памяти, элемент ИЛИ 31, вторую группу элементов И 32, элемент И 33, первую группу элементов И 34, вход 35 блока установки фазы, первый регистр
36 блока установки фазы, дешифратор
37, выход 38, формирователь 39 импульсов, элемент 40 задержки, элементы
И 41, второй регистр 42, элемент
ИПИ-НЕ 43, элемент 44 задержки регистра 13 с сейсмоисточниками, ключи 45, элементы И 46, элемент ИПИ 47, элемент И 48, реверсивный счетчик 49, триггер 50, выход блока 51, формирователь 52 импульсов, элемент 53 задержки, элемент ИПИ 54, формирователь 55 импульсов, вход 56 блока установки дозы, первый 57, второй 58 и третий
59 входы блока tO управления, элемент И 60, первый и второй триггера 61 и 62, счетчик 63, дешифратор 64, первый и второй элемент ИЛИ 65 и 66, первый и второй, третий четвертый и пятый выходы 67-71 блока управления.
1099321, 25
От центральной станции передается на первое приемо-передающее устройство сигнал "Запуск", который проходит через второй усилитель 14 и поступает на второй дешифратор 11, в котором демодулируется и дешифрируется. По окончании момента приема сигнала Запуск" с выхода второго дешифратора 11 снимается сигнал, который подается на пятый вход блока 7 памяти, сбрасывая в исходное состояние все элементы блока 7 с памятью и на второй вход блока 10 управления, переводя триггер 61 в нулевое состояние и разрешая прохождение импульсов генератора 9 через элемент И 60 на вход двоичного счетчика 63, сигналы с первых выходов которого подаются на входы дешифратора 64. Через второй элемент ИЛИ 66 формируется импульсная последовательность коца, которая
55 подается на схему модулирующего устройства 4. Через первый усилитель 2 подается сформированный сигнал "Запуск на следующее устройство.
Временная диаграмма обмена сигналами для случая последовательного подсоединения к центральной станции шести приемо-передающий устройств отображает: 72, 73, 74, 75, 76, 77 — соответственно обмен сообщениями в каналах связи между центральной станцией и первым приемо-передающим утсройством между первым и вторым устройст1
10 вами, вторым и третьим, третьим и четвертым, четвертым и пятым, пятым и шестым устройствами; ЗП - обозначение сигнала "Запуск", СТ вЂ” обозначение сигнала "Старт", P — - обозначение сигнала Разделитель информации, ИН вЂ” ин«15 формационная часть сообщения. На фиг. 5 представлена временная диаграмма работы устройства, где 78 — формирование передачи на выходе регистра 13 на остальных позициях дано отображе20 ние появления сигналов во времени на соответствующих входах или выходах согласно номеру позиции.
Устройство работает следующим образом.
Все устройства для передачи и приема соединены в последовательную цепь вместе с центральной станцией, на которую поступает для записи и обработки информация от сейсмодатчиков.
Информационная система работает следующим образом.
По окончании формирования сигнала
Запуск" начинает поступать с второго выхода 68 от элемента ИЛИ 65 на ,третий вход регистр 13.последовательность единиц, тем самым выталкивая содержимое регистра последовательно на второй вход выходного шифратора 12, причем в регистре хранится синхропоследовательность Старт" и информация от сейсмоисточников, поданная по третьему входу 17 устройства, причем одновременно в момент формирования сигнала "Старт" перебрасывается триггер 62 и с четвертого выхода 70 одновременно вводится по второму входу детектор 5 потери данных °
Слово регистра 13 в выходном шифраторе 12 преобразуется в форму, необходимую для передачи по каналу связи, и через второй усилитель 14 передается на центральную станцию. При перебросе триггера 61 по первому выходу 67 блока 10 управления и на третий вход второго дешифратора 11 подается сигнал, запрещающий прием сигнала Запуск" на время передачи информации из регистра 13. По истечении заданного времени схема детектора 5 потери данных взводит триггеры 61 и
62 блока 10 управления в исходное состояние и записывает в регистр 13 сигнал "Старт". Триггер 61, перебрасываясь в единичное состояние снимает запрет с третьего входа второго дешифратора 11. Сообщение от последующего устройства поступает по входу 17 через первый усилитель 2 на вход первого дешифратора 6. Дешифратором 6 сообщение демодулируется и разделяется на сигнал "Старт" и информационную часть сообщения, которая поступает на первый вход блока 7 памяти. Сигнал "Старт" в виде синхропоследовательности поступает на первый вход 35 блока 8 установки фазы, в котором поступивший импульс синхропоследовательности первого элемента
40 задержки задерживается на половину его длительности и первым формирователем 39 импульсов выделяются фронты импульса синхропоследовательности.
Импульсы синхрочастоты от генератора
9 непрерывно подаются через второй вход 52 блока 8 установки фазы на вход второго элемента 44 задержки, задерживающей каждый импульс на его длительность. Через один из первых элементов И 41, на первом и втором
1099321
10 входе которого совпали импульсы, с выхода первого элемента 40 задержки и одного из выходов второго элемента 44 задержки в соответствующий разряд второго регистра 42 записыва- 5 ется единица. Число выходов второго элемента 44 задержки, первых элементов И и разрядность регистра 42 определяются точностью подстройки фазы, а именно, если, например, точность подстройки равна 10Х, то необходимое число выходов элемента 44 задержки равно 10 После того, как в регистр 42 записана единица,.на соответствующем его выходе появляется потенциал, который открывает соответствующий ключ 45, а через элемент
ИЛИ-НЕ 43 запрещает по третьим входам через элементы И 41 прохождение импульсов от первого элемента 40 задерж ки во второй регистр 42. Триггер 50 импульсами, сформированными вторым и третьим формирователями 52 и 55, переключается в новое состояние через время, равное половине длительности периода синхрочастоты, т.е. третий элемент 53 задержки задерживает импульс на это, время. С единичного выхода триггера 50 импульсы тактовой частоты, сдвинутые для стробирования на полови- З0 ну периода относительно импульсов слова сообщения от предыдущего устройства, подаются на второй вход первого регистра, в который записывается синхропоследовательность Старт и через 35 второй выход 51 — на третий вход блока 7 памяти. Элементами И 46 и 48, реверсивным счетчиком 49 производится контроль ухода фазы и ее подстройка.
Первый формирователь выдает сигнал и 40 если он совпадает с одним из импульсов с выходов триггера 50, то по соответствующему входу в -счетчик 49 записы" вается, либо считывается единица. Точность ошибки в расхождении фазы за- 45 дается соединениями выходов счетчика 49 с входами третьих элементов
И 48. Когда в счетчике накапливается код ошибки, то единица в регистре 42 сдвигается:влево, если происходит one- 50 режение по фазе; вправо — если отстаивание по фазе синхрочастоты от синхропоследовательности. Одновременно через элемент ИЛИ 47 происходит сброс счетчика 49 в нулевое состояние. 55
В блоке 7 памяти синфазные импульсы тактовой частоты подаются на третий вход 23, на второй вход 22 которого подается импульс с дешифратора 37, на первый вход .18 — информационная часть слова .сообщения, по шестому входу 25 разрешается от блока
10 управления передача сообщений, на четвертый вход 29 подаются импульсы синхрочастоты. Информационная часть слова сообщения поступает по входу
18 в первый регистр 19, в котором хранится код разделителя информации, и с его выхода — последовательно во второй регистр 20. Происходит заполнение первого и второго регистров и на выходах элементов И 34 первой группы последовательно появляются потенциалы, соответственно на выходах тех элементов И 34, которые соответствуют старшему разряду регистра 20, заполненному информацией. Через некоторое время первый и второй триггеры 21 и 24 с приходом разрешающих сигналов от блока 8 установки фазы и блока 10 управления, перебрасываются в единичные состояния и через элемент И 38 по второму синхровходу третьего регистра 27 разрешается запись единицы с выхода соответствующего элемента
И 34 в соответствующий разряд третьего регистра 27. Сигнал с соответствующего выхода третьего регистра 27 подается на первый вход элемента
И 32, связанного с данным выходом.
Таким образом, устанавливается цепь прохождения информационного слова с разделителем информации с соответствующего выхода второго регистра 20 через элемент И 32, на первый вход которого бып подан разрешающий сигнал с регистра 27 через элемент ИЛИ на единичный вход третьего триггера 28, с выхода 30 которого снимается ретранслированное слово с собственной синхрочастотой генератора 9 и подается на первый вход шифратора l2 по входу 20 и 27 в исходное состояние, а в регистр 19 записывается код разделителя информации. Сигналы кодов в выходном шифраторе модулируются и через второй усилитель 14 подаются в канал связи для приема центральной станцией.
Аналогично процесс приема-передачи происходит и в остальных устройствах приема-передачи в цепи их последовательного соединения с центральной станцией.
Эффективность предлагаемого устройства возможно оценить следующим
1099321!
2 образом. Если в известном устройстве передается от казкдого приемо-передающего устройства и синхроимпульсов и
m йнформационных импульсов (двоичных единиц), .то эффективность повышения 5 скорости определяется как
n + m
tO где k — - число последовательно соединенных приемо-передающих устройств.
Подсчет сообщений разделителя информации на центральной станции позволяет определить отказавшее приемо-передающее устройство, так как в этом случае при выходе k-го устройст- ва отсутствует k-1 сообщение "Разделитель информации".
1099321
1099321
1099321
И б7
1099321
73
Составитель Н. Лысенко
Редактор И. Касарда Техред M.Ãåðãåëü Корректор А. Тяско
Заказ 4374/40 Тираж 569 Подписное
ВНИИПИ Государственного комитета СССР по делам изобретений и открытий
113035, Москва, Ж-35, Раушская наб., д. 4/5
Филиал ППП "Патент", r. Ужгород, ул. Проектная, 4