Устройство для измерения параметров импульсных сигналов

Иллюстрации

Показать все

Реферат

 

УСТРОЙСТВО ДЛЯ ИЗМЕРЕНИЯ ПАРАМЕТРОВ ИМПУЛЬСНЫХ СИГНАЛОВ по авт. св. № 1002984 отличающееся тем, что, с целью повышения точности измерения амплитуды максимального за интервал измерения импульса, оно снабжено вторым блоком управления и дешифратором, входы которого соединены с информационными выходами регистра памяти, a выходы с входами второго блока управления, выход которого подключен к входу блока отсчета амплитуд. (П со Р1

СОЮЗ СОВЕТСНИХ

РЕО 1УБЛИН эти С 01 R 29 00

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К ABTOPCHOMV СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ГЮ ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (61) 1002984 (21) 3543607/18-21 (22) 19. 01. 83 (46) 15.07.84. Бюп. К - 26 (72) А.Э.Двинина и В.Е.Мурашко (7 1) Ленинградский электротехнический институт связи им. проф.

М.А.Бонч-Бруевича (53) 621.317.325 (088.8) (56) 1. Авторское свидетельство СССР

В 1002984, кл. С 01 R 29/00, 1983.,SU„„ i А (54) (57) УСТРОЙСТВО ДЛЯ ИЗМЕРЕНИЯ

ПАРАМЕТРОВ ИМПУЛЬСНЫХ СИГНАЛОВ по авт. св. В 1002984, о т л и ч а ющ е е с я тем, что, с целью повышения точности измерения амплитуды максимального за интервал измерения импульса, оно снабжено вторым блоком управления и дешифратором, входы которого соединены с информационными выходами регистра памяти, а выходы— . с входами второго блока управления, выход которого подключен к входу блока отсчета амплитуд.

1 1103

Изобретение относится к электроизмерительной технике и может быть использовано при контроле параметров импульсных помех и при исследовании случайных импульсных процессов.

По основному авт. св. Ф 1002984 известно устройство для измерения параметров импульсных сигналов, содержащее пиковый детектор, вход которого соединен с шиной исследуемого сигнала и входом формирователя импульсов, а выход - с входом дифференцирующего блока и входом блока отсчета амплитуд, первый управляющий вход которого подключен к первому выходу первого блока управления, а второй управляющий вход — к второму выходу первого блока управления, третий выход .которого связан с управляющим входом блока индикации длит ел ьн ости, Втор Ои Вход — с Выходом генератора счетных импульсов и вторым входом первого ключа, а первый вход — с первым выходом,формирователя импульсов, первым входом первого триггера,. первым входом элемента ИЛИ и вторым входом второго триггера, первый вход которого соединен с выходом элемента задержки, первый выход — с первым входом

30 второго ключа, а второй выход — с первым входом третьего ключа, второй вход которого подключен к второму входу второго ключа, второму выходу формирователя импульсов и второму входу первого триггера, выход 35 которого связан с первым входом первого ключа, выходом связанного с счетным входом счетчика импульсов, входы установки нуля которого соединены с выходом элемента ИЛИ, а ин- 40 формационные выходы — с информационными входами регистра памяти, информационные выходы которого подключены к информационным входам блока индикации длительности, а управляю" 45 щий вход — к выходу третьего ключа, причем выход второго ключа связан с вторым входом элемента ИЛИ, а выход дифференцирующего блока — с входом элемента задержки t.1 j. 50

Целью изобретения является повышение точности измерения амплитуды максимального за интервал измерения импул ьса . 55

Поставленная цель достигается тем, что устройство для измерения параметров импульсных сигналов снаб159 2 жено вторым блоком управления и дешифратором, входы которого соединены с информационными выходами регистра памяти, а выходы — с входами второго блока управления, выход которого подключен к входу блока отсчета амплитуд.

На чертеже представлена структурная электрическая схема устройства.

Устройство состоит из пикового детектора 1, блока 2 отсчета амплитуд, дифференцирующего блока 3, пер вого триггера 4, формирователя 5 импульсов, первого блока 6 управления, первого ключа 7, генератора 8 счетных импульсов, счетчика 9 импульсов, блока 10 индикации длительности, второго триггера 11, второго и третьего ключей 12 и 13, элемента 14 ИЛИ, элемента 15 задержки, регистра 16 памяти, дешифратора

17 и второго блока 18 управления.

Вход пикового детектора 1 соединен с шиной исследуемого сигнала и входом формирователя 5 импульсов, выход пикового детектора 1 — с входом блока 2 отсчета амплитуд и входом дифференцирующего блока 3, при этом первый и второй управляющие входы блока 2 отсчета амплитуд подключены к первому и второму выходам первого блока 6 управления, первым входом связанного с первым выходом формирователя 5 импульсов и первым .входом первого триггера 4, выход которого соединен с первым входом первого ключа 7, выходом подключенного к счетному входу счетчика 9 импульсов, вторым входом — к выходу генератора 8 счетных импульсов и второму-входу первого блока. 6 управления, третий выход которого связан с управляющим входом блока 10 индикации длительности. Выход дифференцирующего блока 3 через элемент

15 задержки подключен к первому входу второго триггера 11, второй вход которого соединен с первым выходом формирователя 5 импульсов и первым входом элемента 14 ИЛИ, вторым входом подключенного к выходу второго ключа 12, первый вход которого связан с первым выходом второго триггера 11, а второй вход — с вторым выходом формирователя 5 импульсов, вторым входом первого триггера 4 и вторым входом третьего ключа 13, При приходе первого импульса пакета сигнал с первого выхода формирователя 5 импульсов производит установку нуля счетчика 9 импульсов через элемент 14 ИЛИ, переводит первый триггер 4 в состояние, при котором счетные импульсы через первый ключ 7 поступают на счетный вход счетчика 9 импульсов, а также осуществляет предварительную установку второго триггера 11. При этом на первом выходе второго триггера 11 появляется разрешающий уровень. Импульс с выхода дифференцирующего блока 3 через элемент 15 задержки переключает второй триггер 11 в противоположное состояние, обеспечивая разрешающий уровень на первом входе третьего ключа 13. Элемент 15 задержки необходим для исключения запрещенного состояния второго триг40

3 1103 первый вход кЬторого соединен с вторым выходом второго триггера 11, а выход — с управляющим входом регист- ра 16 памяти, информационные выходы которого подключены к информационным входам блока 10 индикации длитель5 ности и входам дешифратора 17, а информационные входы — к выходам счетчика 9 импульсов, входы установки нуля которого связаны с выходом

10 элемента 14 ИЛИ, выходы дешифратора

17 соединены с входами второго блок

18 управления, выход которого подключен к входу блока 2 отсчета амплитуд.

Устройство работает следующим образом.

При поступлении исследуемых импульсов на вход устройства на выходе пикового детектора 1 образуется постоянное напряжение, пропорциональное

20 амплитуде входных импульсов. Вследствие малой и большой постоянных времени разряда выходное напряжение пикового детектора 1 увеличивается при

25 приходе импульса, имеющего большую амплитуду, чем предыдущий, либо остается практически неизменным.

При увеличении выходного напряжения пикового детектора 1 на выходе дифференцирующего блока 3 появляется короткий импульс. Формирователь 5 импульсов создает короткий импульс при пересечении уровня отсчета длительности фронтом исследуемого сигнала на своем первом выходе, и

35 спадом — на втором.

159 4 гера 11, которое может возникнуть при измерении длительности импульса прямоугольной формы. Величина задержки должна быть меньше, чем минимально ожидаемая длительность импульса .

В момент пересечения спадом первого исследуемого импульса уровня отсчета длительности сигнал с второго выхода формирователя 5 импульсов прекращает счет длительности и через тр етий ключ 13 пр ои з водит за пи с ь состояния счетчика 9 импульсов в регистр 16 памяти. Если следующий входной импульс имеет большую амплитуду чем предыдущий, то описанный процесс повторяется и в регистре 16 памяти фиксируется его длительность. Если же следующий импульс имеет меньшую амплитуду, то на выходе дифференцирующего блока 3 сигнала нет, разрешающий сигнал остается на первом входе второго ключа 12, и сигнал, созданный формирователем

5 импульсов по спаду входного импульса, производит сброс счетчика 9 импульсов, стирая тем самым информацию о длительности меньшего по амплитуде импульса. В регистре 16 памяти сохраняется информация о длительности последнего максимального импульса, Дешифратор 17 подключен к информационным выходам регистра 16 памяти параллельно блоку 10 индикации и выделяет те значения длительности максимального импульса, при которых регистрируется заниженное значение амплитуды.

Появляющееся яа одном из выходов дешифратора управляющее напряжение через второй блок 18 управления воздействует на блок 2 отсчета амплитуд, изменяя соответствующим образом его коэффициент передачи и осуществляя коррекцию ошибки, возникающей вследствие наличия конечной постоянной времени заряда пикового детектора.

Дешифратор 1? настроен на определенные входные комбинации, соответствующие длительностям импульсов, соизмеримым с постоянной времени заряда пикового детектора.

Устройство обеспечивает уменьшение погрешности измерения амплитуды, обусловленной наличием конечной постоянной времени заряда пикового детектора путем коррекции процесса отсчета амплитуды максимального импульса.