Устройство регенерации трехуровневого линейного сигнала

Иллюстрации

Показать все

Реферат

 

1. УСТРОЙСТВО. РЕГЕНЕРАЦИИ ТРЕХУРОВНЕВОГО ЛИНЕЙНОГО СИГНАЛА, содержащее последовательно соединенные преобразователь биполярного сигнала в однополярный сигнал, первый решающий блок и преобразователь однополярных сигналов в биполярный сигнал, последовательно соединенные формирователь стробирующих импульсов и второй решающий блок, при этом первьм выход преобразователя биполярного сигнала в однополярные сигналы подсоединен к первому входу формирователя стробирующих импульсов, второй выход преобразователя биполярного сигнала в однополярные сигналы - к второму входу формирователя стробирующих импульсов и к сигнальному входу второго решающего блока, выход которого подсоединен к второму сигнальному входу преобразователя однополярных сигналов в биполярный сигнал, а объединенные тактовые входы первого решающего блока и преобразователя однополярных сигналов в биполярный сигнал подключены к выходу формирователя стробирующих импульсов, причем вход преобразователя биполярного сигнала в однополярные сигналы и выход преобразователя однополярных сигналов в биполярный сигнал являются соответственно входом и выходом устройства, отличающееся тем, что, с целью повышения помехоустойчивости , в него введены последовательно соединенные первый счетчик импульсов , блок сравнения и формирователь корректирующего кода, последовательно соединенные обнаружитель нарушений чередования сигналов и второй счетчик импульсов, а также делитель частоты, при этом выход формирователя стробирующих импульсов через делитель частоты подсоединен к тактовому входу блока сравнения и к сбросовым входам первого счетчика импульсов и второго счетчика импульсов, выходы которого подсоединены к соответствующим вторым входам блока сравнения, управляющие входы первого и второго решающих блоков подключены соответственно к первьм и вторым выходам формирователя корректирующего кода, а выходы первого решающего блока и второго решающего блока подсоединены соответственно к первому и второму входам обнаружителя нарушений чередования сигналов, второй выход которого подсоединен к тактовому входу первого счетчика импульсов. 2. Устройство по п. 1, о т л и чающееся тем, что первый и второй решающие блоки выполнены идентично и каждьй из них содержит последовательно соединенные цифроаналоговый преобразователь сигнала, сумматор напряжений и блок сравнения, а также источник опорного напряжения, выход которого подсоединен к второму

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСНИХ

РЕСПУБЛИК ае ао

ОПИСАНИЕ ИЗОБРЕТЕНИЯ j

ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ

Н АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (21) 3564037/18-09 (22) 11 ° 03.83 (46) 07.08.84. Бюл. №- 29 (72) P.М.Беланович и Г.К.Болотин (53) 621.376.239(088.8) (56) 1. Авторское свидетельство СССР

¹ 889922774422, кл. Н 04 В 1/10, 1080.

2. Иаевский В. и др. И., "Связь", 1979, с. 85-87, рис. 5.4 (прототип). (54) (57) 1. УСТРОЙСТВО РЕГЕНЕРАЦИИ

ТРЕХУРОВНЕВОГО ЛИНЕЙНОГО СИГНАЛА, содержащее последовательно соединенные преобразователь биполярного сигнала в однополярный сигнал, первый решающий блок и преобразователь однополярных сигналов в биполярный сигнал, последовательно соединенные формирователь стробирующих импульсов и второй решающий блок, при этом первый выход преобразователя биполярного сигнала в однополярные сигналы подсоединен к первому входу формирователя стробирующих импульсов, второй выход преобразователя биполярного сигнала в однополярные сигналы — к второму входу формирователя стробирующих импульсов и к сигнальному входу второго решающего блока, выход которого подсоединен к второму сигнальному входу преобразователя однополярных сигналов в биполярный сигнал, а объединенные тактовые входы первого решающего блока и преобразователя однополярных сигналов в биполярный сигнал подключены к выходу формирователя стробирующих импульсов, причем вход преобразователя биполярного сигнала в однополярные сигналы и выход преобразователя однополярных сигналов в биполярный сигнал являются соответственно входом и выходом устройства, о т л и ч а ю щ е е с я тем, что, с целью повышения помехоустойчивости, в него введены последовательно соединенные первый счетчик импульсов, блок сравнения и формирователь корректирующего кода, последовательно соединенные обнаружитель нарушений чередования сигналов и второй счетчик импульсов, а также делитель частоты, при этом выход формирователя стробирующих импульсов через делитель частоты подсоединен к тактовому входу блока сравнения и к сбросовым входам первого счет- ф чика импульсов и второго счетчика импульсов, выходы которого подсоединены к соответствующим вторым входам блока сравнения, управляющие входы первого и второго решающих бло- д ков подключены соответственно к первым и вторым выходам формирователя корректирующего кода, а выходы первого решающего блока и второго решающего блока подсоединены соответственно к первому и второму входам обнаружителя нарушений чередования сигналов, второй выход которого подсоединен к тактовому входу первого счетчика импульсов °

2. Устройство по п. I, о т л и— ч а ю щ е е с я тем, что перв @ и второй решающие блоки выполнены идентично и каждый из них содержит последовательно соединенные цифроаналоговый преобразователь сигнала, сумматор напряжений и блок сравнения, а также источник опорного напряжения, выход которого подсоединен к второму

1107297 входу сумматора напряжений, при этом входы цифроаналогового преобразователя, а также второй и третий входы блока сравнения являются соотИзобретение относится к электро-" связи и может быть использовано в системах передачи дискретной информации для регенерации трехуровневых линейных сигналов. ° 5

Известно устройство для регенерации биимпульсного сигнала, содержащее последовательно соединенные наKohl. òåëü, выпрямительный блок, дифференцирующий блок, селектор импульсов, формирователь стробирующих импульсов, стробирующий блок, инвертор, формирователь импульсов и триггер 1).

Недостатком данного устройства для регенерации биимпульсного сигнала является низкая помехоустойчивость

Наиболее близким к йзобретению является устройство регенерации 20 трехуровневого линейного сигнала, содержащее последовательно соединенные преобразователь биполярного сигнала в однополярный сигнал, первый решающий блок и преобразователь одно- 25 полярных сигналов в биполярный сигнал, последовательно соединенные формирователь стробирующих импульсов и второй решающий блок, при этом первый выход преобразователя бипоЗО лярного сигнала в однополярные сигналы подсоединен к первому входу формирователя стробирующих импульсов, второй выход преобразователя биполярного сигнала в однополярные сигналы — 35 к второму входу формирователя стробирующих импульсов и к сигнальному входу второго решающего блока, выход которого подсоединен к второму сиг- . нальному входу преобразователя однопо 4О лярных сигналов в биполярный сигнал, а объединенные тактовые входы первого решающего блока и преобразователя однополярных сигналов в биполярный сигнал подключены к выходу фор- 45 мирователя стробирующих импульсов, ветственно первым, вторым и третьим входами решающего блока, а выход блока сравнения — выходом решающего блока. причем вход преобразователя биполярного сигнала в однополярные сигналы и выход преобразователя однополярных сигналов в биполярный сигнал являются соответственно входом и выходом устройства "2 7.

Недостатком известного устройства регенерации трехуровневого линей ного сигнала является низкая помехоустойчивость.

Цель изобретения — повышение помехоустойчивости.

Цель достигается тем, что в устройство регенерации трехуровневого линейного сигнала, содержащее последовательно соединенные преобразователь биполярного сигнала в однополярный сигнал, первый решающий блок и преобразователь однополярных сигналов в биполярный сигнал, последовательно соединенные формирователь стробирующих импульсов и второй решающий блок, при этом первый выход преобразователя биполярного сигнала в однополярные сигналы подсоединен к первому входу формирователя стробирующих импульсов, второй выход преобразователя биполярного сигнала в однополярные сигналы — к второму входу формирователя стробирующих импульсов и к сигнальному входу второго решающего блока, выход которого подсоединен к второму сигнальному вхо. ду преобразователя однополярных сигналов в биполярный сигнал, а объединенные тактовые входы первого решающего блока и преобразователя однополярных сигналов в биполярный сигнал подключены к выходу формирователя стробирующих импульсов, причем вход преобразователя биполярного сигнала в однополярные сигналы и выход преобразователя однополярных сигналов в биполярный сигнал являются соответственно входом и выходом устройства, ввсдены последовательно соединен1107297

20

30

50

55 ные первый счетчик импульсов, блок сравнения и формирователь корректи" рующего кода, последовательно соединенные обнаружитель нарушений чередования сигналов и второй счетчик импульсов, а также делитель частоты, при этом выход формирователя стробирующих импульсов через делитель частоты подсоединен к тактовому входу блока сравнения и к сбросовым входам первого счетчика импульсов и второго счетчика импульсов, выходы которого подсоединены к соответствующим вто" рым входам блока сравнения, управляющие входы первого и второго решающих блоков подключены соответственно к первым и вторым выходам формирователя корректирующего кода, а выходы первого решающего блока и второго решающего блока подсоединены соответственно к первому и второму входам обнаружителя нарушений чередования сигналов, второй выход которого подсоединен к тактовому входу первого счетчика импульсов.

При этом первый и второй решающие блоки выполнены идентично и каждый из них содержит последовательно соединенные цифроаналоговый преобразователь сигнала, сумматор напряжений и блок сравнения, а также источник опорного напряжения, выход которого подсоединен к второму входу сумматора напряжений, при этом входы цифроаналогового преобразователя, а также второй и третий входы блока сравнения являются соответственно первым, вторым и третьим входами решающего блока, а выход блока сравнения — выходом решающего блока.

На фиг. 1 приведена структурная электрическая схема устройства регенерации трехуровневого линейного сигнала; на фиг. 2 — структурная электрическая схема первого решающего блока (второго решающего блока).

Устройство регенерации трехуровневого линейного сигнала содержит преобразователь 1 биполярного сигнала в однополярные сигналы, формирователь 2 стробирующих импульсов, преобразователь 3 однополярных сигналов з биполярный сигнал, делитель 4 частоты, обнаружитель 5 нарушений чередования сигналов, первый счетчик 6 импульсов, второй счетчик 7 импульсов, блок 8 сравнения, форми рователь 9 корректирующего кода, первый 10 и второй 11 решающие блоки.

Первый решающий блок 10 (второй решающий блок 11) содержит цифроаналоговый преобразователь 12 сигнала, сумматор 13 напряжений, источник 14 опорного напряжения, блок 15 сравнения. устройство регенерации трехуровневого линейного сигнала работает следующим образом.

Входной трехуровневый линейный сигнал с чередующейся по определенному закону полярностью импульсов поступает на вход преобразователя I (фиг. 1) .

Входной сигнал преобразуется

s преобразователе 1 таким образом, что на его первом и втором выходах формируются раздельные последовательности импульсов, соответствующие входным импульсам соответственно положительной и отрицательной полярностей. Раздельные последовательности импульсов поступают соответственно на сигнальные входы первого 10, второго 11 решающих блоков и соответственно на первый и второй входы формирователя 2, вследствие чего на выходе последнего формируются стробирующие импульсы, следующие с частотой следования входного сигнала (частотой дискретной модуляции) и поступающие на вход делителя 4 частоты и тактовые входы первого 10, второго 11 решающих блоков и преобразователя 3.

Моменты принятия решения о логическом знаке регенерируемых символов входного сигнала определяются моментами поступления стробирующих импульсов на тактовые входы первого 10 и второго 11 решающих блоков. В последних (фиг. 2) путем преобразования в цифроаналоговом преобразователе 12 корректирующего кода (поступающего с выхода формирователя 9) в аналоговый вид и последующего суммирования его в сумматоре 13 с опорным напряжением (поступающим из источника 14 опорного напряжения) формируются пороговые уровни, с которыми затем в блоке 15 сравнения сравниваются (по амплитуде) импульсы, поступающие на сигнальные входы первого tO и второго 11 решающих блоков.

В результате по каждому элементу каждой из последовательностей импульсов с выходов преобразователя 1 принимается решение о его логическом значении. Импульсы, соответствующие

1107297

r ъ

1регистрации положительных импульсов входного сигнала, поступают с выхода первого решающего блока 10 на первый вход преобразователя 3 и обнаружителя 5, а импульсы, соответствующие регистрации отрицательных импульсов входного трехуровневого сигнала, с выхода второго решающего блока 11 поступают на вторые входы преобразователя 3 и обнаружителя 5. Обнаружи- 10 тель 5 ведет непрерывный контроль за порядком следования импульсов, поступающих на его первый и второй входы. В случае несоответствия порядка их поступления закону чередова- 15 ния импульсов положительной и отрицательной полярностей для входного трехуровневого линейного сигнала на соответствующих выходах (на первом— если отрицательный входной импульс 20 принимается соответствующим за нулевой или если нулевой входной импульс принимается за положительный, на втором — если положительный входной импульс принимается за нулевой или 25 если нулевой импульс принимается за отрицательный) обнаружителя 5 формируются импульсы ошибочной регистрации логического знака символов входного трехуровневого сигнала, которые поступают на тактовые входы соответственно первого 6 и второго 7 счетчиков.

Вырабатываемая формирователем 2

35 последовательность стробирующих импульсов подвергается делению в делителе 4 частоты, вследствие чего на его выходе формируются импульсы, период следования которых определяет

40 время (цикл измерения), в течение коЪ торого анализируется правильность (оптимальность) установленных величин порогов срабатывания первого 10 и второго 11 решающих блоков, Импуль45

1сы с выхода делителя 4 частоты посту пают на сбросовые входы первого 6 и второго 7 счетчиков и тактовый вход блока 8 сравнения. По заднему

1 фронту импульса с выхода делителя 4

50 частоты осуществляется сброс показаний первого 6 и второго 7 счетчиков в ноль. Вследствие этого в течение промежутка времени между задними фронтами двух импульсов, поступающих с выхода делителя 4 частоты, 55 в первом счетчике 6 оказывается записанным число, равное количеству ошибок, допущенных первым решающим блоком 10 при ошибочной регистрации нулевого импульса как положительного и вторым решающим блоком 11 при регистрации отрицательного импульса как нулевого. Аналогичным образом во второй счетчик 7 записывается число ошибок, допущенных первым решающим блоком 10 при регистрации положительных импульсов как нулевых и вторым решающим блоком 11 при регистрации нулевых импульсов как отрицательных.

Па переднему фронту каждого импульса с выхода делителя 4 частоты коды чисел с выходом первого 6 и второго 7 счетчиков вводятся в блок 8 сравнения, который формирует код их разности (с учетом знака).

Таким образом, различие в воздействии помех на положительные, нулевые и отрицательные элементы трехуровневого входного линейного сигнала учитывается выходным кодом блока 8 сравнения, на основании которого формирователь 9 вырабатывает соответствующие корректирующие коды по первому 10 и второму 11 решающим блокам. Поступление соответствующих корректирующих кодов в первый 10 и второй 11 решающие блоки приводит к изменению порогов их срабатывания (порогов принятия решения о логическом знаке регистрируемого элемента), что, в свою очередь, приводит к уменьшению количества ошибок, допущенных в моменты решений.

Через несколько циклов корректировки порогов срабатывания последние устанавливаются оптимальными для имеющихся в данный момент времени помех в линии связи. При этом код разности на выходе блока 8 сравнения становится равным нулю и корректировка порогов срабатывания прекращается.

Изменение уровня или характера помех в линии связи приводит к регистрации первым 6 и вторым 7 счетчиками в течение очередного цикла измерения разных количеств нарушений закона чередования разнополярных импульсов. Вследствие этого на выходе блока 8 сравнения формируется код разности. Далее процесс корректировки порогов срабатывания в первом 10 и втором 11 решающих блоках протекает аналогично вышеописанному.

1107297

Фиг. 1

В выходном блоке 3 осуществляется восстановление длительностей регенерированных импульсных последовательностей с преобразованием их в трехуровневый линейный сигнал и согласо- .5

/ ванием с линией связи.

Таким образом, в предлагаемом устройстве путем автоматического выбора индивидуальных порогов срабатывания первого и второго решающих блоков достигается более высокая помехоустойчивость по сравнению с известным.

1107297

Составитель В.Орлов

Редактор И.Шулла Техред А. Ач Корректор О.Луговая

Заказ 5777/43 Тираж 635 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

1 13035, Москва, Ж-35, Раушская наб., д. 4/5 филиал ППП "Патент", r.Óæãîðîä, ул.Проектная, 4