Интегратор с автоматической коррекцией нулевого уровня
Иллюстрации
Показать всеРеферат
ИНТЕГРАТОР С АВТОМАТИЧЕСКОЙ КОРРЕКЦИЕЙ НУЛЕВОГО УРОВНЯ, содержащий первый дифференциальный операционный усилитель, инвертирующий вход которого подключен к источнику входного тока, через первый замыкающий ключ соединен с шиной нулевого потенциала и через интегрирующий конденсатор - с выходом первого дифференциального операционного усилителя , .являющегося выходом интегратора , неинвертирующий вход первого дифференциального операционного усилителя через первый запоминаюи 1й конденсатор соединен с шиной нулевого потенциала и через второй замыкающий ключ подключен к выходу второго дифференциального операционного усилителя, соединенного-через первый размыкающий ключ с его инвертирующим входом, третий замыкающий ключ, один вывод которого подключен к выходу первого дифференциального операционного усилителя, второй запог-шиающий конденсатор и второй размыкающий ключ, один вывод которого соединен с первой обкладкой второго запоминающего конденсатора, о т личающийся тем, что, с целью повышения точности интегрироваi ния, в него введень третий размыкающий ключ и четвертый замыкакиций (Л ключ, причем второй вьтод второго размыкающего ключа соединен с вторым выводом третьего замыкающего С ключа и с инвертирующим входом втоs рого дифференциального операционного усилителя,неинвертирующий вход которого подключен к второй обкладке второго запоминающего конденсатора и через третий размыкающий ключ к шине нулевого потенциала, а между иагной нулевого потенциала СХ 4 и первой Обкладкой второго запоминающего конденсатора включен четвер тый замьжающий ключ.
СОЮЗ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИН
„.Я0„„110 47 А
3 G 06 G 7/186
ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР
ПО ДЕВАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21) 3509848/18-24 (22) 09.11.82 (46) 15.08,84. Бюл. Ф 30 (72) А.И.Валяев, А.М.Веселов и Е.И.Качанов (71) Ленинградский ордена Ленина электротехнический институт им. В.И.Ульянова (Ленина) (53) 681.335 (088.8) (56) 1. Патент США N - 3667055, кл. 330-9, опублик. 1976.
ro потенциала и через второй замыкающий ключ подключен к выходу второго дифференциального операционного усилителя, соединенного- через первый размыкающий ключ с его инвертирующим входом, третий замыкающий ключ, один вывод которого подключен к выходу первого дифференциального операционного усилителя, второй запоминающий конденсатор и второй размыкающий ключ, один вывод которого соединен с первой обкладкой второго запоминающего конденсатора, о т л и ч а ю шийся тем, что, с целью повышения точности интегрирования, в него введены третий размыкающий ключ и четвертый замыкающий ключ, причем второй вывод второго размыкающего ключа соединен с вторым выводом третьего замыкающего ключа и с инвертирующим входом второго дифференциального операционного усилителя,неинвертирующий вход которого подключен к второй обкладке второго запоминающего конденсатора и через третий размыкающий ключ к шине нулевого потенциала, а между шиной нулевого потенциала и первой обкладкой второго запоми« нающего конденсатора включен четвертый замыкающий ключ.
2. Авторское свидетельство СССР
N - 811285, кл. G 06 G 7/18, 1978 (прототип). (54)(57) ИНТЕГРАТОР С АВТОМАТИЧЕСКОЙ КОРРЕКЦИЕЙ НУЛЕВОГО УРОВНЯ, содержащий первый дифференциальный операционный усилитель, инвертирующий вход которого подключен к источнику входного тока, через первый замыкающий ключ соединен с шиной нулевого потенциала и через интегрирующий конденсатор — с выходом первого диф-. ференциального операционного усилителя,.являющегося выходом интегратора, неинвертирующий вход первого дифференциального операционного усилителя через первый запоминающий конденсатор соединен с шиной нулевоОПИСАНИЕ ИЗОБРЕТЕНИЯ,, К ABTOPCHOIVIY СВИДЕТЕЛЬСТВУ j" i
4 1108471 2
Изобретение относится к электронйке и радиотехнике и может быть использовано в различных устройствах автоматики и измерительной техники.
Известны интеграторы, построенные на основе усилителей с автоматической коррекцией нулевого уровня и состоящие из основного операционного усилителя (ОУ), охваченного емкостной обратной связью, дополнительного 1р усилителя, вход которого подсоединен к выходу основного ОУ, запоминающего конденсатора и ключа, подключенного к неинвертирующему входу основ» ного ОУ. К инвертирующему входу основного ОУ подключены источник входного тока, интегрирующий конденсатор ! и входной ключ, второй вывод которо го подключен к общей (нулевой) шине интегратора (1 3.
Известные интеграторы подобного типа позволяют повысить точность интегрирования входного воздействия за счет компенсации напряжения смещения (и его дрейфа) основного ОУ, однако напряжение смещения компенсируется неполностью, что обусловлено запоминанием напряжения смещения и на интегрирующем конденсаторе.
Кроме того, на интегрирующем конденсаторе запоминается напряжение смещения дополнительного усилителя,, о также снижает точность интегрирования.
Наиболее близким по технической сущности к предлагаемому является интегратор с автоматической коррекцией нулевого уровня, содержащий первый и второй операционные усилители, интегрирующий конденсатор, первый и второй запоминающие конденсаторы, причем инвертирующий вход первого
ОУ подключен к источнику входного тока, через первый замыкающий ключ соединен с шиной нулевого потенциала и через интегрирующий конденсатор с выходом этого ОУ, выход второго
ОУ через второй замыкающий ключ подключен к неинвертирующему входу первого ОУ, соединенному через первый запоминающий конденсатор с шиной нулевого потенциала, инвертирующий вход второго ОУ через первый размыкающий ключ соединен с его выходом и через второй запоминающий конденсатор подключен к общему выво ду последовательно соединенньм ,третьего замыкающего и второго раэмыкающего ключей, включенных между выходом первого ОУ и шиной нулевого потенциала, выход первого ОУ являет- ся выходом устройства (2З.
Недостатком данного интегратора, является наличие динамической погрешности, возникающей в результате разрыва петли отрицательной обратной связи по постоянному току в режиме запоминания напряжения компенсации, что приводит к снижению точности инт":грирования .
Цель изобретения — повышение точности интегрирования.
Поставленная цель достигается тем, что в интегратор с автоматической коррекцией нулевого уровня, содержащий первый дифференциальный операционный усилитель, инвертирующий вход которого подключен к источнику входного тока, через первый замыкающий ключ соединен с шиной нулевого потенциала и через интегрирующий конденсатор — с выходом первого дифференциального операционного усилителя, являющегося выходом интегратора, неинвертирующий вход первого дифференциального операционного усилителя через первый запоминающий конденсатор соединен с шиной нулевого потенциала и через второй замыкающий ключ подключен к выходу второго дифференциального операционного усилителя, соединенного через первый размыкающий ключ с его инвертирующим входом, третий замыкающий ключ, один вывод которого под. ключен к выходу первого дифференциального операционного усилителя, второй запоминающий конденсатор и второй размыкающий ключ, один вывод которого соединен с первой обкладкой второго эапоминакнцего конденсатора, введены третий размыкающий ключ и четвертый замыкающий ключ, причем второй вывод второго размыкающего ключа соединен. с вторым выводом третьего замыкающего ключа и с инвертирующим входом второго дифференциального операционного усилителя, неинвертирующий вход которого подключен к второй обкладке второго запоминакнцего конденсатора и через третий размыкающий ключ к шине нулеаого потенциала, а между шиной нулевого потенциала и первой обкладкой второго .запоминающего конденсатора включен четвертый замыкающий клю, 1! 0847!
На чертеже представлена функциональная схема предлагаемого интегратора.
Интегратор содержит источник входного тока, первый замыкающий ключ 2, первый запоминающий конденсатор 3, интегрирующий конденсатор
4, первый дифференциальный операционный усилитель ОУ 5, второй замыкающий ключ 6, первый размыкающий ключ 7, второй дифференциальный операционный усилитель ОУ 8, третий
/ замыкающий ключ 9, второй и третий размыкающие ключи 10 и 11, второй запоминающий конденсатор 12 и четвертый замыкающий ключ 13. Между инвертирующим входом ОУ 5 и шиной нулевого потенциала включены источники 1 входного тока и ключ 2, а между неинвертирующим входом ОУ 5 и шиной нулевого потенциала †. первый запоминающий конденсатор 3, интегрирующий конденсатор 4 включен между выходом ОУ 5 и его инвертирующим входом, ключ 6 включен между выходом ОУ 8 и неинвертирующим входом ОУ 5, ключ 7 включен между выходом ОУ 5 и его инвертирующим входом, инвертирующий вход ОУ 5 через ключ .9 соединен с выходом ОУ 5, а через ключ 10 — с первой обкладкой второго запоминающего конденсатора !2; вторая обкладка конденсатора 12 соединена с неинвертирующим входом
Ф
ОУ 8, первая и вторая обкладки конденсатора 12 через.ключи 13 и:.11 соответственно соединены с шиной йулевого потенциала, выход ОУ 5 является выходом устройства . В качестве ОУ 5 и 8 могут быть использованы ОУ широкого применения с малой величиной входного тока и большим значением коэффициента подавления синфазного сигнала. Таким требованиям удовлетворяет ОУ типа 140УД8А. В качестве ключей 2, 6, 7, 9, 10, 11 и 13 могут быть использованы две микросхемы
К590КН5 каждая из которых содержит четыре независимых КМОП ключа. Конденсаторы 3, 4 и 12 должны иметь минимальный ток утечки и малую постоянную времени поляризации. Конденсатор 4 должен быть с малым
ТКЕ.
Интегратор работает в двух режимах: режиме за помина ния комп е нсир ующего напряжения и в режиме интегрирования.
В режиме запоминания компенсирующего напряжения ключ 2 закорачивает инвертирующий вход ОУ 5 и тем самым обеспечивает обнуление конденсатора 4 и отключение источника 1 входного тока.. Замкнутый в этом режиме ключ 6 обеспечивает подключение выхода ОУ 8 к конденсатору 3, а
10 замкнутый ключ 9 — подключение выхода ОУ 5 к инвертирующему входу
ОУ 8. Ключи 7, 10 и 11 в этом режиме разомкнуты. В результате на конденсаторе 3 устанавливается компенси15 рующее напряжение (U ), равное 4 . где е „, ео - напряжение смещения ну20 ля ОУ 5 и 8 соответственно, К, К вЂ” коэффициент передачи
ОУ 5 и 8 соответственно, 25 П, — напряжение на конденсаторе 12.
На интегрирующем конденсаторе 4 устанавливается напряжение (U<, равное
"амео, (%z ела) „ - - (2)
" К К
В режиме интегрирования ключи 2, 6, 9 и 13 разомкнуты, а ключи 7, 10 и 11 замкнуты. В этом режиме (помимо интегрирования входного воздействия) осуществляется запоминание напряжения смещения нуля е„ ОУ 8 на конденсаторе 12.
40 !
2 юг -ог,!к
При отсутствии входного воздействия выходное напряжение интегратора
Upped в режиме интегрирования определяется следующим выражением.
U„,„-å (О„(! ) и, (4)
50 где Т вЂ” RC (R — выходное сопротивление источника 1 входного тока, С вЂ” величина емкости
55 инте грирующе го конденсатора) - время интегрирования.
При Условии, что К )) и К ) (1) (2), (3) и (4) имеем
1108471
Составитель С, Белан
Техред Л.Микеш
Редактор М.Петрова
Корректор С. Шекмар
Заказ 5867/36 Тираж 699 Подписное
ВНИИПИ Государственного комитета СССР по делам изобретений и открытий
113035, Москва, Ж-35, Раушская наб., д. 4/5
Филиал ППП "Патент", r. Ужгород, ул. Проектная, 4
Наличие у прототипа динамической 5 погрешности ограничивает область применения и точность работы интегра тора. Погрешность коррекции нулевого уровня у базового объекта определяется в основном величинои Р, Ю t0 что приводит к необходимости вводить ручную установку нуля и требует периодической подстройки,, Экономические преимущества предлагаемого устройства заключаются в устранении настроечных операций при изготовлении устройства, а также в упрощении эксплуатации и повышении надежности работы вследствие отсутствия органов регулировки.