Устройство для контроля сопротивления изоляции
Иллюстрации
Показать всеРеферат
УСТРОЙСТВО ДЛЯ КОНТРОЛЯ СОПРОТИВЛЕНИЯ ИЗОЛЯЦИИ, содержащее источник испытательного напряжения, соединенный первым выводом с общей шиной устройства, вторым выводом с первой клеммой для подключения объекта контроля, с первым вьшодом первого конденсатора, первым выводом первого резистора, соединенного вторык вьшодом через второй резистор с общей шиной устройства, непосредственно с. первым входом нуль-органа, второй вход которого соединен через третий резистор с общей шиной устройства, через первый диод с выходом усилителя, первый вход которого соединен через четвертый резистор с второй клеммой для подключения объекта контроля, а непосредственно с вторым вьшодом первого конденсатора и через последовательно соединенные второй диод и пятый резистор - с первым вьшодом третьего диода, соединенного выводом через источник опорного напряжения с общей шиной устройства , первая выходная клемма которого соединена с прямым выходом первого D-триггера R-вход которого соединен с входной клеммой устройства, выход srti ; i; : . Us iiij- n - .. : %:Чс1|1«)ТШй задатчика времени запуска соединен а первьм входом первого элемента И, соединенного вторым входом с выходом первого формирователя импульсов,выходом - с С-входом второго Г-триггера, третий)Триггер, генератор импульсов , отличающееся тем, что с целью повьш1ения точности контроля, S устройство введены второй конденсатор, ключ, второй, третий четвертый, пятый и шестой элементы И, задатчик начального кода, реверсивный счетчик, дешифратор, первый, второй третий и четвертый элементы ИЛИ, элемент ИСКЛЮЧАЮЩЕЕ КШ, второй формиро ватель импульсов, четвертый ,-триггер, причем выход второго формирователя W импульсов соединен с первым входом второго элемента И, первыйвыход га-, нератора импульсов соединен с анодом третьего диода, с входом первого формирователя импульсов, с первым входом третьего элемента И, с первы«( входом четвертого элемента И, второй вход которого соединен с выхосо а дом нуль-органа, с вторым входом третьего элемента И и I) -входом четвертого .D.-триггера, R -вход которого 00 4 соединен с R-входом третьего D-тригг гера, старт-стоповым входом генератора импульсов, прямым выходом второго ф-триггера,V-входом реверсивного счетчика, С-вход четвертого D-триггера соединен с вычитаюпщм входом счет чика и выходом четвертого элемента И, третий вход которого соединен с вторым выходом генератора импульсов и с третьим входом третьего элемента И, четвертый вход которого соединен с прямым выходом третьегоD-триггера, выход - с суммирующим входом ревер-
СОЮЗ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСНИХ
РЕСПУБЛИН,,SU„„1109684 А
31д> G 01 R 31/02
ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССР
ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И OTHPblTMA
,.«Г6" „)Щ, Я4Я
ОПИСАНИЕ ИЗОБРЕТЕНИЯ I :..i,;, ;,,„Б
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ, " "1" ™. (21 ) 358801 0/1 8-21 (22) 29.04.83 (46) 23.08.84. Бюл. Р 31 (72) С.А.Липатов, В.В. Пикуш, В.А.Резвицкий,В.А.Хижняк и В.Д.Шалынин (53) 621.317.79(088.8) (56) Авторское свидетельство СССР
9 486276, кл. G 01 R 17/10, 1975.
2. Авторское свидетельство СССР
Р 995832, кл. С 01 R 31/02, 1982 (прототип). (54) (57) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ СОПРОТИВЛЕНИЯ ИЗОЛЯЦИИ, содержащее источник испытательного напряжения, соединенный первым выводом с общей шиной устройства, вторым выводом с первой клеммой для подключения объекта контроля, с первым выводом первого конденсатора, первым выводом первого резистора, соединенного вторым выводом через второй. резистор с общей шиной устройства, непосредственно с.первым входом нуль-органа, второй вход которого соединен через третий резистор с общей шиной устройства, через первый диод с выходом усилителя, первый вход которого соединен через четвертый резистор с второй клеммой для подключения объекта контроля, а непосредственно с вторым выводам первого конденсатора и через последовательно соединенные второй диод и пятый резистор — с первым выводом третьего диода, соединенного выводом через источник опорного напряжения с общей шиной устройства, первая выходная клемма которого соединена с прямым выходом первого
D-триггера Р -вход которого соединен с входной КЛе ой устройства, выход задатчика времени запуска соединен о первым входом первого элемента И, соединенногавторым входом с выходом первого формирователя импульсов, выходом — с С -входом второго D --триггера, третий1) -триггер, генератор импульсов, о т л и ч а ю щ е е с я тем, что с целью повышения точности контроля, s устройство введены второй конденсатор, ключ, второй, третий четвертый, пятый и шестой элементы И, задатчик начального кода, реверсивный счетчик, дешифратор, первый, второй третий и четвертый элементы ИЛИ, элемент ИСКЛОЧАЮЩЕЕ ИЛИ, второй формирователь импульсов, четвертый17.-триггер, ф причем выход второго формирователя импульсов соединен с первым входом второго элемента И, первый выход ге-, нератора импульсов соединен с анодом третьего диода, с входом первого формирователя импульсов, с первым входом третьего элемента И, с первым входом четвертого элемента И, вто- в рой вход которого соединен с выходом нуль-органа, с вторым входом третьего элемента И и Д вЂ, входом чет- р вертого,2,-триггера, Р:-вход которого соединен с Р -входом третьегоЭ -триг.. гера, старт-стоповым входом генератора импульсов, прямым выходом второго
g-триггера, М -входом реверсивного счетчика, С -вход четвертого 1)-триггера соединен с вычитающим входом счетчика и выходом четвертого элемента И, третий вход которого соединен с вторым выходом генератора импульсов и с третьим входом третьего элемента И, четвертый вход которого соединен с прямым выходом третьего3 -триггера, выход — с суммирующим входом ревер"1109684 сивного счетчика, информационные входы которого соединены с соответствующими выходами задатчика начального кода, К -вход соединен с общей шиной устройства, прямые выходы соединены с соответствующими входами дешифратора, выход младшего разряда дешифратора соединен с первым входом пятого элемента И, группа старших выходов— с соответствующими входами первого элемента ИЛИ, выход которого соединен с первым входом второго элемента
ИЛИ и с вторым входом пятого элемента
И, соединенного выходом с вторым входом второго элемента ИЛИ, выход которого соединен с первым входом шестого элемента И,соединенного вторым входом с прямым выходом четвертого Р-триггера и с первым входом третьего элемента ИЛИ, выходом — с
3-входом первого Х)-триггера, С -вход которого соединен с выходом элемента
ИСКЛЮЧАЮЩЕЕ ИЛИ и с входом второго формирователя импульсов, выход которого соединен с второй выходной клеммой устройства и с первым входом, /
Изобретение относится к контрольно-измерительной технике и может быть использовано для контроля сниже» ния сопротивления изоляции относительно допустимой нормы. 5
Известно устройство для контроля сопротивления изоляции, содержащее усилитель, нуль-орган и источник испытательного напряжения f3 ).
Недостатком известного устройства является низкая достоверность контроля, обусловленная недостаточной помехозащищенностью, Наиболее близким техническим решением к предлагаемому является !5 устройство для контроля сопротивления изоляции, содержащее источник испытательного напряжения, соединенный пер" вым выводом с общей шиной устройства, вторым выводом с первой клеммой для 20 подключения объекта контроля, с первым выводом первого конденсатора, первым выводом первого резистора, соединенного вторым выводом через второй резистор с общей шиной устрой- 2 ства, непосредственно с первым входом,выход второго элемента И соединен с Р-входом второго 3)-триггера, второй вход — с В -входом второгоР -триггера и с первым входом первого элемента И, второй вход которого соединен с
С-входом третьего З -триггера, с пер1вым входом четвертого элемента ИЛИ и с вторым входом третьего элемента ИЛИ, выход четвертого элемента ИЛИ соединен с первым входом элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, второй вход которого соединен с выходом третьего элемента ИЛИ, второй вход четвертого элемента ИЛИ соединен с3 -входом третьего 2 -триггера, прямой выход которого соединен с четвертым входом третьего элемента И, а инверсный выход соединен cD -входом третьего)) -триггера, с четвертым вхо цом четвертого элемента И и с управляющим входом ключа, первый вывод которого соединен через второй конденсатор с первой выходной клеммой устройства, второй вывод — с вторым выводом первого конденсатора и . вхо:дом усилителя. нуль-органа, второй вход которого соединен через третий резистор с об щей шиной устройства, через первый диод с выходом усилителя, первый вход которого соединен через четвертый резистор с второй клеммой для подключения объекта контроля, а непос- . редственно с вторым выводом первого конденсатора и через последовательно соединенные второй диод и пятый резистор с первым выводом третьего диода, соединенного вторым выводом через источник опорного напряжения с общей шиной устройства, первая выходная клемма которого соединена с прямым выходом первого )) -триггера, Р -вход которого соединен с входной клеммой устройства, выход задатчика времени запуска соединен с первым входом первого элемента И, соединенного вторым входом с выходом первого формирователя импульсов, выходом- с С -входом второго ) -триггера, третий Р -триггер, генератор импульсов f2 g.
Недостатком известного устройства является низкая точность контроля, обусловленная тем, что на результат контроля влияет разброс величины суммарной паразитной емкости контролируемых цепей, линий связи и коммутатора.
Указанный недостаток не позволяет контролировать с заданной погрешностью крупногабаритные изделия с развитой разнодлинной кабельной сетью, а также объекты, удаленные на разлйчные расстояния и подключаемые через раз-. личные коммутаторы к устройству контроля.
Цель изобретения — повышение точности устройства.
Поставленная цель достигается тем, что в устройство для контроля сопротивления изоляции, содержащее источник испытательного напряжения, соединенный первым .выводом с общей шиной устройства, вторым выводом с первой клеммой для подключения объекта контроля, с первым выводом первого конденсатора, первым выводом первого резистора, соединенного вторым выводом через второй резистор с общей шиной устройства, непосредственно с первым вхЬдом нуль-органа, второй вход которого соединен через третий резистор с общей шиной устройства, через первый диод с выходом усилителя первый вход которого соединен через четвертый резистор с второй клеммой для подключения объекта контроля, а непосредственно с вторым выводом первого конденсатора и через последовательно соединенные второй диод и пятый резистор — с первым выводом третьего диода, соединенного вторым выводом через источник опорного напряжения с общей шиной устройства первая выходная клемма которого соединена с прямым выходом первого
Э-триггера, R -вход .. которого соединен с входной клеммой устройства, вью ход задатчика времени запуска соединен с первым входом первого элемента И, соединенного вторым входом с выходом первого формирователя импульсов, выходом с С-входом второго
З-триггера, третий)) -триггер, генера" тор импульсов, введены второй конденсатор, ключ, второй, третий, чет» вертый, пятый и шестой .элементы И, задатчик начального кода, реверсивный счетчик, дешифратор, первый, второй, третий и четвертый элементы ИЛИ, элемент ИСКЛЮЧАЮЩЕЕ ИЛИ, второй формирователь импульсов, четвертый
09684 4
9-триггер, причем выход второго формирователя импульсов соединен с первым входом второго элемента И, первый выход генератора импульсов соединен с анодом третьего диода, с входом первого формирователя импульсов, с первым входом третьего элемента И, с первым входом четвертого элемента
И, второй вход которого соединен с
10 выходом нуль-органа, с вторым входом третьего элемента И и3 -входом чет» вертогоЗ -триггера, Р -вход которого соединен с Я-входом третьего 3-триггера, старт-стоповым входом генера1< тора импульсов, прямым выходом второго Э-триггера,: -входом реверсив ного счетчика, С -входом четвертого
3-триггера соединен с вычитающим входом реверсивного счетчика и выходом
20 четвертого элемента И, третий вход которого соединен с вторым выходом генератора импульсов и с третьим входом третьего элемента И, четвертый вход которого соединен с прямым выходом третьего 3-триггера, выход— с суммирующим входом реверсивного счетчика, информационные входы которого соединены с соответствующими выходами задатчика начального кода, 30 R-вход соединен с общей шиной устройства, прямые выходы соединены с соответствующими входами дешифратора, вы. ход младшего разряда дешифратора соединен с первым входом пятого элеЗ5 мента И, группа старших выходов — с соответствующими входами первого элемента ИЛИ, выход которого соединен с первым входом второго элемента ИЛИ и с вторым входом пятого элемента И, 40 соединенного выходом с вторым входом второго элемента ИЛИ, выход которого соединен с первым входом шестого элемента И, соединенного вторым входом с прямым выходом четвертого.2-тригге4 ра и с первым входом третьего элемента ИЛИ, выходом — с 3 -входом первого ,3-триггера, С -вход которого соединен с выходом элемента ИСКЛЮЧАНМЦЕЕ ИЛИ и с входом второго формирователя
g0 импульсов, выход которого соединен с второй выходной клеммой устройства и с первым входом, выход второго элемента И соединен с Я -входом второго
Э-триггера, второй вход — с Э -вхо5 дом второго 3 -триггера и с первым входом первого элемента И, второй вход которого соединен с С -входом третьего3 -триггера, с первым входом четвертого элемента ИЛИ и с вторым
S 11096 входом третьего элемента ИЛИ, выход четвертого элемента ИЛИ соединен с первым входом элемента ИСКЛЮЧАЮЩЕЕ
ИЛИ, второй вход которого соединен
I с выходом третьего:элемента ИЛИ, второй вход четвертого элемента ИЛИ соединен с3 -входом третьегоЯ -триггера, прямой выход которого соединен с четвертым входом третьего элемента
И, а инверсный выход соединен с щ
))-входом третьего 3 -триггера, с четвертым входом четвертого элемента И и с управляющим входом ключа, первый вывод которого соединен через второй конденсатор с первой выходной клеммой устройства, второй вывод— со вторым выводом первого конденсато ра и входом усилителя.
На чертеже приведена принципиальная схема устройства.
Устройство для контроля сопротивления изоляции объекта 1 контроля содержит задатчик 2 времени запуска, 1 етвертый резистор 3, первый элемент
И 4, второй элемент И 5, первый конденсатор 6, второй конденсатор 7, ключ 8, первый резистор 9, второй диод 10, генератор 11 импульсов, второй 3 -триггер 12, источник 13 ис. пытательного напряжения, второй резистор 14, пятый резистор 15, источник 16 опорного напряжения, третий диод 17 первый формирователь 18 импульсов, усилитель 19, первый диод
20, третий резистор 21, нуль-орган 22 третий 3 -триггер 23, четвертый эле35 мент ИЛИ 24, третий элемент ИЛИ 25, третий элемент И 26, четвертый элемент И 27, четвертый3 -триггер 28, элемент ИСКЛЮЧАЮЩЕЕ ИП4 29, задатчик
« о
30 начального кода, реверсивный счетчик 31, дешифратор 32, шестой элемент
И 33, первый Р -триггер 34, второй формирователь 35 импульсов, пятый элемент И 36, первый элемент ИЛИ 37, 45 второй элемент ИЛИ 38.
Первым выводом источник 13 испытательного напряжения соединен с общей шиной устройства, вторым выводом с первой клеммой для подключения объекта 1 контроля, с первым выводом первого конденсатора 6, первым выводом первого резистора 9, соединенного вторым выводом через второй резистор 14 с общей шиной устройства, непосредственно с первым входом нульоргана 22, второй вход которого соединен через третий резистор 21 с общей шиной устройства, через первый
84 б диод 20 с выходом усилителя 19, первый вход которого соединен через четвертый резистор 3 с второй клеммой для подключения объекта 1 контроля, а непосредственно с вторым выводом первого конденсатора 6 и через последовательно соединенные второй диод 10 и пятый резистор 15 — с первым выводом третьего диода 17, соединенного вторым выводом через источник опорного напряжения с общей шиной устройства, первая выходная клемма которого соединена с прямым выходом первого 3 -триггера 34, R -вход которого соединен с входной клеммой устройства, выход задатчика 2 времени запуска соединен с первым входом первого элемента И 4, соединенного вторым входом с выходом первого формирователя
18 импульсов, выходом — с С -входом второго Э-триггера 12, первый выход второго формирователя 35 импульсов соединен с первым входом второго элемента И 5, первый выход генератора 11 импульсов соединен с анодом третьего диода 17, с входом первого формирователя 18 импульсов, с первым входом третьего элемента И 26, с первым входом четвертого элемента
И 27, второй вход которого соединен с выходом нуль-органа 22, с вторым входом третьего элемента И 26 и
3 -входом четвертого 3 -триггера 28, -вход которого соединен с Р -входом третьего Р -триггера 23, стартстоповым входом генератора 11 импульсов, прямым выходом второго
3-триггера 12, U-входом реверсивного счетчика, С -вход четвертого 3)-триггера 28 соединен с вычитающим входом реверсивного счетчика 31 и выходом четвертого элемента И 27, третий вход которого соединен с вторым выходом генератора 11 импульсов и с третьим входом элемента И 26, четвертый вход которого соединен с прямым выходом третьего 3) -триггера
23, выход - с суммирующим входом ре версивного счетчика 31, информационные входы которого соединены с соответствующими выходами задатчика
30 начального кода, R -вход соединен с общей шиной устройства, прямые выходы соединены с соответствующими входами дешифратора 32, выход младшего разряда дешифратора 32 соединен с первым входом пятого элемента И 36 1 группа старших выходов--с соответст« вующими входами первого элемента
1109
684
ИЛИ 37, выход которого соединен с первым входом второго элемента ИЛИ
38 и с вторым входом пятого элемента И 36, соединенного выходом с вторым входом второго элемента ИЛИ
38, выход которого соединен с первым входом шестого элемента И 33, соециненного вторым входом с прямым выходом четвертого Р -триггера и с первым входом третьего элемента ИЛИ 25, выл 10 ходом — с 2 -входом первого Э-триггера 34, С -вход которого соединен с выходом элемента ИСКЛЮЧАЮЩЕЕ ИЛИ
29 и с входом второго формирователя импульсов 35, выход которого соеди- нен с второй выходной клеммой устрой. ства и с первым входом, выход второго элемента И 5 соединен с Р -входом второго Р-триггера 12, второй вход— с Э -входом второго 3 -триггера 12 и с 20 первым входом первого элемента И 4, второй вход которого соединен с
С-входом третьего 3 -триггера 23, с первым входом четвертого элемента
ИЛИ 24 и с вторым входом третьего у элемента 25 ИЛИ, выход четвертого элемента ИЛИ 24 соединен с первым входом элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 29, второй вход которого соединен с выхо дом третьего элемента ИЛИ 25, второй вход четвертого элемента ИЛИ 24 соединен с Р -входом третьегоД -триггера 23, прямой выход которого соеди-: нен с четвертым входом третьего элемента И 26, а инверсный выход соеди35 нен с З -входом третьего )) -триггера
23, с четвертым входом четвертого элемента И 27 и с управляющим входом ключа 8, первый вывод которого соединен через второй конденсатор 7 40 с первой выходной клеммой устройства, второй вывод — с вторым выводом первого конденсатора 6 и входом усителя 19.
Устройство работает следующим образом.
Задатчик 2 вырабатывает импульс запуска, длительность которого определяется программой и условиями работы: при низком уровне помех производится цикл однократного контроля и импульс снимается после появления импульса окончания контроля на выходе формирователя 35 и считывания результата контроля с прямого выхода триггера 34. Прн высоком уровне помех пропроизводится многократный контроль для усреднения результата и импульс запуска снимается после прохождения требуемого количества циклов контроля, Выход формирователя 18 находится в состоянии логической "1" при отсутствии отрицательного перепада на его входе, что разрешает прохождение им пульсов. запуска через элемент И 4 на тактовый вход триггера 12. Выход формирователя 35 находится в состоянии логической "1" при отсутствии положительного перепада на его входе поэтому элемент И 5 разрешает прохождение уровня логической "1" во время действия импульса запуска на Р -вход триггера 12, разрешающего его работу.
%бота устройства начинается с появлением на выходе задатчика 2 по ложительного импульса запуска, который поступает наЗ -вход триггера 12, на один из входов элемента И 5 и через элемент И 4 на C -вход триггера 12, устанавливая его в состояние логической "1".
Уровень логической "1" на прямом выходе триггера 12 вызывает переход реверсивного счетчика 31 по ходу в режим хранения начального кода от задатчика 30 и режим счета,по суммирую. щему и вычитающему входам, одновременно этот уровень разрешает работу триггеров 23 и 28 и запускает в непрерывный режим работы генератор 11.
Цикл контроля начинается с появлением положительного импульса измерительной последовательности на первом выходе генератора 11, на первом выходе которого синхронно появляется последовательность высокочастотных импульсов.
Импульс измерительной последовательности от генератора 11 запирает диод 10 и предварительно заряженные от источника 13 конденсаторы б и 7 начинают разряжаться на контролируемое сопротивление изоляции (Й„ ) объекта 1 контроля. Ключ 8 в первом такте (первом периоде Т частоты последовательности измерительных импульсов) замкнут за счет наличия на его управляющем входе логической
"1" с инверсного выхода триггера 23.
При этом потенциал входа усилителя
19 по абсолютной величине растет от- носительно общей точки, напряжение с выхода усилителя 19 подается на сигнальный вход нуль-органа 22. Напряжение на сигнальном входе нуль-органа 22 сравнивается с опорным, которое снимается с резистивного делителя на
9 1109684 10 резисторах 9 и 14 и подключено к ления уровня логической "1" на его опорному входу нуль-органа. Элементы Ю-входе при срабатывании нуль-оргаИ 26 и 27 образуют клапаны, которые на 22 и записи этого уровня в триггер пропускают высокочастотные импульсы 28 первым положительным перепадом имот генератора 11 на счетные входы< 5 пУльса высокочастотной последовательсчетчика 31 при наличии на их входах ности на выходе элемента И 27. логической Т с триггера 23 такта, Длительность импульса (1Ф„) на высобственно высокочастотных импульсов ходе формирователя 18 мала по сравот генератора 11, логической "1" с нению с паузой между положительными выхода нуль-органа 22 и наличии ло- 1р импульсами измерительной последова- . гической "1", соответствующей положи- .тельности. Пауза может быть выбрана тельному импульсу измерительной пос- Равной 0,5T. (Т -период импульсов ледовательности. Таким образом, в измерительной последовательности гепервом такте при сопротивлении изоляции нератора 11). В течение времени ниже нормы срабатывает нуль-орган 22 и: 15 0,5," — 1, происходит размыкание ключа на счетный вычитающий вход поступают 8 и восстановление заряда на конденимпульсы высокочастотной последова- саторе 6. Первое обусловлено появлетельности количество которых пропор- нием уровня логического "0" на инверционально времени сном выходе триггера 23 при его сраК
3 батывании по заднему фронту импуль1 =1 - -Я („+с еС„) в, (gt са ва выходе формирователя 18, второе
3 обусловлено наличием уровня логигде 4,„ - длительность положительного ческого "0" в паузе между измерительизмерительного импульса, ными импульсами на выходе последоваI кратная периоду частоты, тельности измерительных импульсов гепромьппленной сети для обес- нерзтора 11. печения помехоустойчивости, Второй такт контроля начинается т сопротивление объекта 1 при появлении второго измерительного
КОНТРОЛЯр импульса на выходе генератора 11 емкость конденсаторов 6 и Происходит процесс, аналогичный пер7 соответственно; вому такту, кроме того, что на объект, p4 — сопротивление резисторов 9, 1 контроля разряжается только кондени 14, соответственно; сатор 6 и импульсы высокочастотной
С„ — суммарный разброс емкостей последовательности в этом случае посконтролируемых цепей, линий тупают через элемент И 26 на счетный
35 связи и коммутатора. суммирующий вход счетчика 31 КолиПосле окончания первого измери- чество этих импульсов пропорциональтельного импульса, его задним фрон- но времени. том запускается формирователь 18 Р окончания первого такта контроля вы- 2= R С РС п . (2)
Р 4(} И ИЗ П +Р рабатывающий отрицательный импульс, 3 4 по заднему фронту которого триггер Во втором такте отрицательный им23 (включенный в режим счетного пульс с выхода формирователя 18 протриггера) переходит в состояние логи ходит на вход элемента ИСКЛЮЧАЮЩЕЕ ческой "1". ИЛИ 29 через элемент ИЛИ 24, так
Отрицательный импульс с выхода . 45 как на другом входе элемента ИЛИ 24 формирователя 18 не поступает на установлен уровень логического "0", вход формирователя 35 через элементак как в первом такте элемент ИЛИ
Триггер 28 также устанавливается
24 запрещает его прохождение за счет gp в состояние логической "1", которая наличия логической "1т на одном из поступая на вход элемента ИЛИ 25, входов элемента ИЛИ 24, поступающезапрещает прохождение через элемент го с инверсного в да триггера 23ь ИЛИ 25 отрицательного импульса с а элемент ИЛИ 25 запрещает прохожде" выхода формирователя 18 и поддержиние за счет наличия логической 1 вает на другом входе элемента ИСКна одном из его входов, поступаю- ЛЮЧАЮЩЕЕ ИЛИ 29 щей с прямого выхода триггера 28
П
УРовень логической
Уровень логической 1 на выходе
I1 11 ри sroM элемент положительный импульс кото ый постриггера 2 8 образуется з а счет появУ орый пос11 11096 тупает на C-âõoä триггера 34, записывающего по переднему фронту этого, импульса результат контроля (логический "0" — "норма", логическая "1"
"ненорма"), поступающий с выхода элемента ИЛИ 38 ° Результат контроля фор мируется следующим образом. За два такта контроля в счетчике 31 устанавливается число, пропорциональное времени 0
1.=,, - „=,-а„,С,, ia) где р =
С вЂ” время эквивалентное началь2
9 ному коду в счетчике 31;
Р— заданная норма сопротивления изоляции, не зависящая от разброса суммарной пара-, зитной емкости С„.
Двоичное число, пропорциональное величине (3), дешифрируется дешифратором 32.
Если сопротивление изоляции объекта 1 контроля точно равно норме или его значение находится в доверительном интервале, соответствующем требуемой погрешности, то на выходе элемента ИЛИ 38 — логический "0", так как на выходах дешифратора 32, соответствующих числам, равным верхней
30 границе доверительного интервала или более, присутствует уровень логического "0", который запрещает изменение состояния выхода элемента И 36, поддерживая логический "0" на обоих входах и выходе элемента ИЛИ 38. Если сопротивление изоляции объекта 1 контроля меньше нижней границы доверительного интервала, то на выходах дешифратора
32, соответствующих верхней границе доверительного интервала и более,присут40 ствует уровень логической "1",который через элемент ИЛИ 37 устанавливается на входе и выходе элемента ИЛИ 38. Состояние логической 1" по выходу триггера 28 обеспечивает передачу на
D-вход триггера 34 информации с выхода элемента ИЛИ 38 через элемент И
33. Если сопротивление изоляции больше нормы на столько, что в первом такте нуль-орган 22 не срабатывает, то устройство сокращает цикл контроля, ограничиваясь первым тактом и обеспечивает защиту от выдачи ложной информации о результате контроля следующим образом.
Если в течение первого такта нульорган 22 не сработал, то не срабатывает триггер 28, н логический "0" на прямом выходе триггера 28 поступает на вход элемента И 33, запрещая прохождение информации с выхода элемента ИЛИ 38 через элемент И 33 и поддерживая уровень логического "0" на выходе элемента И 33 и D-входе триггера 34. Логический "О" с выхода триггера 28 поступает также на вход элемента ИЛИ 25, разрешая. прохождение отрицательного импульса с выхода формирователя 18 через элемент HJIH 25+
При этом на выходе элемента ИСКЛЮЧА10ЩЕЕ ИЛИ 29 формируется положительный импульс, который, поступая на С -вход триггера 34, обеспечивает запись логического "0" ("норма") в триггер 34, одновременно этот импульс запускает формирователь 35, с выхода которого отрицательный импульс поступает на второй выход устройства, сигнали" зируя об окончании контроля, и через элемент И 5 на к -вход триггера 12.
Появление отрицательного импульса на .Р-входе триггера 12 устанавливает его в состояние логического "0". При этом логический "0" на прямом выходе триггера 12 поступает на Р -вход генерато" ра 11, останавливая его работу, поступает на V-вход счетчика 31, раз" решая ввод начального кода от задатчика 30, поступает на Р-входы триггеров 23 и 28, подтверждая нулевое состояние этих триггеров.
Отрицательный импульс с выхода формирователя 18 своим задним фронтом повторно. запускает устройство при наличии импульса запуска от задатчика, в противном случае повторный запуск не происходит.
Для нормальной работы устройства необходимо, чтобы длительность импульса на выходе формирователя 18 превышала длительность импульса на выходе формирователя 35.
Параметры измерительной цепи и резистивного делителя на резисторах 9 и 14 выбирают так, чтобы
+дЯ ЦС„+С +(; + С + з иэ 1 " 2 "max . К
+DC 1(п
2max) p +p (g)
3 где И,йО ДС вЂ” максимально доо -" мах 2мс х пустимые погрешности контроля сопротивления изоляции значений емкостей С и С конденсаторов 6 и 7 соответственно;
C.„ „„ - максимально ожидаемый сумматорный разброс емкостей контролируемых цепей, линий связи и коммутатора, Составитель В.Дворкин
Редактор Е.Папп Техред Т.Фанта Корректор А. Обручар
Заказ 6026/31 Тираж 711 Подписное
ВНИИПИ Государственного комитета СССР по делам изобретений и открытий 113035, Москва, Ж-35, Раушская наб.,д.4/5
Филиал ППП "Патент", г.ужгород,ул.Проектная,4
13 11
Таким образом, введение новых элементов и дополнительного выхода высокочастотной последовательности импульсов в генераторе 11 позволяет
09684 14 исключить влияние суммарного разброса емкости контролируемых цепей, линий связи н коммутатора, что повышает точность контроля.