Блок формирования тактирующих сигналов для доменного запоминающего устройства

Иллюстрации

Показать все

Реферат

 

БЛОК ФОРМИРОВАНИЯ ТАКТИРУЮЩИХ СИГНАЛОВ ДЛЯ ДОМЕННОГО ЗАПОМИНАЮЩЕГО УСТРОЙСТВА, содержащий счетчик тактов и дешифратор, входы которого соединены с выходами счетчика тактов, о т л и ч а ю ц и и .с я тем, что, с целью повышения надежности блока, он содержит счетчик врилени, три элемента ИЛИ, три элемента И и триггер, причем один из входов счетчика тактов соединен с выходом первого элемента ИЛИ, первый и второй.входы которого являются соответственно первым и вторым входом блока, другой вход счетчика тактов соединен с выходом первого элемента И первый вход котйрого подключен к выходу счетчика времени, а второй вход - к выходу триггера, один иЭ входов которого соединен с выходом второго элемента ИЛИ, первый вход которого является третьим входом блока, а второй вход подключен к выходу втсч; ого элемента И, первый и второй входы которого являются соответственно четвертым и пятым входсши блока, второй вход триг гера с выходом третьего элемента ИЛИ, первый вход которого соеди нен с первым входом первого элемента ИЛИ, а -второй вход - с выходом третьего элемента И, первый вход которого соединен с выходом счетчика времени , второй вход является шестым вхо- g дом блока, а третий вход соединен с выходом дешифратора. СО 00 о со

СОЮЗ. СОВЕТСНИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК

g{5B С ll С 11/14

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ

ОПИСАНИЕ ИЗОБРЕТЕНИЯ Ц.

И АВТОРСКОМУ СВИДЕТЕЛЬСТВУ ) ИЦ 0 7 » ю ( (21 ) 3583868/18-24 (22) 25.04. 83 .(46) 23.08.84. Бюл. 9 31

{72) Atì.Èâàíîâó В.И.Косову

A.È. Савельев, К.В.Милованов, Б.С.Рассказов и Ю.И,Фокин (53) б81. 327.66 (088.8) (56) 1. Каган Б.h. Электронные вычислительные машины и системы. М., Энергия, 1979, с. 90, 244, 260.

2. Авторское свидетельство. СССР

9 851758, кл. Н 03 К 5/156, 1979 (прототип) . (54) (57) БЛОК ФОРМИРОВАНИЯ ТАКТИРУЮЩИХ СИГНАЛОВ ДЛЯ ДОМЕННОГО ЗАПОМИНАЮЩЕГО УСТРОЙСТВА, содержащий счетчик тактов и дешифратор, входы которого соединены с выходамн счетчика тактов, о т л и ч а ю щ и и .с я тем, что, с целью .повьааения надежности блока, он содержит счетчик времени, три элемента ИЛИ, три элемента И и-триггер, причем один из входов счетчика так„.SU„„11 8 А тов соединен с выходом первого эле-. мента ИЛИ, первый и второй входы которого являются соответственно первым и вторым входом блока, другой вход счетчика тактов соединен с выходом первого элемента И первый вход котдрого подключен к выходу счетчика времени, а второй вход - к выходу триггера, один из входов которого сое динен с выходом второго элемента

ИЛИ, первый вход xaroporo является третьим входом блока, а второй вход подключен к выходу второго элемента

И, первый и второй входы которого являются соответственно четвертым и пятым входамю блока, второй вход триггера соединен с выходом третьего эле- g мента ИЛИ, первый вход которого соедн нен с первым входом первого элемента

ИЛИ, а-второй вход — с выходом третьего элемента И,i первый вход которого соединен с выходом счетчика speмени, второй вход является шестым вхо- Я дом блока, а третий вход соединен с выходом дешифратора.

1109 803, Изобретение относится к вычислительной технике и может быть использовано при построении устройств хранения дискретной информации на цилиндрических магнитных доменах (ЦМД) .

Известно устройство для формиро- 5 вания тактирующих сигналов из последовательности импульсов, содержащее счетчик и дешифратор (1 J, Недостатком этого устройства является низкая надежность и узкие функ- f0 циональные возможности, не позволяющие использовать его для формирования тактирующих сигналов в доменных запоминающих устройствах.

Наиболее близким техническим решением к изобретению является преобразователь последовательности импульсов в одиночные прямоугольные импульсы, содержащий элемент задержки, выход которого соединен с первым входом 0 первого элемента И, выход которого подключен к установочному входу триггера, второй и третий элементы И, элемент НЕ, вход которого соединен с входом элемента задержки и вторым входом первого элемента И, первый вход которого подключен к первому входу второго элемента И, второй вход второго элемента И соединен с выходом элемента НЕ, выход второго элемента И вЂ” с одним из входов третьего элемента И, другой вход которого подключен к выходу триггера, счетный вход которого соединен с выходом третьего элемента И )2J.

Цикл работы доменного запоминающего устройства состоит из последовательности тактов, в каждом из которых на доменную микросборку воздействуют определенные импульсы управления. для формирования этих им- 40 пульсов управления в соответствии с временной диаграммой работы микросборки необходимо из последовательности сигналов выделить определенные тактирующие сигналы, Причем при 45 работе доменного запоминающего устройства возможны режимы, когда управляющее магнитное поле определяет перемещение доменов в информационных и общих регистрах, а сигналы, обуславливающие режимы записи и считывания информации, на микросборку не подаются (сигналы ввода-вывода информации, генерации, аннигиляции, репликации, детектирования), что соответствует отсутствию тактирующих сигналов. Вследствие этого устройство формирования тактирующих сигналов должно иметь воэможность устанавли— ваться в 0 асинхронно для обеспечения однократного обращения к за- 60 поминающему устройству при его регулировке, .так и синхронно устанавливаться в 0 по сигналу с контроллера в соответствии с временной диаграммой работы запоминающего УстРой-, 65 ства, При осуществлении режимов считывания и записи информации в запоминающем устройстве необходимо иметь воэможность запускать устройство формирования тактирующих сигналов как асинхронно,. так и синхронно по сигналу контроллера, причем формирование тактирующих сигналов необходи;. о обеспечить синхронно с поступлением сигналов формирования вращающего магнитного поля, сдвигающего домены. Этими возможностями известное устройство не обладает, что и является его недостатком.

Целью изобретения является повышение надежности блока формирования тактирующих сигналов для доменного запоминающего устройства.

Поставленная цель достигается тем, что блок формирования тактирующих сигналов для доменного запоминающего устройства, содержащий счетчик так— тов и дешифратор, входы которого соединены с выходами счетчика тактов, содержит счетчик времени, три элемента ИЛИ, три элемента И и триггер, причем один из входов счетчика тактов соединен с выходом первого элемента

ИЛИ, первый и второй входы которого являются соответственно первым и вторым входом блока, другой вход счетчика тактов соединен с выходом первого элемента И, первый вход которого подключен к выходу счетчика времени, а второй вход — к выходу триггера, один иэ входов которого соединен с выходом второго элемента ИЛИ, первый вход которого является третьим входом блока, а второй вход подключен к выходу второго элемента

И, первый и второй входы которого являются соответственно четвертым и пятым входами блока, второй вход триггера соединен с выходом третьего элемента ИЛИ, первый вход которого соединен с первым входом первого элемента ИЛИ, а второй вход — с выходом третьего элемента И, первый вход которого соединен с выходом счетчика времени, второй вход является шестым входом блока, а третий вход соединен с выходом дешифратора.

На чертеже изображена блок-схема предложенного устройства.

Блок формирования тактирующих сигалов для доменного запоминающего устройства содержит счетчик 1 тактов, выходы которого подключены к выходам дешифратора 2, счетчик 3 времени, элемент ИЛИ 4, выход которого соединен с одним из входов счетчика 1 тактов, первый вход элемента ИЛИ 4, являющийся первым входом блока, подключен к шине 5 сигнала .асинхронного установа в 0, второй его вход, являющийся вторым входом блока, — к шине б синхроустанова в 0, другой вход

1109803

Составитель Ю.Розенталь

Редактор В.Данко Техред М.Надь Корректор О. Луговая

Заказ 6091/37 Тираж 575 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Филиал ППП Патент, г. Ужгород, ул. Проектная, 4 счетчика 1 тактов соединен с выходом первого элемента И 7, первый вход которого подключен к выходу счетчика 3 времени, а другой его вход - к выходу триггера 8, один из входов триггера

8 соединен с выходом второго элемента ИЛИ 9, первый вход которого, являющийся третьим входом блока, подключен к шине 10 сигнала асинхронного запуска, второй его вход - к выходу второго элемента И 11, первый вход элемента И 11, являющийся четвертым входом блока, подключен к шине 12 синхрозапуска, второй его вход, являющийся пятым входом блока, — к шине

13 сигнала формирования вращающего 15 магнитного поля, второй вход триггера 8 соединен с выходом третьего элемента ИЛИ 14, первый. вход которого подключен к шине 5 асинхронного установа в 0, второй его вход — к выходу третьего элемента И 15, первый вход третьего элемента И 15 соединен с последним выходом счетчика 3 времени, второй его вход, являющийся шестым входом блока, - с шиной 16 сигнала синхрозапрета, третий его вход †. с выходом дешифратора 2 тактирующих сигналов.

Предложенный блок .работает следующим образом.

Вначале производится асинхронный или синхронный установ в 0 триг" гера 8 по сигналу, поступающему с выхода третьего элемента ИЛИ 14 и счетчика 1 тактов по сигналу, поступающему с выхода первого элемента ИЛИ 4. З5

На первый вход второго элемента И

11 с шины 12 синхронизации поступает сигнал синхрозапуска с контроллера и с приходом на второй вход второго элемента И 11 с шины 13 сигна- 40 ла формирования вращающего магнитного поля импульса на выходе второго элемента И ll появляется сигнал, котсрый через второй элемент ИЛИ 9 устанавливает триггер 8 в состояние 45 1, свидетельствующее о готовности счетчика 1 тактов к формированию тактирующих сигналов. Сигнал 1 с.триггера 8 поступает на опии из входов первого элемента И 7,разрешая прохождение последнего. временного импульса со счетчика 3- времени, поступающего на другой вход первого элемента И 7, через первый элемент И 7 на вход счетчика 1 тактов. Последние временные импульсы со счетчика .3 времени через первый элемент И 7 поступают на вход счетчика 1 тактов до тех пор, пока триггер 8 находится в состоянии 1 .

Выходные сигналы со счетчика 1 тактов поступают на входы дешифратора 2, формирующего тактирующие импульсы, необходимые для работы соответствующей микросборки запоминающего устройства доменного типа (например, для микросборки К1602РЦ1 необходимы тактирующие сигналы О-го, 67-го, 86-ro, 295-ro, 381-го, 400-го и 609-го тактов) . Последний тактирующий импульс (например, для микросборки К1602РЦ1 640-ro такта) с выхода дешифратора 2 поступает на один из входов третьего элемента И 15, открывая его по этому входу. С приходом на другой его вход с шины 16 синхрозапрета сигнала, выработанного в контроллере, а на третий вход — последнего временного импульса co счетчика

3 времени на выходе третьего элемента

И 15 появляется сигнал, который через третий элемент ИЛИ 14 устанавливает триггер 8 в состояние 0, которое свидетельствует о прекращении формирования тактовых сигналов, так как все необходимые тактирующие сигналы сформированы.

С установом триггера 8 в состояние 0 на его выходе появляется сигнал, запрещающий. прохождение временных импульсов с выхода счетчика 3 времени через первый элемент И 7 на вход счетчика 1 тактов. Триггер 8 может быт ь уст ановлен в состояние 1 си г- налом, поступающим с шины 10 асинхронного запуска, выработанным, например, на пульте контроля и управления, через второй элемент ИЛИ 9. Установ триггера 8 в сосотояние 0 также может быть произведен асинхронно сигналом, поступающим с шины 5 асинхронного установа в 0 через третий элемент ИЛИ 14.

Режим асинхронного запуска и асинхронного установа в 0 триггера 8

Й счетчика 1 тактов необходимы как для отладки блока формирования тактирующих сигналов, так и для регулировки других устройств и блоков запоминающего устройства доменного типа, а также для проверки выполнения его основных режимов работы.