Устройство для цифрового фазового детектирования импульсных последовательностей на неравных частотах
Иллюстрации
Показать всеРеферат
УСТРОЙСТВО ДЛЯ ЦИФРОВОГО ФАЗОВОГО ДЕТЕКТИРОВАНИЯ ИМПУЛЬСНЫХ ПОСЛЕДОВАТЕЛЬНОСТЕЙ НА НЕРАВНЫХ ЧАСТОТАХ, содержащее накопительный регистр, кодовый вход которого соединен с кодовой входной клеммой, а тактовый вход - клеммой первой импульсной последовательности, и последовательно соединенные дифроаналоговьй преобразователь и фильтр нижних частот, отличающееся тем, что, с целью повьпиения динамической точности детектпропания, в него введен триггер, один из входов которого ссэрдинен с клеммой второй импульсной последовательности, другой вход - с выходом импульсов переполнения накопительного регистра, а выход - с входом старшего разряда 1щфроаналогового преобразователя, остальные входы которого поразрядно соединены с кодовым вгпходсм накопительного регистра.
СОЮЗ СОВЕТСИИХ
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИК
„.80„„гдщя
gm Н 03 О 13/00
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
К ABTOPCHOMY СВИДЕТЕЛЬСТВУ госудмственный номитет сссг пб делАм изОБретений и ОтнРытий (21) 3363716/18-21 (22) 05 ° 12. 81 (46) 23.08.84, Бюл. 9 31 (72) В.И.Козлов (53) 621.317.77(088.8) (56) 1. Патент США N - 2490500, кл. 250-36, 1949.
2. Патент США Р 3913028, кл. 331-1А, 1975. (54)(57) УСТРОЙСТВО ДЛЯ ЦИФРОВОГО
ФАЗОВОГО ДЕТЕКТИРОВАНИЯ ИМПУЛЬСНЫХ
ПОСЛЕДОВАТЕЛЬНОСТЕЙ НА НЕРАВНЫХ
ЧАСТОТАХ, содержащее. накопительный регистр, кодовый вход которого соеди" нен с кодовой входной клеммой, а тактовый вход — клеммой первой импульсной последовательности, и последовательно соединенные цифроаналоговый преобразователь и фильтр нижних частот, о т л и ч а ю щ е е с я тем, что, с целью повышения динамической точности детектирования, в него введен триггер, один из входов которого соединен с клеммой второй импульсной последовательности, другой вход — с выходом импульсов переполнения накопительного регистра, а выход — с входом старшего разряда цифроаналогового преобразователя, остальные входы которого поразрядно соединены с кодовым выходом накопительного регистра.
1109872
20
30
50 тирования.
Изобретение относится к области радиотехники, а именно к технике цифрового фазового детектирования на
% неравных частотах, и может быть использовано для детектирования радиосигналов с угловой модуляцией, для получения сигналов рассогласования в системах АПЧ, для формирования сетки стабильных частот в приемопередающей и измерительной аппаратуре и в ряде других случаев.
Известно устройство цифрового фазового детектирования на неравных частотах, основанное на приведении частот к,равенству путем их деления в целое число раз цифровыми методами. В свое время оно широко применялось для частотного синтеза (1 .
Однако из-за инерционности, вносимой делителями частоты в случае, когда частоты имеют малый общий мна— житель, эта устройство не удовлетворяет возросшим требованиям к динамической точности детектировання.
Наиболее близким по технической сущности и достигаемому результату к изобретению является устройство, содержащее накопительные регистры, цифровой сумматор, цифроаналоговый преобразователь (ЦАП) и .фильтр нижних частот, при этом тактовые и кодовые входы накопительных реги1стров соединены с входными клеммами устройства, прямой выход первого накопительного регистра и инверсный выход второго накопительного регистра соединены со входами сумматора, выход которого соединен со входом цифроаналогового преобразователя, а выход последнего соединен со входом фильтра нижних частот.
Пад действием тактовых импульсов
К j4) с частотой Рд содержимое A(g первого накопительного регистра возрастает с каждым тактом на величину .А, задаваемую этим числом на кодовом входе регистра. Аналогичным образом действует второй накопительный регис тр, формируя функцию Ь (4) во зрастающую на величину В всякий раз при поступлении на его тактовый вход импульсов последовательности d< (t) с частотой Ц . Ha цифровом сумматоре суммируются переменные коды *(<) и снимаемый с инверсного выхода второго регистра a(t), чем обеспечивается вычитание функций *Й;) и В(} на выходе сумматора. С помощью ЦАП разность кодов преобразовывается в аналоговый эквивалент, усредняемый фильтром нижних частот.
При условии: А Уд= 6 1 значение постоянной составляющей на выходе
5 не зависит от времени и определяется эквивалентной разностью фаз импульсных последовательностей d (4) и сГ ® . Статическая (при f<, g< D) погрешнасть детектирования определяется лишь точностью ЦАП, так как погрешность, даваемая сумматором в . этом случае, равна нулю.
Известное устройство характеризуется высокой статической точностью детектирования 523.
Однако возможности известного устройства по быстродействию ограничены задержками операций поразрядно" го суммирования и переносов результатов суммирования из разряда в разряд в цифровом сумматоре. Задержки оказываются значительными, так как на практике А и  — многоразрядные двоичные числа (до 12 и более разрядов) .. Этот недостаток усугубляется тем. чта частоты прибавлений и вычитаний чисел на входах сумматора различны. Поэтому обязательно существует ситуация, когда моменты прибавлений и вычитаний совладают. В этом случае .имеет места зона неопределенности, в которой работа сумматора, а следовательно, и в целом всего устройства нарушается.. Чем больше зона неопределенности, т.е, чем больше соотношение времени установления сумматора к периодам импульсных последовательностей, тем на более длительное время происходят сбои в работе устройства, тем.ниже его динамическая точность. Так как сбои имеют периодический характер и проявляются в виде так называемых помех дробности,динамичес- кую точность детектирования можно оценивать относительным уровнем этих помех. Для получения, например, необходимого для практики уровня помех, не превышающего 60 дБ, время установления сумматора должно быть в первом приближении на три порядка меньшим периодов следования исходных импульсных последовательностей. Ясно, что при таких условиях применение известного устройства весьма ограничено.
Цель изобретения — повышение динамической точности фазового детек1109872
Указанная цель достигается тем, что в устройство, содержащее накопительный регистр, кодовый вход которого соединен с кодовой входной клем" мой, а тактовый вход — с клеммой пер- 5 вой импульсной последовательности, и последовательно соединенные цифроаналоговый преобразователь и фильтр нижних частот, введен триггер, один из входов которого соединен с клеммой второй импульсной последовательности, другой .вход — с выходом импульсов переполнения накопительного регистра, а выход - со входом старшего разряда цифроаналогового преобразователя, остальные входы которого поразрядно соединены с кодовым выходом накопительного регистра.
На фиг.1 приведена схема предлагаемого устройства, на фиг.2 - временные диаграммы работы устройства, Устройство содержит накопительный регистр 1, цифроаналоговый преобразователь (ЦАП) 2, триггер 3, фильтр 4 нижних частот. 25
Предлагаемое устройство соответствует случаю, когда большее из чисел, например В, равно емкости Q накопительного регистра, которая в свою очередь представляет собой двоичное 30 .число, содержащее только одну значащую цифру и только в старшем разряде, т.е. В=Q=2, где h — целое полов жительное число, равное количеству разрядов накопительного регистра.
С помощью накопительного регистра
1 формируется функция Я(), поступающая на ЦАП 2. При принятых условиях функция В(т1 равна нулю, и надобность во втором накопителе отпадает. На 40 каждом такте последовательности 6>($} код Ь(Ц достигает значения Q из которого в тот же момент времени вычитается Q . .Поэтому моменты времени 4 () совпадают с моментами
45 поступления импульсов Д ® . Моментами же »(п1) являются моменты переполнения накопительного регистра 1.
Импульсы д ® и импульсы переполнения <((4) поступают на входы тригге- о ра 3. При поступлении импульса Д „(Ц триггер устанавливается в состояние
"1", а при поступлении импульса с1 ® - в состояние "0". Выход триггера подключен к входу старшего разряда ЦАП и его переклю .ения приводят, таким образом, к добавлениям аналогового эквивалента числа Q --2" к аналоговому эквиваленту кода 4 (Н в моменты времени. t»(m) . Получаемая в ЦАП сумма с ® аналоговых эквивалентов кода *(t) и формируемого триггером кода Q(9 содержит постоянную составляющую Q и две пилообразных составляющих Я»(Ц с частотой, и q (g) с частотой -Хв . Последние устраняются с помощью фильтра 4 нижних частот. Составляющая Q зависит от эквивалентной разности фаз исходных импу."ьспых последовательностей б»Я) и д Я и является результатом детектирования.
Принятое условие Ь =Я 2" позволяет, таким образом, избежать необхо-димости применения специальных узлов для формирования кодов В(Я .и Я® и для суммирования соответствующих эквивалентов. Число А в этом случае выбирается равным Д Яь, G3 Я
В примере, показанном на фиг.2, выбраны следующие значения параметров: Уд =1/3, Уь =1/8. (в условных единицах), Я =8. Для упрощения и большей наглядности масштабный множитель при переводе цифровых величин в аналоговые выбран равным единице.
Исключение из схемы цифрового сумматора, приводящего .к сбоям в ра боте устройства, и введение такого простого узла, как триггер, позволяет достичь динамической точности детектирования, определяемой точностью
ЦАП. До граничной частоты ЦАП динамическая точность предлагаемого устройства совпадает со статической, так как по сравнению с известным устройством выигрьпп получается не менее порядка. Кроме того, в результате исключения цифрового сумматора и одного из накопительных регистров устройство значительно упрощается наФ дежность его повьппается.
ВНИИПИ Заказ 6099/40 Тираж 862 . Подписное
Филиал ППП "Патент", г. Ужгород, ул.Проектная,4