Многоканальное устройство для опроса датчиков

Иллюстрации

Показать все

Реферат

 

МНОГОКАНАЛЬНОЕ УСТРОЙСТВО ДЛЯ ОПРОСА ДАТЧИКОВ, содержащее входные каналы, каждый из которых содержит первый коммутатор, измерительный усилитель, первый и второй шифраторы, первый и второй дешифраторы, первый и второйтриггеры, первый блок сравнения , первый счетчик, первый одновибратор , элемент И-НЕ, устройство также содержит приемники информации, каждый из которьпс включает второй блок сравнения, первый и второй регистры и блок индикации, и второй коммутатор, выход которого подключен к информационному входу аналого-цифрового преобразователя, выходом соединенного с первым входом первого элемента ИЛИ-НЕ, выходом подключенного через второй одновибратор к счетному входу второго счетчика, к первому входу сброса третьего триг-гера и через третий одновибратор к первому установочному входу третьего триггера, выход которого соединен с управляющим входом второго блока сравнения и через таймер с вторым входом первого элемента ИЛИ-НЕ прямой выход блока сброса соединен с первыми входами сброса первого и второго счетчиков, с первыми входами сброса первого и второго триггеров и с вторым входом сброса третьего триггера , а инверсный выход блока сброса через четвертый одновибратор подключен к второму установочному входу третьего триггера, выход второго счетчика подключен к первым информационным входам первого и второго блоков сравнения, к входу второго де (Л шифратора и к установочному входу первого счетчика, выход которого подключен к информационному входу первого дешифратора, выходами подсоединенного к управляющим входам первого коммутатора , первый информационный выход которого соединен с первыми информационными входами второго коммутатора , второй информационньй выход через измерительньй усилителе - с вторым информационным входом второго коммутатора, а первый управляющий выход - с входом первого шифратора, выход которого соединен с управляющим входом аналого-цифрового преобразователя , второй управляющий выход первого коммутатора подключен к первому управляющему входу второго коммутатора , адресный выход - через второй шифратор - .к второму информационному входу первого блока сравнения , первый и второй выходы которого соединены с установочньп и входами соответственно первого и второго триг

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (19) (1È

gp1) С 06 F 15/46 (1 (!;1 а

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

1 аа т н авто сном свидктельствм

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ГЮ ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21) 3590583/18-24, (22) 10.05. 83 (46)07.09. 84. Бюл. М - 33 (72) А. Н. Нарыжный, В,Д,Шкиря и Ю.В.Семченко (71) Предприятие "Донтехэнерго" Производственного объединения по наладке, совершенствованию технологии и эксплуатации электростанций и сетей

"Союэтехэнерго" (53) 681.396(088.8) (56) 1. Авторское свидетельство СССР

В 394789, кл. С 06 F 9/ 18, 1972.

2. Авторское свидетельство СССР

Ф 418852, кл. G 06 1/04, 1974.

3. Средства и системы управления в энергетике. Комплекс АСВТ.Экспрессинформация. M., 1975, 1(у 3 (прототип). (54)(57) ИНОГОКАНАЛЬНОЕ УСТРОЙСТВО

ДЛЯ ОПРОСА ДАТЧИКОВ, содержащее входные каналы, каждый из которых содержит первый коммутатор, измерительный усилитель, первый и второй шифраторы, первый и второй дешифраторы, первьгй и второй..триггеры, первый блок сравнения, первый счетчик, первый одновибратор, элемент И-НЕ, устройство также содержит приемники информации, каждый из которых вк ючает второй блок сравнения, первый и второй регистры и блок индикации, и второй коммутатор, выход которого подключен к информационному входу аналого-цифрового преобразователя, выходом соединенного с первым входом первого элемента ИЛИ-НЕ, выходом подключенного через второй одновибратор к счетному входу второго счетчика, к первому входу сброса третьего триг- гера и через третий одновибраторк первому установочному входу третьего триггера, выход которого соединен с управляющим входом второго блока сравнения и через таймер с вторым входом первого элемента ИЛИ-НЕ„ прямой выход блока сброса соединен с первыми входами сброса первого и второго счетчиков, с первыми входами сброса первого и второго триггеров и с вторым входом сброса третьего триг гера, а инверсный выход блока сброса через четвертый одновибратор подключен к второму установочному входу третьего триггера, выход второго счетчика подключен к первым информационным входам первого и второго бло-I ков сравнения, к входу второго дешифратора и а установочному входу иар Q) вого счетчика,. выход которого подклю- С чен к информационному входу первого дешифратора, выходами подсоединенного к управляющим входам первого коммутатора, первый информационный выход которого соединен с первыми информационными входами второго коммутатора, второй информационный выход . через измерительный усилитель — с вторым информационным входом второго коммутатора, а первый управляющий выход — с входом первого шифратора, выход которого соединен с управляющим входом аналого-цифрового преобразователя, второй управляющий выход первого коммутатора подключен к пер- ф, вому управляющему входу второго ком-: мутатора, адресный выход — через второй шифратор — .к второму информационному входу первого блока сравнения, первый и второй выходы которого соединены с установочными входами соответственно первого и второго триг1112369 геров, выход первого триггера подключен к запускающему входу аналого-цифрового преобразователя, выход второго триггера подключен к третьему входу первого элемента ИЛИ-НЕ и второму входу сброса первого счетчика, пряМой выход второго дешифратора подключен к первому управляющему входу первого блока сравнения, к управляющему входу первого шифратора, к второму управляющему входу второго коммутатора и входу первого одновибратора, выход которого соединен с управляющим входом первого счетчика и вторыми входами сброса первого и второго триггеров, инверсный выход второго дешифратора соединен с первым входом элемента И-НЕ, второй вход которого подключен к входу выбора режима устройства, выход элемента И-НЕ подключен к первому управляющему входу первого дешифратора, выход первого регистра подключен к второму информационному входу второго блока сравнения, выход которого соединен с управляющим входом второго регистра, выходом подключенного к входу блока индикации, информационный вход второго регистра подключен к информационному выходу аналого-цифрового преобразователя, о т л и ч аю щ е е с я тем, что, с целью повышения надежножновти устройства, в него введены четвертый и пятый триггеры, два элемента И, два элемента

ИЛИ-НЕ, элемент НЕ и формирователь

ЧГременной задержки, вход которого, .

Изобретение относится к вычисли1 тельной технике и может быть использовано в автоматизированных системах управления технологическими процесса

NH ° 5

Известны устройства сбора информа ции, в которых инициатива связи при надлежит источникам (1) и (2) .

Они не отвечают требованиям, предъявляемым к устройствам, в полняю- 10 щим функцию контроля технологических: процессов крупных объектов (например энергоблоков), которые характеризуют« ся большим числом контролируемых па:соединен с выходом третьего триггера, первый выход — с первым установочным входом пятого триггера и с первым установочным входом четвертого триггера, второй установочный вход которого связан с выходом второго блока сравнения и

:через элемент НЕ, с первым устано= вочным входом пятого триггера, второй

3 выход формирователя временной задержки подключен к второму установочному входу пятого триггера, второй установочный вход которого соединен с прямым выходом четвертого триггера, инверсным выходом подключенного к первому входу первого элемента И, выход которого соединен с первым входом второго элемента ИЛИ-НЕ, выходом подключенного к второму управляющему входу первого дешифратора, инверсный выход пятого триггера подключен к первому входу второго элемента И, выходом подключенного к первому входу третьего элемента ИЛИ-НЕ, выходом соединенного с вторым управляющим входом первого блока сравнения, вторые входы первого и второго элементов И подключены к входу выбора режима устройства, второй вход второго элемента ИЛИ-НЕ соединен с инверсным выходом блока сброса, второй вход третьего элемента ИЛИ-НЕ подключен к инверсному выходу третьего триггера, а первые и вторые входы сброса ,четвертого и пятого триггеров подключены соответственно к прямому выходу блока сброса и выходу второго одновибратора, раметров, медленными изменениями хода технологического процесса относительно малым числом устройств представления информации.

Известно устройство для сбора информации путем последовательного циклического опроса датчиков, содержащее входные каналы, быстродействующий коммутатор, аналого-цифровой преобразователь, приемники информации и управляющие блоки, причем число приемников информации значителЬно меньше числа датчиков (. 10-20 к

1ooo) (з).

3 111гЗ

Недостатком известного устройства1 является снижение надежности устройст. ва в процессе эксплуатации из-за нерационального использования ресурса релейных коммутаторов входных каналов. Снижение надежности обусловлено тем, что в каждом цикле опроса (30 раз/мин) производится подключение к аналого-цифровому преобразователю и подготовка информации для при-10 емников независимо от наличия запросов последних. После выработки ресурса срабатываний, который для реле

РЭС-55А составляет 107 раз, резко увеличивается вероятность залипания 15 контактов реле, что приводит к искажению информации от соответствующего входного канала.

Цель изобретения — повышение надежности устройства путем более ра20 ционального использования ресурса релейных коммутаторов.

Поставленная цель достигается тем, что в многоканальное устройство для

25 опроса датчиков, содержащее входные каналы, каждый из которых содержит первый коммутатор, измерительный усилитель, первый и второй шифраторы, первый и второй дешифраторы, первый и второй триггеры, первый блок срав- нения, первый счетчик, первый одновибратор, элемент И-HE устройство также содержит приемники информации, каждый из которых включает второй блок сравнения, первый и второй ре- Ç5 гистры .и блок индикации, и второй коммутатор, выход которого подключен к информационному входу аналого-цифрового преобразователя, выходом соединенного с первым входом первого элемента ИЛИ-НЕ, выходом подключенного через второй одновибратор к счетному. входу второго счетчика, к первому входу сброса третьего триггера и через третий одновибратор — к пер- 45 вому установочному входу третьего триггера, выход которого соединен с управляющим входом второго блока сравнения и через таймер с вторым входом первого элемента ИЛИ-НЕ, прямой 50 выход блока сброса соединен с первыми входами сброса первого и второго счетчика, с первыми входами сброса первого и второго триггеров и с вторым входом сброса третьего триггера, 55 а инверсный выход блока сброса через четвертый одновибратор подключен к . второму установочному входу третьего триггера, выход второго счетчика под-, ключен к первым информационным входам первого и второго блоков сравнения, к входу второго дешифратора и к установочному входу первого счетчика, выход которого подключен к информационному входу первого дешифратора, выходами подсоединенного к управляющим входам первого коммутатора, первый информационный выход которого соединен с первыми информационными входами второго коммутатора, второй информационный выход через измеритель-, ный усилитель - с вторым информационным входом второго коммутатора, а первый управляющий выход — с входом первого шифратора, выход которого соединен-с управляющим входом аналого-цифрового преобразователя, второй управляющий выход первого коммутатора подключен к первому управляющему входу второго коммутатора, адресный выход- через второй шифратор -. к второму информационному входу первого блока сравнения, первый и второй выходы которого соединены с установочными входами соответственно первого и второго триггеров, выход первого триггера подключен к запускающему входу аналого-цифрового преобразователя, выход второго триггера подключен к третьему входу первого элемента ИЛИНЕ и второму входу сброса первого счетчика, прямой выход второго дешифратора подключен к первому управляющему входу первого блока сравнения, к управляющему входу первого шифратора, к второму управляющему входу второго коммутатора и входу первого одновибратора, выход которого соединен с управляющим входом первого счетчика и вторыми входами сброса пер вого и второго триггеров, инверсный выход второго дешифратора соединен с первым входом элемента И-HE второй вход которого подключен к входу выбора режима устройства, выход элемента И-НЕ подключен к первому управлящему входу первого дешифратора, выход первого регистра подключен к второму информационному входу второго блока сравнения, выход которого соединен с управляющим входом второго регистра, выходом подключенного к входу блока индикации, информационный вход второго регистра подключен к информационному выходу аналого-цифрового преобразователя, дополнительно введены четвертый и пятый триггеры, два эле11123 мента И, два элемента ИЛИ-НЕ, элемент

HE и формирователь временной .задержки, вход которого соединен с выходом третьего триггера, первый выход с первым установочным входом пятого 5 триггера и с первым установочным входом четвертого триггера, второй установочный вход которого связан с выходом второго блока сравнения и через элемент НЕ с первым установоч- 10 ным входом пятого триггера, второй выход формирователя временной задержки подключен к второму установочному входу пятого триггера, второй . установочный вход которого соединен 15 с прямым выходом четвертого триггера, инверсным выходом подключенного к первому входу первого элемента И, выход которого соединен с первым входом второго элемента ИЛИ-НЕ, выходом под- 20 ключенного к второму управляющему входу первого дешифратора, инверсный выход пятого триггера подключен к первому входу второго .элемента И, выходом подключенного к первому входу третьего элемента ИЛИ-НЕ, выходом соединенного с вторым управляющим входом первого блока сравнения, вторые входы первого и второго элементов

И подключены к входу выбора режима 30 устройства, второй вход второго элемента ИЛИ-НЕ соединен с инверсным выходом блока сброса, второй вход третьего элемента ИЛИ-НЕ подключен к инверсному выходу третьего триггера, а первые и вторые входы сброса четвертого и пятого триггеров подключены соответственно к прямому выходу блока, сброса и выходу второго одновибратора. 40

На чертеже приведена схема многока-, нального устройства для опроса датчиков.

Устройство содержит входные кана45 лы 1 - 1 каждый из которых включа» ет первый коммутатор 2» — 2;, измерительный усилитель 3» - 3;, первый

4» - 4, и второй 5» - 5 шифраторы, первый 6 - 6 и второй 7 — 7 де»

so шифраторы, первый 8 » - 8, и второй

9 — 9, триггеры, первый блок 10<

10, сравнения, первый счетчик 11»

11 °, первый одновибратор 12,» - 12;, Э элемент И-НЕ 13» - 13;. Устройство содержит приемники 14» — 14 k информации, каждый из которых включает второй блок 15» - 15< сравнения, первый 16» - 16 и второй 174 — 17 ре69 6

\ I гистры и блок 18» - 18 индикации, а также второй коммутатор 19, выход которого подключен к информационному входу аналого-цифрового преобразова- теля 20 выходом соединенного с первым входом первого элемента ИЛИНЕ 21, выходом подключенного через второй одновибратор 22 к счетному входу второго счетчика 23, к первому входу сброса третьего триггера 24 и через третий одновибратор 25 — к первому установочному входу третьего триггера 24, выход которого соединен с управляющим входом второго блока

15 — 15 сравнения и через таймер

26 с вторым входом первого элемента

ИЛИ-НЕ 21. Прямой выход блока 27 сброса соединен с первыми входами сброса первого 11» — 11> и второго

23 счетчиков, с первыми входами сброса первого 84 — 8; и второго 9i9" триггеров исвторым входом сброса третьего триггера 24, а инверсный выход блока 27 сброса через четвертый одновибратор 28 подключен к второму установочному входу третьего триггера 24, выход второго счетчика

23 подключен к первым информационным входам первого 10 » — 10„ и второго 15„ — 15„ блоков сравнения, к входу второго дешифратора 7» — 7 и установочному входу первого счетчика

11» — 11,, выход которого подключен к информационному входу первого дешифратора 6» — 6,, выходами подсоединенного к управляющим входам первого коммутатора 21 - 2;, первый информационный выход которого соединен с первым информационным входом второго коммутатора 19, второй информацион ный выход через измерительный усилитель - с вторым информационным входом второго коммутатора 19, а первый управляющий выход — с входом первого шифратора 4» — 4, выход которого соединен с управляющим входом аналогоцифрового преобразователя 20, второй управляющий выход первого коммутатора 2» - 2 подключен к первому управляющему входу второго коммутатора, адресный выход — через второй шифратор 5» — 5, — к второму информационному входу первого блока 10» — 10 срав- нения, первый и второй выходы которого соединены с установочными входами соответственно первого 8„ - 8 и второго 9„ — 9 триггеров, выход первого триггера 8» — 8, подключен к запускающему входу аналого-цифрового

1112369 преобразователя 20, выход второго триггера 9» — 9; подключен к третьему входу первого элемента ИЛИ-НЕ 21 и к второму входу сброса первого счетчика 11» — 111 прямой выход вто- 5 рого дешифратора 7 1 — 7< подключен к первому управляющему входу первого блока 10, — 10 сравнения, к управляющему входу первого шифратора 4» — 4, к второму управляющему входу второго 10 коммутатора 19 и входу первого одно- г вибратора 12 1 — 12;, выход которого соединен с управляющим входом первого счетчика 11 — 11 и с вторыми

» входами сброса первого 8 „- 8; и вто- 15 рого 9 — 9; триггеров, инверсный

:выход второго дешифратора 7 — 7

»» соединен с первым входом элемента ИНЕ 13» - 13, второй вход которого подключен к входу выбора режима уст ройства, выход элемента И-НЕ 13»

13 подключен к первому управляющему входу первого дешифратора 6» -б,, „выход первого регистра 16» — 16 подk ключен к второму информационному 25 входу второго блока 15 » — 151, сравне. ния, выход которого соединен с управляющим входом второго регистра

17» — 17к, выходом подключенного к входу блока 18 1 — 18 индикации, ин- 30 формационный вход второго регистра

17» — 17 подключен к информационно му выходу аналого-цифрового преобразователя 20. Устройство также содержит четвертый 29 и пятый 30 триггеры, два элемента И 31 и 32, два элемента ИЛИ-НЕ 33 и 34, элемент НЕ 35 и формирователь 36 временных задержек, вход которого соединен с выходом третьего триггера 24, первый выход .с первьм установочньщ входом пятого 40 триггера 30 и с первым установочным входом четвертого триггера 29, второй установочный вход которого связан с выходом второго блока 15» — 15 сравнения и через элемент НЕ с первым установочным входом пятого триггера

30, второй выход формирователя временной задержки 36 подключен к второму установочному входу пятого триггера 30, второй установочный вход кото-з0 рого соединен с прямым выходом четвертого триггера 29, инверсным выхо- дом подключенного к первому входу первого элемента И 31, выход которого соединен с первым входом второго Ы элемента ИЛИ-НЕ 33, выходом подключен.ного к второму управляющем входу первого дешифратора б, — 6;, инверсньп» выход пятого триггера 30 подключен к первому входу второго элемента и 32, выходом подключенного к первому входу третьего элемента ИЛИНЕ 34, выходом соединенного с вторым управляющим входом первого блока

10» — 10; сравнения, вторые входы первого 3 1 и второго .32 элементов И подключены к входу выбора режима устройства, второй вход второго элемента

ИЛИ-НЕ 33 соединен с инверсным выходом блока 27 сброса, второй вход третьего элемента ИЛИ-НЕ 34 подключен к инверсному выходу третьего триггера 24, а первые и вторые входы сброса четвертого 29 и пятого 30 триггеров подключены соответственно к прямому выходу блока 27 сброса и выходу второго одновибратора. 22.

Устройство работает в циклическом и адресном режимах сбора информации.

Перед пуском устройства в счетчи ке 23 установлен адрес канала ь"- О (% = О) и адрес точки Ф О (11 = О), в счетчиках 11 — 11 - адрес точки

» 1

М О (n = О), триггеры 8„- 8;, 9» — 9, 24, 29 и 30 сброшены.

В циклическом режиме работы на вторых входах элементов И 31 и 32, 13» — 13, установлен сигнал "О", следовательно, на первых управляющих входах дешифраторов 6» - 6; присутствуют сигналы разрешения ("1"), а сигналы на въ1ходах элементов ИЛИ-НЕ 33 и 34 определяются состоянием соответственно блока 27 сброса и триггера 24. На прямом выходе дешифратора .4 первого входного канала установлен сигнал для открытия соответствующего ключа входного канала 1 в коммутаторе 19.

При пуске устройства снимается сиг нал сброса "О" на прямом выходе блока 27 сброса, запускается одновибратор 28, на вторые управляющие входы дешифраторов 6» — 6„ через элемент

ИЛИ-НЕ 33 поступает сигнал разрешения "1". В коммутаторах 2 » — 2; включается реле датчиков Р 0 и сигналы датчиков непосредственно или через измерительные усилители 3» — 3 пос1 тупают на информационные входы второго коммутатора 19. Одновременно во всех входных каналах 1» — 1, через шифраторы 5» - 5 на вторые информационные входы блоков 10 » — 1О; сравнения поступают обратные адреса датчиков N - О, а из шифратора 4 на управ9 1112 ляющий вход аналого-цифрового преобразователя — код, характеризующий тип подключенного датчика.

Через интервал времени, определяемый одновибратором 28, включается триггер 24. Сигналы "1" с прямого выхода триггера 24 и третьего элемента ИЛИ-НЕ 34 поступают соответственно на управляющие входы блоков 15

15к141От- — 10i сравнения,и запускают 10 таймер 26. Блоки Т5, = -15 „ и 10 производят сравнение адресов на первом и втором информационных входах. Если адреса на информационных входах блока 10 сравнения равны, включается 15 триггер 8, запускается аналого-цифровой преобразователь и передает информацию от подключенного датчика в регистры l71 — 17„ всех приемников. Если адреса на первом и втором информа-20 ционных входах блоков 151 — 15к сравнения какого-либо приемника будут равны, информация от аналого-цифрового йреобразователя перепишется в соответствующий второй регистр 17 — 25

17 и появится на блоке индикации

18, — 181,. Сигнал окончания аналогоцифрового преобразователя через первый вход элемента ИЛИ-НЕ 21 запустит одновибратор 22, который изменит на единицу адрес в счетчике 23, сбросит триггер 24 и запустит одновибратор

25. Последний включит триггер 24.

Если адреса на информационных входах блока 10 сравнения окажутся не одинаковыми, последний включит триггер 9, сигнал которого через второй вход элемента ИЛИ-НЕ 21, запустит одновибратор 22, т.е. произойдет то же, что при появлении сигнала 40 окончания аналого-цифрового преобразователя. Кроме этого, сигнал триггера 9 поступит в счетчик 11. При этом произойдет его сброс и перезапись адреса с выхода счетчика 23 в 4> счетчик 11.

При отсутствии сигналов окончания аналого-цифрового преобразования на третий вход элемента ИЛИ-НЕ 21 поступит сигнал от таймера, запустит одно50 вибратор 22, импульс которого сбросит триггер 24,» добавит "1" в счетчик 23 и с помощью одновибратора 25 вновь включит триггер 24.

При изменении адреса в счетчике H

23 снимаются сигналы на прямом и инверсном выходах дешифратора 7, запускается одновибратор 12, импульс кото369 10 рого сбрасывает триггеры 8 и,9 и увеличивает на единицу содержимое счетчика 11.

Таким образом, счетчик 23 поочередно формирует адреса каналов и точек, сопровождая их сигналами триггера 24 и информацией, соответствующей сигналам датчиков. В начале опрашиваются датчики № О всех входных каналов (11=

О, hl = О, 1, 2, ..., j ), затем датчики ¹ 1 (й= 1, m=0 1, 2, ...,1), №2 (И=2, %=0, 1, 2, ..., j) и

T ° Ä °

При этом счетчики 11 — 11; рабо1 1 тают синхронно со счетчиком 23, но с некоторым опережением. Это позволяет входным каналам подготовить информацию в виде аналогового сигнала от датчиков на входе быстродействующего коммутатора 19, т.е. увеличить быстродействие устройства.

В адресном режиме работы на вторых входах элементов И 31, 32 и элементов И-HE 13 — 13 установлен сиг.

1 I нал "1", следовательно на вторых управляющих входах дешифраторов 61

6; отсутствуют сигналы разрешения

"1", т ° е. триггеры 29 и 30 сброшены.

На первых управляющих входах дешифраторов 6 1 — 6; (кроме 6, так как счетчик 23 сброшен и на инверсном выходе дешифратора 7 присутствует

"О") также отсутствуют сигналы разре шения.

При пуске устройства с задержкой,. определяемой одновибратором 28, включается триггер 24 и запускается формирователь временной задержки 36.

Сигнал "1" с единичного плеча триггера 24 поступает на управляющие входы блоков 15,1 — 151 сравнения и запускает таймер 26. При совпадении адресов на информационных входах хотя бы одного из блоков 15, — 15 сравнения сигнал "1" с его выхода поступит на второй установочный вход триггера

29. После появления импульса на первом выходе формирователя 36 включится триггер 29, после чего на вторых управляющих входах дешифраторов 6 16; появится сигнал разрешения "1", так как на первом управляющем входе дешифратора 6 установлен сигнал раз-. решения, в коммутаторе 2 включится реле датчика № О. При появлении вто рого импульса формирователя 36 по вто— рому установочному входу включается ,триггер 30, который разрешит прохож1112369

ВНИИПИ Заказ 6460/34 > Тираж 698 По писн4 4е

6 . еилиаи Kilt алетейя", г.уитерои, уя.прееитиая, 4 дение в блоки 10 — 10 сравнения

1 4 сигнала с нулевого плеча триггера 24.

В дальнейшем будет происходить то же, что и в циклическом режиме, т.е. сравнение прямых и обратных адресов в блоке 10, запуск (при совпадении адресов) аналого-цифрового преобразователя, выдача информации при" емникам, переключение счетчика 23, сброс триггеров 24, 29 и 30 и т.д.

Если на выходах блоков 154 - 15 сравнения не появится сигнала "1", то первым импульсом формирователя временной задержки по первому установочному входу включится триггер 30.

Так как триггер 29 не включился, на вторых управляющих входах дешифраторов 6 — 6 не появится сигнала раз1 решения. В результате блок 10 сравнения включит триггер 9, что приведет к сбросу триггеров 24, 29 и 30 и переключению счетчиков 23 и 11 — 11аа

1 °

Таким образом в адресном режиме счетчики 114 — 11, работают так же, как и в циклическом, а счетчик 23 переключается в основном сигналами триггеров 9 1 — 9; (так как сигналов совпадения адресов н блоках 154 -15к за один цикл опроса появится не боль1О ше, чем число приемников).

Преимущество предлагаемого устройства состоит в оптимальном использовании ресурса срабатываний электро1 механических коммутационных элементов, что позволяет увеличить срок их службы в несколько раз. При этом повышается надежность и быстродействие устройства, а также достоверность со. бираемой информации.