Стартстопное приемное устройство
Иллюстрации
Показать всеРеферат
СТАРТСТОПНОЕ ПРИЕМНОЕ УСТРОЙСТВО , содержащее первый триггер, стартстопиый триггер, первый и второй элементы И, первый элемент ИЛИ, приемный блок, выход которого соединен с входами первого и второго дифференцирующих элементов, выходы которых по7:,ключены к первым входам соответственно третьего и четвертого элементов И, вторые входы которых соединены с выходами соответственно второго и третьего триггеров, первые и вторые входы которых подключены к соответствующим выходам распределителя тактов, вход которого подключен к выходу первого ключа, первьш вход которого соединен с выходом задающего генератора и с первым входом второго ключа, выход которого подключен к первому входу первого счетчика, выход которого соединен с входом первого дешифратора, причем выход третьего элемента И соединен с первым входом второго элемента ИЛИ,, а выход четвертого элемента И подключен к первому входу четвертого триггера, отличающееся тем, что, с целью повьпиения достоверности, введены пятый элемент И, третий элемент ИЛИ, второй счетчик и второй дешифратор , выход которого соединен с первым входом третьего элемента ИЛИ, -выход которого соединен с первым входом первого триггера, второй вход которого подключен к информационному выходу распределителя тактов и к первому входу стартстопного триггера, второй вход которого соединен с выходом первого элемента И, первый вход которого подключен к инверсному выходу четвертого триггера, второй вход KOTofJoro соединен с вторым входом первого счетчика и с выходом второго элемента ИЛИ, второй вход которого соединен с выходом первого дешифратора , причем второй вход первого элемента И подключен к вьйсоду второго дифференцирующего элемента и к первому входу первого элемента ИЛИ, рторой вход которого подключен к первому входу третьего элемента И, второй вход которого подключен к первому входу второго элемента И, второй вход которого подключен к выходу пер&0 СХ вого элемента ИЛИ и к первому входу пятого элемента И, второй вход кото:о рого соединен с выходом третьего триг9д гера, первьй вход которого соединен с первым входом второго счетчика, второй вход которого соединен с выходом второго элемента И, выход стартстопного триггера подключен к второму входу первого ключа, пря-мой выход четвертого триггера подключен к второму входу второго ключа, выход пятого элемента И подключен ко второму входу третьего элемента ИЛИ, а выход второго счетчика соединен с входом второго дешифратора.
СОЮЗ СОВЕТСНИХ
СОЦИАЛИСТИЧЕСНИХ
РЕСПУБЛИН
„,Я0„„1113896 зи1 Н 04 Ь 25/40) !
ОПИСАНИЕ ИЗОБРЕТЕНИЯ ИАН1),,„
ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР
AQ ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ (21) 3594811/18-09
В (22) 20. 05. 83 (46) 15. 09. 84. Бюл. ¹ 34 (72) Н. В. Захарченко, E. Н. Бобрешов и И.А.Киреев (71) Одесский электро- å,õíè÷åñêèé институт связи им. А.С.Попова (53) 621.391.24(088.8) (56) 1. Авторское свидетельство СССР
¹340108,,кл. Н 04 Ь 7/02, 1970.
2. Авторское свидетельство СССР
¹ 813808, кл. Н 04 L 7/02, 1979 (ппототип). (54)(57) СТАРТСТОПНОБ 1IPHEYAOE УСТ—
РОЙСТВО, содержащее первый триггер, стартстопный триггер, первый и второй элементы И, первый элемент ИЛИ, приемный блок, выход которого соединен с входами первого и второго дифференцирующих элементов, выходы которых по -.,ключены к первым входам соответственно третьего и четвертого элементов И, вторые входы которых соединены с выходами соответственно второго и третьего триггеров, первые и вторые входы которых подключены к соответствующим выходам распределителя тактов, вход которого подключен к выходу первого ключа, первый вход которого соединен с выходом задающего генератора и с первым входом второго ключа, вь|ход котороro подключен к первому входу первого счетчика, выход которого соединен с входом первого дешифратора, причем выход третьего элемента И соединен с первым входом второго элемента ИЛИ,. а выход четвертого элемента И подключен к
4 первому входу четвертого триггера, о т л и ч а ю щ е е с я тем, что, с целью повышения достоверности, введены пятый элемент И, третий элемент
ИЛИ, второй счетчик и второй дешифратор, выход которого соединен с первым входом третьего элемента ИЛИ, выход которого соединен с первым входом первого триггера, второй вход которого подключен к информационному выходу распределителя тактов и к первому входу стартстопного триггера, второй вход которого соединен с выходом первого элемента И, первый вход которого подключен к инверсному выходу четвертого триггера, второй вход которого соединен с вторым входом первого счетчика и с выходом второго элемента ИЛИ, второй вход которого соединен с выходом первого дешифратора, причем второй вход первого элемента И подключен к вьйоду второго дифференцирующего элемента и к первому входу первого элемента ИЛИ, гторой вход которого подключен к первому входу третьего элемента И, второй вход которого подключен к первому входу второго элемента И, второй вход которого подключен к выходу первого элемента ИЛИ и к первому входу пятого элемента И, второй вход которого соединен с выходом третьего триг гера, первый вход которого соединен с первым входом второго счетчика, второй вход которого соединен с выходом второго элемента И, выход стартстопного триггера подключен к второму входу первого ключа, прямой выход четвертого триггера подключен к второму входу второго ключа, выход пятого элемента И подключен ко второму входу третьего элемента ИЛИ, а выход второго счетчика соединен с входом второго дешифратора.
1 1113896
Изобретение относится к телеграф- F ной связи и может быть использовано в аппаратуре передачи данных с обратной свя зью е
Д
Известно устройство для фазирова- и ния стартстопного телеграфного приемника, в котором формируются эоны, со- в ответствующие средней части посыпок, т наличие фронтов посылок в которых в свидетельствует об асинфаэном состоя- 10 нии распределйтеля f1) . и
Недостатком этого устройства явля- д ется низкая помехоустойчивость прием ма. т
Наиболее близким техническим ре- 15 в шением к данному изобретению является стартстопное приемное устройство, с содержащее первый триггер, стартстоп- к ный триггер, первый и второй элемен- т ты И, первый элемент ИЛИ, приемный щ г блок, выход которого соединен с вхо- т дами первого и второго дифференцирующих элементов, выходы которых под- и ключены к первым входам соответственно третьего и четвертого элементов 25 в
И, вторые входы которых соединены с в выходами соотв етс тв ени о в то рого и r третьего триггеров, первые и вторые в входы которых подключены к соответ- P ствующим выходам распределителя так- 0 г тов, вход которого подключен к выхо- м ду первого ключа, первый вход кото- д рого соединен с выходом задающего ге- п нератора и с первым входом второго И ключа, выход которого подключен к р первому входу первого счетчика, выход в которого соединен со входом первого в дешифратора, причем выход третьего в элемента И соединен с первым входом в второго элемента ИЛИ, а выход четвер-40 в того элемента И подключен к, первому к входу четвертого триггера ?Д ." э
Однако это устройство обладает г недостаточной достоверностью. с
Цель изобретения — повышение досто- 45 верности.
Для достижения укаэанной цели в стартстопное приемное устройство, содержащее первый триггер, стартстопный триггер, первый и второй элементы50
И, первый элемент ИЛИ, приемный блок, выход которого соединен со входами первого и второго дифференцирующих элементов. выходы которых подключены к первым входам соответственно третье- 55. го и четвертого элементов И, вторые входы которых соединены с выходами соответственно второго и третьего тригеров, первые и вторые входы которых подключены к соответствующим выходам аспределителя тактов, вход которого одключен к выходу первого ключа, ервый вход которого соединен с выодом задающего генератора и с перым входом второго ключа, выход коорого подключен к первому входу перого счетчика, выход которого соедиен со входом первого дешифратора, ричем выход третьего элемента И соеинен с первым входом второго элеента ИЛИ, а выход четвертого элемена И подключен к первому входу четертого триггера, введены пятый элеент И, третий элемент ИЛИ, второй четчик и второй дешифратор, выход оторого соединен с первым входом . ретьего элемента ИЛИ, выход котороо соединен с первым входом первого риггера, второй вход которого подключен к информационному выходу расределителя тактов и к первому входу тартстопного триггера, второй ход которого соединен с выходом перoro элемента И, первый вход котороо подключен к инверсному выходу четертого триггера, второй вход котоого соединен со вторым входом первоо счетчика и с выходом второго элеента ИЛИ, второй вход которого соеинен с выходом первого дешифратора, ричем второй вход .первого элемента подключен к выходу второго диффеенцирующего элемента и к первому ходу первого элемента ИЛИ, второй ход которого подключен к первому ходу третьего элемента И, второй ход которого подключен к первому ходу второго элемента И, второй вход оторого подключен к выходу первого лемента ИЛИ и к первому входу пятоо элемента И, второй вход которого оединен с выходом третьего триггера, первый вход которого соединен с первым входом второго счетчика, втор4й вход которого соединен с выходом. второго элемента И, выход стартстопного тригера подключен ко второму входу первого ключа, прямой выходит четвертого тригера подключен ко второму входу, ворого ключа, выход пятого элемента И подключен ко второму входу третьего элемента та ИЛИ, а выход втогоро счетчика соединен с входом второго дешифраторЫ .
На чертеже изображена структурная электрическая схема предложенного устройства.
Если такая смена полярности сигнала из единицы в ноль происходит во время запрещенных зон, то импульс с выхода дифференцирующего элемента 6, пройдя элемент И 19, поступает на вход триггера 24 и устанавливает его в единичное состояние, запрещая
t поступление переходов типа стартового на вход стартстопного триггера.
3 и разрешая прохождение тактовых импульсов через ключ 12 на первый вход счетчика 13. Счетчик 13 подсчитывает количество тактов, период следования которых равен длительности одной посылки. Емкость счетчика 13 при цикле работы распределителя 1 тактов, равном Т =7,5 ь (где длительность единичного элемента), равна 7.
Если под воздействием помехи фронт типа стартового искажается и попадает в запрещенную зону (при синфаэной работе распределителя), то следом за ним идут фронты, совпадающие во времени с разрешенными зонами. Первый из них выделяется дифференцирующим элементом 2 и, пройдя элемент
И 18, элемент ИЛИ 16 устанавливает триггер 24 в исходное состояние (нулевое состояние), таким образом подготавливает схему к анализу стартового перехода в запрещенной зоне.
Если до конца стартстопного цикла переходы типа стартового не появляются в запрещенных зонах, то подстройка фазы распределителя не производится.
Переходы любого вида, появляющиеся в результате смены полярностй сиг" нала в пределах запрещенных зон, выделяются дифференцирующими элементами 6 или 2, пройдя элементы ИЛИ,5, 23 и элемент И 20, устанавливают триггер 4, который формирует сигнал стирания, в единичное состояние. Появление переходов в запрещенных зонах свидетельствует о наличии искажений единичных элементов в кодовой комбинации, которые с большой вероятностью могут быть зарегистрированы неверно. При этом кодовая комбинация потребителю не поступает и стирается.
Появление больше одного перехода любого вида в пределах разрешенной эоны говорит о наличии искажения типа дробления, которое может привести к неправильной регистрации элеменз 1113896 4
Стартстопное приемное устройство содержит распределитель 1 тактов, первый дифференцирующий элемент 2, стартстопный триггер 3, первый триггер 4, первый элемент И 5, второй дифференцирующий элемент 6, второй элемент И 7, первый ключ 8, задающий генератор 9, приемный блок 10, второй триггер 11, второй ключ 12, первый счетчик 13, первый дешифратор 14, 10 первый и второй элементы ИЛИ 15 и 16, третий триггер 17, третий, четвертый н пятый элементы И 18, 19 и 20, второй счетчик 21, второй дешифратор 22, третий элемент ИЛИ 23, четвертый 15 триггер 24.
Устройство работает следующим образом.
Сигнал из канала связи поступает в приемный блок 10, где происходит 2р его согласование по уровню с устрой— ством. Стартовый переход, пройдя приемный блок 10, дифференцирующий элемент 6 поступает на вход элемента
И 5 и при наличии разрешающего потен-25 циала с выхода триггера 24 устанавливает стартстопный триггер 3 в единичное состояние. При этом разрешается прохождение тактовых импульсов с задающего генератора 9 через ключ 8 3б на распределитель 1 тактов. Распределитель 1 тактов в течение стартстопного цикла вырабатывает такты, по которым производится регистрация посылок. Под воздействием одной последовательности импульсов триггер
17 вырабатывает запрещенные зоны, / внутри которых не должно происходить смены полярности сигнала при синфазной работе распределителя 1 тактов, 40 а Под воздействием другой последовательности импульсов триггер 11 вырабатывает разрешенные эоны, которые формируются вокруг точек, в которых может произойти смена полярности 45 сигнала при синфазном состоянии распределителя 1 тактов.
Распределитель 1 тактов представляет собой регистр сдвига, с определенных выходов которого снимают серию регистрирующих импульсов, С помощью триггеров 11 и 17 формируются разрешенные и запрещенные зоны.
При синфазной работе распределителя 1 тактов и при отсутствии пере- 55 ходов в запрещенных зонах подстройка фазы не производится и принимаемая кодовая комбинация не стирается.
1113896, Тираж: 634 Подпнсное
ВНКИПИ Заказ 663S/45
Филнал ПОП "Патент", г.Укгород, ул.Проектная, 4 тов кодовой комбинации. При этом выделенные фронты сигнала, появляющиеся на выходе элемента ИЛИ 15, пройдя элемент И 7, поступают на второй вход счетчика 21, емкость которого равна 2. При наличии двух и более фронтов в пределах одной разрешенной зоны на выходе дешифратора 22 появляется сигнал, который, пройдя элемент ИЛИ 23, также. устанавливает триггер 4 в единичное состояние, чем формирует сигнал стирания. В конце каждой разрешенной зоны происходит сброс счетчика 21, подготавливая к .анализу переходов в очередной разрешенной зоне. По окончании стартстопного цикла распределитель 1 тактов устанавливает триггер 24 в исходное состояние. Если фронт, попавший в запрещенную зону, вызван асинфазной работой распределителя 1 тактов, то в дальнейшем остальные фронты данного стартстопного цикла приемника также попадают в запрещенные зоны.
При этом цо конца стартстопного цикла сброс триггера 24 и счетчика 13 не производятся. Счетчик 13 продолжает подсчет тактов, поступающих с задающего генератора 9, емкость счетчика 13 равна количеству посылок в стартстопной комбинации. В конце данного стартстопного цикла по информационному выходу распределителя 1 так5 тов производит сброс стартстопного триггера 3 в исходное состояние, при этом тактовые импульсы с задающего генератора 9 не поступают на распределитель 1 тактов, прекращая его работу. Счетчик 13 продолжает считать такты и заканчивает счет в момент, непосредственно предшествующий мсменту прихода первого фронта, которь;й попал в запрещенную зону в предыдущем стартстопном цикле. Этот фронт и является истинным стартовым переходом.Поэтому по окончании счета счетчика 13 на выходе дешифратора 14 по-является сигнал, который, пройдя элемент ИЛИ 16, сбрасывает триггер 24, чем разрешается запуск стартстопного триггера 3 истинным стартовым переходом.
Таким образом, дополнительный анализ переходов в пределах запрещенных и разрешенных зон позволяет повысить достоверность при ускоренном вхождении в фазу стартстопного приемнс"о устройства.