Формирователь дискретных сигналов

Иллюстрации

Показать все

Реферат

 

ФОРМИРОВАТЕЛЬ ЛИСКР ГНЖ СИГНАЛОВ, содержащий D-rpHrrGj;- :-4i формационным входом подкл;о--е к ;; к шине входных сигналов, первый кокденсаторг первый и второй диоды, ГТЕОвый и второй резивторЫ; первый резистор подключен к катоду первого диода, а второй резистор - к аноду второго диода катод которого соединен с одной обкладкой первого короденсатора , отличающийся тем, ЧТО; с целью повышения надежности, в него введены второй конденсатор, третий и четвертый диоды,причем анод третьего диода подключен к аноду второго диода и соединен с тактовым входом В-триггера, катод четвертого диода подключен к катоду первого дио3; анод которого соединен с катоом второго диода, катод третьего иода соединен с анодом четвертого иода и через второй конденсатор с улевым выходом В-триггера, единичьлй выход которого подключен к второй обкладке первого конденсатора, два других вывода первого и второрезисторов подключены к источнику тания

COG3 (ОВЕТСИИХ

ОО® МЯИСТИЧЕОИИ V.

РЕО 1УБЛИИ

q 03 К 5/01 (21) 3464500/18-21 (22) 05.07,82 (46) 23.09.84. Бюл. II = 35 (72) В.В,Скрябин (53) 621.318,562(088.8) (56) 1. Авторское свидетельство СССР

9 573864, кл, H 03 К 5/О". г974 .

2. Авторское свидетельство CCCP

Р 809523, кл. Н 03 К 5/О 1 7 (прототип) . (54) (57) ФОР1ЯРОВАТЕ::1b ЛИС :1

СИГНАЛОВ, содержащий D — —.ри г г формационным входом подкл c=; шине входных сиг нал ов, и ер в-.й кс ..— денсатор, первый и вт "pýé = одь.. —,з=вый и второй резивторы перль ..-.ез ".-— тор подключен к катоду перво:" д:-ода. а второй резистор — к аноду второ —:о диода, катод которого с оеди не,— одной обкладкой первого конденсатора, "т,л и ч а ющи и с я тем, что. с целью повышения надежности, в него введены второй конденсатор, тре— т.;й и четвертый диоды, причем анод третьего диода подключен к аноду второго диода и соединен с тактовым входом D-триггера, катод четвертого диода подключен к катоду первого диопа. анод которого соединен с като;;oì второго диода, катод третьего виола соединен с анодом четвертого

,-.ола и через второй конденсатор с

- улевым выходом О-триггера, единич;:ый выход которого подключен к втоЯ рой обкладке пер вог о конденсатора, Е а два других вывода первого и второ—:o резисторов подключены к источнику

: —, -3 -, а км я

111>210

Нзобре-ение относится к импульсной технике и может нспользоватьсн в уст— ройстiici:< Обработки Дискретной инфор— мации при (наличии помех на фронтах импульс Ов, например в ус тройствах 5 ввода инфор:..а(сии для устранения влия— ния дребезга контактов на электронные схемы.

Известно устройство „(я формирова— ния импульсов,, содержащее два тригге- 1О ра, инвертор, элемент задержки и элемент И-НЕ Г!1.

Недостатком данного устройства яв—

Л Я Е Т C Я Т 0 „Ч Т С! Т О Ч 11 tO C T Ь В О С П Р О И 3 В Е Д Е

I ив вр е it=. v. -1 О1 О и Ол oR e HH я ф р О H т О Б входного сиг нала сохраняется только в случае возникновения помех на зад—

НЕ(а< ((1В 01.1 "< < И (П У.Г(Ь< . ОВ .

Наи",оле": близким ало технической сушности и достигаемому результату

К ПЛЕДЛа Га ЕМОм У ЯЬЛЯ ЕТСЯ ф ОР МИР ОВЯ— тель 11искретных сигналов, содержа((ьий

0-триггер, двух входовнй элемент Н вЂ” Ш= —,-.Оомлзадаюций контур, выполненный

;:.o11дe: оре,, рези«торах и диодах, 25 и О и -1 с-. м и(и(-.;- 9 1< од ных с и г нал ов и Од кл юч е— на к;-:.1<1О-,;:;;;t< (онпому входу .i — триг-ера

Н М 1.1,ltttп Р 1Û(t 11ЫХ Ода(а(И

ГО 1 -, Н

1 1< t (< ttt i <1<" ВЕ С 1<< tl ll<," C ti (i tttt<Я В, Г ОР I i Нt:;- (I 1i<Ò О J;-(М Вi< ОЦ ОМ (Ь "(ПИ Г -;

Р1

1!о,

1,с; ь - зобретения — г о(1.:((((ение наНс <; вн,н»-" цеа(ь to<:ти t aåòñÿ тем, а; О: <(ОРМ РОВ:=-ЕЛЬ ДИСКРЕТНЫХ СИГНа— лов. с Од<ержа(1(ий Э вЂ” триггcp., информаII(0! ttû11 в(<одом ll.oäêëi

ВХОДНЬг СНГНалоВ. ciCPÂÛÉ КО .ЩЕНСаТОР, пер вый и з opo. -(ди Оды и пега вьIЙ и второй резисторы, гервый резистор подключен к катоду первого диода, а вто-50 рой резистор — к аноду второго диода, а катод которого соединен с одной обкладкой первого конденсатора, введены второй конденсатор, третий и четвертый диоды, причем анод третьего 55 диода подключен к аноду второго диода и с.оединен с тактовым ВхоН,оМ триг-ера катод четвертого диода подключен к катоду первого диода, анод которого соединен с катодом втор< го диода, катод третьего диода соединен с анодом четвертого диода и чере:. второй конденсатор с нулевым выходом 1 -триггера, единичный вьгход к о— торого подключен к второй обкладк е первсго конденсатора, а два других вывода первого и второго резисторов подключены к источнику пита ния .

На фиг . 1 пр едс та вле на при нципив альная схема формирователя дискретных сигналов, на фиг, 2 — эпюры на— пряже ни и .

Формирователь содержит шину 1 входнь(х сигналов, шины 2 и 3 вьгходных

:г-налов, D-триггер 4, первый 5 и -.Орой б конденсаторы, первый 7 и второй 8 резисторы, мостовую схему 9 из второго 0, первого 11, третье— го 12 и четвертого 13 диодов и Т< чки l4 — 17 мостовой схемы 9.

И нф ор ма цио н ный в ход D-три г г ер а 4 подключен к шине 1 входных сигналов.

Fь(хОдные шины 2 и 3 соединены соот— ветственно с единичным и нулевым выхо-дами D — триггера. Единичный выход

D — триггера через конденсатор 5 под— ключен к аноду диода l 1 и к катоду .",кода 10, а нулевой выход D-тригг ера" через второй конденсатор б — к оду диода 12 и к аноду диода 13.

Катод диода 11 соединен с катодом ((иода 13 и через резистор 7 с истзч:гиком питания. Анод диода 10 соединен с анодом диода 12, с тактовьгм входом Б-триггера и через резистор

8 с источником питания.

Формирователь дискретных сигналов работает следукнцим образом.

Б исходном состоянии на шине присутствует уровень логического 0 .

9-триггер ч установлен в нулевое состояние, т.е. на шину 2 поступает уровень логического "0", а на шину

3 — уровень логической "1". Конденсатор 5 заряжен через резистор 8 и диод 10 до напряжения источника питания +Е. Конденсатор б находится под напряжением, близким к нулевому, так как на одну обкладку конденсатора

6 поступает уровень логической "1" с нулевого выхода D-триггера, а на другую его обкладку через резистор

8 и диод 12 — напряжение питания "Е.

На тактовый вход 0-триггера через резистор 8 подается потенциал логичес—

lt git кой, разрешающий прием входных

1115210 сигналов по информационному входу

D-триггера .

Ь

При поступлении на шину 1 переднего фронта импульса помехи происходит переключение D-триггера в единичное состояние и на шинах 2 и 3 формируются передние фронты выходных импульсов. В точке 14 мостовой схемы 9 появляется потенциал, превышающий потенциал логической "1" на вели-10 чину напряжения, до которого был заряжен конденсатор 5, а в точке 15 потенциал логического "0". Диоды

10 и 13 при этом находятся в закрытом состоянии, а диоды 11 и 12 откры-15 ваются. Напряжение в точке 16 мостовой схемы 9 из-за малого падения напряжения на открытом диоде 12 становится равным уровню логического 0 и на тактовый вход D òðèããåðà в этот момент времени поступает сигнал логического 0", запрещающий прием импульсов помех по информационному входу D-триггера. Затем происходит разряд конденсатора 5 через открытый zs диод 11 и резистор 7 до напряжения логического 0, равного разности потенциалов между единичным выходом

D-триггера и шиной источника питания +E. Одновременно с этим происходит заряд конденсатора б через откры— тый диод 12 и резистор 8 до напряжения питания +E Через некоторый отрезок времени, длительность которого превьппает время действия помех на пе35 реднем фронте входного сигнала, (напряжение в точке 16 мостовой схемы), 9 достигает порогового уровня U равного уровню логической "1", т.е. на тактовый вход Р-триггера подается

4 сигнал логической "1",разрешающий прием входных сигналов, поступающих на информационный вход D-триггера .

Таким образом, в течение отрезка времени определяемого временем заряУ 45 да конденсатора 6 до порогового уровня, из-за наличия сигнала логического

I l I I

0 на тактовом входе D-триггера импульсы помех, возникающих на переднем фронте входного сигнала, не оказывают влияния на работу D-триггера. Так как схема формирователя отличается симметричным построением, все процессы при формировании задних фронтов выходных импульсов на шинах 2 и 3 происходят аналогичным образом. Резисторы 7 и 8 определяют время заряда и разряда конденсаторов 5 и 6, а также ограничивают броски тока на выходах Р-триггера при его переключении, предохра" няя его от выхода из строя и исключе-: ния возможности возникновения взаимных помех между элементами.

Предложенный формирователь дискретных сигналов по сравнению с базовым объектом обеспечивает при своем использовании более высокую надежность, так как напряжение на входе логического элемента (С-вход D-триггера) в процессе работы формирователя не превышает потенциала логической

II

1, т. е. не выходит за пределы допустимой нормы для логического элемента ТТЛ, а также путем исключения возможности появления импульсов помех на фронтах выходного сигнала (шинах 2 и 3 формирователя) в том слу— чае, если длительность импульса помехи, возникающей на фронте входного сигнала, уменьшается до величины, равной времени переключения D-триггера и диода. Последнее объясняется тем, что в момент окончания первого импульса помехи на информационном входе D-триггера (D-вход} на тактовый вход D-триггера (С-вход) сразу же после переключения D-триггера и одного из диодов 10 или 12 поступает уровень логического "0" (точка

16 мостовой схемы 9), запрещающий обратное переключение D — триггера в течение действия импульсов помех.

Составитель Ю.Романовский

Редактор А.Козориз Техред M.Надь Корректор А.Обручар

Заказ 6790/43 Тираж 8б 1 Подпис н ое

ВНИИПИ Государственного комитета СССР о делам изобретений и открытий

113035, Москва Ж 35, Раушская наб., д. 4/5

Филиал ППП Патент, г. Ужгород, ул. Проектная, 4