Аналого-цифровой преобразователь узкополосных сигналов
Иллюстрации
Показать всеРеферат
АНАЛОГО-ЦИФРОВОЙ ПРЕОБРАЗОВАТЕЛЬ УЗКОПОЛОСНЫХ СИГНАЛОВ по авт. св. № 999157, отличающийс я тем, что, с целью расширения функциональных возможностей путем обеспечения точного измерения отсчетов амплитуды и фазы при произвольном характере ограничения сигнала по максимуму , в него введены второй и третий ключи, второй инвертор, реверсивный счетчик, селектор фронтов, элемент задержки, четвертый элемент ИЛИ, регистр памяти, цифроаналоговый преобразователь , фильтр-интегратор, первый и второй резисторы,третнй компаратор, первый вход которого соединен с входной шиной, второй вход.- с общей шиной , а выход - с входом селектора фронтов, первым входом второго ключа и входом второго инвертора, выход которого соединен с первым входом третьего ключа, второй вход которого соединен с вторым входом второго ключа и вторым выходом генератора образцовых частот, а выход - с входом вычитания реверсивного счетчика, вход сложения которого соединен с выходом второго ключа, а выходы - с первыми входами регистра памяти, второй вход которого соединен с выходом селектора фронтов и входом элемента задержки , а выходы - с входами цифроаналогового преобразователя, выход которого соединен с входом фильтра-интегратора , выход которого соединен через (Л первый резистор с входной шиной, которая через второй резистор соединена с общей шиной, при этом выход элемента задержки соединен с первым вхо-с дом четвертого элемента ИЛИ, второй вход которого соединен с выходом переполнения на сложение реверсивного счетчика, третий вход - с выходом переполнения на вычитание реверсивного сче тчика, а выход - с входом сброса реверсивного счетчика
СОЮЗ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИК
2 А (19) (11) З(1) Н 03 K 13/20
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
К ABTOPGHOMV СВИДЕТЕЛЬСТВУ
ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР
ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (61) 999157 (21) 3589891/18-21 (22) 10.05.83 (46) 23.09.84. Бюл.1(35 (72) Е.С.Побережский и С.H.Ãðûçîâ (71) Омский политехнический институт (53) 681.325 (088.8) (56) !.Авторское свидетельство СССР
)) 999157, кл . Н 03 К 13/20, 1981 (прототип). (54)(57) АНАЛОГО-ЦИФРОВОЙ ПРЕОБРАЗОВАТЕЛЬ УЗКОПОЛОСНЫХ СИГНАЛОВ по авт. св. 1(р 999157, о т л и ч а ю щ и и с я тем, что, с целью расширения функциональных возможностей путем обеспечения точного измерения отсчетов амплитуды и фазы при произвольном характере ограничения сигнала по максимуму, в него введены второй и третий ключи, второй инвертор, реверсивный счетчик, селектор фронтов, элемент задержки, четвертый элемент ИЛИ, регистр памяти, цифроаналоговый преобразователь, фильтр-интегратор, первый и второй резисторы, третий компаратор, первый вход которого соединен с входной шиной, второй вход. — с общей шиной, а выход — с входом селектора фронтов, первым входом второго ключа и входом второго инвертора, выход которого соединен с первым входом третьего ключа, второй вход которого соединен с вторым входом второго ключа и вторым выходом генератора образцовых частот, а выход — с входом вычитания реверсивного счетчика, вход сложения которого соединен с выходом второго ключа, а выходы — с первыми входами регистра памяти, второй вход которого соединен с выходом селектора фронтов и входом элемента задержки, а выходы — с входами цифроаналогового преобразователя, выход которого соединен с входом фильтра-интегра-ф тора, выход которого соединен через первый резистор с входной шиной, которве через второй резистор соедииена с общей шиной, при этом выход элемента задержки соединен с первым вхо- а дом четвертого элемента ИЛИ, второй вход которого соединен с выходом переполнения на сложение реверсивного счетчика, третий вход — с выходом переполнения на вычитание реверсивного счетчика, а выход — с входом сброса реверсивного счетчика.
1115224
Изобретение относится к импульснои технике и используется при аналогоцифровом преобразовании узкополосных сигналов, у которых ширина спектра много меньше цейтральной частоты. 5
По основному авт.св. У 999157 известен аналого-цифровой преобразователь узкополосных сигналов, содержащий генератор образцовых частот, сдвиговый регистр, блок ключей, два
10 элемента И, элементы ИЛИ, два компаратора, источник .двухполярного эталонного напряжения, счетчик амплитуд, счетчик фаз, два триггера, ключ,инвертор, причем первые входы компараторов соединены с входной шиной, а их вторые входы — с выходами источиика эталонного напряжения, выход первого компаратора через ключ соединен с первым входом первого триггера, вто- 20 рой вход которого соединен с первым входом генератора образцовых частот (выходом пусковых импульсов),вторым входом второго триггера и входами сброса счетчиков амплитуд и фаз, а
25 выход — с первым входом первого элемента И, второй вход которого соединен с управляющим входом ключа и ин— версным выходом второго триггера,третий вход — с первым входом второго элемента И и выходом инвертора, четвертый вход — с вторым выходом генератора образцовых частот (выходом импульсов заполнения) и вторым входом второго элемента И, выход — с инфор- 35 мационным входом счетчика амплитуд, выходы разрядов которого, кроме старшего, соединены с первыми входами третьих элементов ИЛИ, выход младшего разряда соединен с первым входом 40 первого элемента HJIH а выход старшего разряда — с первым входом второго элемента ИЛИ, выход которого соединен с входом инвертора и вторыми входами третьих элементов ИЛИ, а второй вход-45 с выходом старшего разряда счетчика фаз, выходы остальных разрядов которого соединены с первыми входами блока ключей, вторые входы которого соединены с выходами третьих элементов 50
ИЛИ, третий вход - с третьим выходом генератора образцовых частот (выходом импульсов считывания), а выходы — с первыми входами сдвигового регистра, второй вход которого соединен с четвер- 55 тым выходом генератора образцовых частот (выходом тактовых импульсов), при этом выход второго компаратора соединен с первым входом второго триггера, прямой выход которого соединен с третьим входом второго элемента И, выход которого соединен с вторым входом второго элемента ИЛИ, выход которого подключен к информационному входу счетчика фаз L11
Однако известный преобразователь не может быть использован при одностороннем ограничении сигнала и при двустороннем несимметричном ограничении,так как возникающее в этих случаях смещение нулевого уровня не позволяет правильно измерить амплитуду и фазу сигнала.
Цель изобретения — расширение функ— циональных воэможностей аналого-цифрового преобразователя узкополосных сигналов путем обеспечения точного измерения отсчетов амплитуды и фазы при произвольном характере ограничения сигнала по максимуму.
Поставленная цель достигается тем, что в аналого-цифровой преобразователь узкополосных сигналов введены второй и третий ключи, второй инвертор, реверсивный счетчик, селектор фронтов, элемент задержки, четвертый элемент ИЛИ, регистр памяти, цифро-. аналоговый преобразователь, фильтринтегратор, первый и второй резисторы, третий комнаратор, первый вход кс торого соединен с входной шиной, второй вход — с общей шиной, выход — с входом селектора фронтов, первым входом второго ключа и входом второго инвертора, выход которого соединен с первым входом третьего ключа, второй вход которого соединен с вторым входом второго ключа и вторым выходом генератора образцовых частот, а выход — с входом вычитания реверсивного счетчика, вход сложения которого соединен с выходом второго ключа, а выходы — с первыми входами регистра памяти, второй вход которого соединен с выходом селектора фронтов и входом элемента задержки, а выходы— с входами цифроаналогового преобразователя, выход которого соединен с входом фильтра-интегратора, выход которого соединен через первый резистор с входной шиной, которая через второй резистор соединена с общей шиной, при этом выход элемента задержки соединена с первым входом четвертого элемента ИЛИ, второй вход, которого соединен с выходом перепол11 !5224 4 нения на сложение реверсивного счетчика, третий вход — с выходом переполнения на вычитание реверсивного счетчика, а выход — с входом сброса реверсивного счетчика..
На фиг,l изображена функциональная схема предлагаемого преобразователя; на фиг.2 — временные диаграммы напря- жения в некоторых точках аналого-цифрового преобразователя.
Аналого-цифровой преобразователь узкополосных сигналов (фиг.!) содержит компараторы 1 и 2, источник 3 двухполярного эталонного напряжения, первый ключ 4, первый 5 и второй 6 триггеры,,генератор 7 образцовых частот, первый 8 и второй 9 элементы И, первый инвертор 10, счетчик 11 амплитуд, первый элемент ИЛИ 12, счетчик
13 фаз, второй элемент ИЛИ 14,третьи
1 элементы ИЛИ 15, блок 16 ключей,сдви говый регистр 17, третий компаратор
l8 селектор 19 фронта, второй ключ
20, второй инвертор 21,третий ключ
22, реверсивный счетчик 23, регистр
24 памяти, элемент 25 задержки, цифроаналоговый преобразователь. 26, фильтр-интегратор 27, первый 28 и второй 29 резисторы. Информационные входы компараторов 1 и 2 соединены между собой и являются входом всего преобразователя. К опорным входам компараторов 1 и 2 подключены соответственно положительный и отрицательный выходы источника 3 двухполярного 35 эталонного напряжения. Выход компаратора 1 соединен с информационным входам ключа 4, у которого выход подключен к первому входу триггера 5, а управляющий вход — к инверсному выхо- 40 ду триггера 6, первый вход которого соединен с выходом компаратора З.Вторые входы триггеров 5 и 6 подключены к первому выходу (выходу пусковых импульсов) генератора 7, образцовых час- 45 тот, имеющего еще три выхода: импуль" сов заполенения, импульсов считывания и тактовых импульсов. Прямой выход триггера 5 и инверсный выход триггера 6 соединены соответственно с пер- 50 вым и вторым .входами элемента И 8 °
Прямой выход триггера 6 подключен к одному из входов элемента И 9. К остальным двум входам элементов 8 и 9
И подключены второй выход (выход им- 55 пульсов заполнения) генератора 7 образцовых частот и выход инвентора !О.
Выход элемента И 8 соединен с входом счетчика 11 амплитуд, а выход элемента И 9 — с одним из входов элемента
ИЛИ 12, другой вход которого подключен к выходу младшего разряда счетчика ll àìïëèòóä.
Выход элемента ИЛИ 12 соединен с входом счетчика 13 фаз.Шины сброса счетчиков 11 и 13 так же, как и вто— рые входы триггеров 5 и 6,подключены к выходу пусковых импульсов генерато- . ра 7 образцовых частот. Выходы последних разрядов счетчиков 11 и 13 подключены к входам элемента ИЛИ 14, выход которого соединен с входом инвертора 10 и входами третьих элементов ИЛИ 15, у которых вторые входы соединены с выходами всех, кроме пос леднего, разрядов счетчика 11 амплитуд, а выходы — с информационными входами блока 16 ключей. С остальными информационными входами блока 16 ключей соединены выходы всех, кроме последнего, разрядов счетчика 13 фаз, а управляющий вход этого блока подключен к третьему выходу (выходу импульсов считывания) генератора 7 образцовых частот. Выходы блока 16 ключей соединены с входами ячеек сдвигового регистра 17, вход тактовых импульсов которого соединен с соответствующим выходом генератора 7 образцовых частот. Выход последней ячейки сдвигового регистра 17 является выходом аналого-цифрового преобразователя узкополосных сигналов. Третий компаратор
18 подключен к входной шине. Опорный вход его соединен с земляной шиной, а выход подключен к входу селектора
19 фронтов, управляющему входу второго ключа 20 и через инвертор 21 к управляющему входу третьего ключа 22, Информационные входы ключей 20 и 22 соединены с вторым выходом (выходом импульсов заполнения) генератора 7 образцовых частот, а их выходы — с входами сложения и вычитания соответственно реверсивного счетчика 23, выходы ячеек которого йодключены к входам ячеек регистра 24 памяти. Управляющий вход последнего соединен с выходом селектора !9 фронтов и входом элемента 25 задержки. Выходы всех ячеек регистра 24 памяти подключены к входам цифроаналогового преобразователя 26, выход которого соелйнен с входом фильтра-интегратора 27, на выходе которого включен делитель напряжения на резисторах 28 и 29.Выход де1115224 лителя напряжения соединен с входной шиной. Выход элемента 25 задержки и выходы переполнения на сложение и вычитание счетчика 23 соединены с входами четвертого элемента ИЛИ 30, к 5 выходу которого подключена шина сброса реверсивного счетчика 23. Разделительный конденсатор, стоящий на выходе усилителя, предшествующего аналого-цифровому преобразователю узкопо-10 лосных сигналов, соединен с входной шиной (фиг,1, штриховая линия). Через интервалы времени, обратно пропорциональные ширине спектра сигнала, с первого выхода генератора 7 образцо 15 вых частот следуют пусковые импульсы, при появлении каждого из которых измеряется время от этого импульса до ближайшего положительного перехода сигнала через нулевой уровень и время, 2О в течение которого сигнал принимает значения от-Ео до + Eo в окрестности этого перехода, при этом под нулевым понимается уровень, относительно которого равны по длительности положи- 25 тельная и отрицательная части периода узкополосного сигнала. Если нулевой уровень на входной шине совпадает с потенциалом общей шины, первый из указанных временных интервалов определя-30 ет фазу сигнала, а второй — амплитуду. Так как все измерения, необходи мые для определения отсчетов амплитуды и фазы, выполняются при малых уровнях сигнала, при которых симметричное ограничение по максимуму еще не сказывается, предлагаемое устройство позволяет восстановить форму узкопо= лосного сигнала после симметричного ограничения. Однако при одностороннем ограничении и несимметричном двустороннем ограничении происходит смещение нулевого уровня на входной шине после разделительного конденсатора (фиг. 2а). Горизонтальная штриховая
45 линия соответствует нулевому уровню сигнала, смещенному относительно потенциала земляной шины на величину
V« . Поскольку измерения производятся относительно потенциала общей шины, смещение нулевого уровня приводит к ошибке в измерениях тем большей, чем больше V . Введение в устройство элементов 18-30 и структура их включения позволяют автоматически уст ранять смещение нулевого уровня на входной шине относительно потенциала земляной .
Устройство работает следующим образом.
Сигнал с входнрй шины поступает,кроме первого и второго компараторов 1 и 2, еще и на информационный вход третьего компаратора 18, опорный вход которого соединен с общей шиной. Если сигнал положителен относительно потенциала общей шины, на выходе компаратора 18 появляется единица, если отрицателен — нуль (фиг. 26).Единица на выходе открывает ключ 20 и благодаря инвертору 21, закрывает ключ 22, поэтому при наличии единицы на выходе компаратора 18 реверсивный счетчик 23 работает на сложение,подсчитывая импульсы заполнения, поступающие через открытый ключ с второго выхода генератора 7 образцовых частот (фиг.
2в). Если на выходе компаратора 18 нуль, ключ 20 закрывается, а ключ 22 открывается и через него импульсы заполнения поступают на вычитающий вход реверсивного счетчика 23 (фиг.2г).
При каждом положительном фронте выходного напряжения компаратора 18,т.е. в конце каждого периода входного сигнала, селектор 19 фронтов формирует короткий импульс (фиг. 2г), поступающий на элемент 25 задержки и управляющий вход регистра 24 памяти.При поступлении такого импульса входы ячеек регистра 24 памяти открываются и в регистр перезаписывается число иэ ячеек реверсивного счетчика 23.Характер изменения числа N в реверсивном счетчике
23 показан на диаграмме фиг.2е. К концу каждого периода входного узкополосного сигнала число N равно N p — разности между числами импульсов заполнения, поступивших на входы сложения и вычитания, т.е. оно пропорционально разности длительностей положительной и отрицательной частей периода.
После записи в регистре 24 памяти число N p преобразуется цифро-аналого1 вым преобразователем 26 в напряжение,; которое усредняется фильтром-интегратором 27 за несколько (порядка десяти, периодов узкополосного колебания и через делитель на резисторах 28 и 29 поступает на входную шину в противофазе с напряжением смещения нулевого уровня V автоматически приводя нулевой уровень входной шины к потенциалу общей. Короткий импульс, появляющийся на выходе селектора 19 фронтов в конце каждого периода входного
1115224 сигнала и обеспечивакпций перезапись показаний реверсивного счетчика 23 в регистр 24 памяти, через элемент 25 задержки поступает на шину сброса реверсивного счетчика 23, 5 возвращая этот счетчик в исходное состояние. Время задержки выбирается большим времени перезаписи, но меньшим интервала между импульсами заполнения. Благодаря этому к началу нового периода входного сигнала показания реверсивного счетчика 23 эа предыдущий период оказываются зафиксированными в регис1ре 24 памяти, а сам счетчик — возвращенным в исходное состояние. Таким образом, каждому периоду входного сигнала соответствует описанный цикл работы. Емкость реверсивного счетчика 23 беэ учета знакового разряда выбирается приблизительно равной 1,2 М, где N — число импульсов заполнения на интервале 1/Я
Д 1
При переполнении реверсивного счетчика на сложение или вычитание сигналы переполнения через элемент ИЛИ 30 поступают на шину сброса, приводя счетчик в исходное состояние.
Таким образом изобретение благодаря автоматическому устранению смещения нулевого уровня обеспечивает эффективную работу аналого-цифрового преобразователя не только при симметричном ограничении узкополосного сигнала по максимуму, что значительно расширяет функциональные возможности аналого — цифрового преобразователя узкополосных сигналов.
1115224
Составитель А,Кузнецов
Техред Л,Микеш
Корректор О.Тигор
Редактор С.Саенко
Подписное
Филиал ППП "Патент", r.Óæãîðoä, ул.Проектная, 4
Заказ 6791/44 Тираж 861
ВНИИПИ Государственного комитета СССР по делам изобретений и открытий
113035, Москва, Ж-35, Раушская наб., 4/5