Управляемый делитель частоты следования импульсов

Иллюстрации

Показать все

Реферат

 

УПРАВЛЯЕМЫЙ ДЕЛИТЕЛЬ ЧАСТОТЫ СЛЕДОВАНИЯ ИМПУЛЬСОВ, содержащий счетчик импульсов, счетный вход которого соединен с входной шиной, а инверсные выходы - с первыми входами соответствующих элементов И, вторые входы которых подключены к соответствующим шинам управления, а выходы - к входам элемента ИЛИ, выход которого соединен с установочным входом RS-триггера, отличающийся тем, что, с цепью повышения быстродействия, обнуляющий вход RS-триггера соединен с входной шиной, а обнуляющий вход счетчика импульсов соединен с выходом элемента ИЛИ.

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСНИХ

РЕСПУБЛИК

„„SU„„1115238 . 511 Н 03 К 21/36

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

H A8TOPCHOMV СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21) 3497764/18-21 (22) 04.10.82 . (46) 23.09.84. Бюл. и 35 (72) Ю.В.Никишин и Н.Ф.Филатов (53) 621.374.44 (088.8) (56) 1. Авторское свидетельство СССР

У 456366 кл. Н 03 К 21/36, 1972.

2. Авторское свидетельство СССР

Р 594585, кл. Н 03 К 2 1/36, 1976 . (54) (57) УПРАВЛЯЕМЫЙ ДЕЛИТЕЛЬ ЧАСТОТЫ СЛЕДОВАНИЯ ИМПУЛЬСОВ, содержащий счетчик импульсов, счетный вход которого соединен с входной шиной, а инверсные выходы — с первыми входами соответствующих элементов И, вторые входы которых подключены к соответствующим шинам управления, а выходы — к входам элемента ИЛИ, выход которorо соединен.с установочным входом RS-триггера, о т л и ч а ю— шийся тем, что, с целью повьппения быстродействия, обнуляющий вход

RS-триггера.соединен с входной шиной, а обнуляющий вход счетчика импульсов соединен с выходом элемента ИЛИ.

1115238

Изобретение относится к автоматике, вычислительной и измерительной технике.

Известен управляемый делитель частоты, содержащий счетчик импульсов, 5 вентили и элемент ИЛИ (1).

Однако для данного устройства характерно недостаточно высокое быстродействие.

Наиболее близким по технической 1О сущности к изобретению является управляемый делитель частоты следования импульсов, с одержащий счетчик им— пульсов, счетный вход которого соединен с входной шиной, а инверсные вы- 15 ходы — с первыми входами соответствующих элементов И, вторые входы которых подключены к соответствующим шинам управления, а выходы — к входам элемента ИЛИ, выход которого со- 20 единен с установочным входом RS-триггера, и элемент совпадения, первый вход которого соединен с входной шиной, второй вход — с выходом элемента ИЛИ, а выход — с сбросовым вхо- 25 дом КВ-триггера j2).

Недостаток известного устройства — невысокое быстродействие.

Цель изобретения — повышение быстр одейст вия . 30

Поставленная цель достигается тем, что в управляемом делителе час— тоты следования импульсов, содержащем счетчик импульсов, счетный вход которого соединен с входной шиной, а инверсные выходы — с первыми входами соответствующих элементов И, вторые входы которых подключены к соответствующим шинам управления, а выходы — к входам элемента ИЛИ, выход ко-40 торого соединен с установочным входом

RS-триггера, обнуляющий вход RS-триггера соединен с входной шиной, а обнуляющий вход счетчика импульсов соединен с выходом элемента ИЛИ.

На чертеже представлена структурная схема предлагаемого устройства.

Управляемый делитель частоты следования импульсов содержит элемент

ИЛИ 1, счетчик 2 импульсов, элементы 50

И 3, RS -триггер 4, входную шину 5, шины 6 управления. Счетный вход счетчика 2 соединен с входной шиной, инверсные выходы — с первыми входами соответствующих элементов И, выходы 55 которых соединены с входами элемента ИЛИ 1, выход которого соединен с установочным входом RS-триггера 4, обнуляющий вход которого подключен к входной шине 5, а шины 6 управления подключены к вторым входам соответствующих элементов И 3.

Устройство работает следующим образом.

В исходном состоянии счетчик 2 сброшен, на его инверсных выходах присутствуют потенциалы логических единиц. На шинах 6 установлен требуемый код деления. Поскольку в коде присутствует хотя бы одна единица, на выходе хотя бы одного элемента

И 3 присутствует потенциал логической единицы, который, пройдя через элемент ИЛИ 1, разрешает работу счетчика 2 и запрещает установку триггера

4 и, следовательно, выдачу выходного сигнала на выход делителя. На входную шину 5, а следовательно, и на счетный вход счетчика 2 поступают вход ные импульсы, каждый из которых по переднему фронту увеличивает содержимое счетчика 2 на единицу. Кроме того, окончание каждого входного импульса по входу сброса подтверждает сброс триггера 4. Когда на счетный вход счетчика 2 поступает заданное шинами 6 число импульсов, на его инверсных выходах по переднему фронту последнего импульса устанавливается код числа, обратный коду на шинах 6.

Тогда на выходах всех элементов И 3 появляются уровни логического нуля, что приводит к появлению уровня логического нуля на выходе элемента

ИЛИ 1, а следовательно, к сбросу счетчика 2, введению триггера 4 и появлению уровня логической единицы на выходе делителя. Сброс счетчика 2

I вызывает появление логических единиц на его инверсных выходах, а следовательно, и появление на одном или нескольких выходах элементов И 3 уровня логической единицы, появление уровня логической единицы на выходе эле— мента ИЛИ 1, снятие сигналов сброса счетчика 2 и установки триггера 4.

Окончание импульса на входной шине ведет к переключению триггера 4 по входу сброса и окончанию импульса на выходе делителя. При дальнейшем поступлении импульсов на входную шину 5 цикл работы управляемого делителя частоты повторяется.

Для известного управляемого делителя частоты с учетом наибольшего коэффициента деления минимальное

1115238

Составитель О. Кружилина

Техред 3 .Палий

Корректор В.Синицкая

Редактор С.Саенко

Заказ 6791/44 Тираж 861 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Филиал ППП "Патент", r. Ужгород, ул. Проектная, 4 значение периода Т = 27, а для предлагаемого при тех же условиях

Т = 24Ф.

Таким образом, последний имеет в 1,11 раза более высокое быстродействие, т.е. на 11,1Х. При использовании счетчика с параллельным перено— сом, время задержки распространения которого равно 5с, выигрыш в быст- 1р родействии по сравнению с последовательным переносом составляет 218Х. а в сравнении с известным устройством достигает 23,17 при условии орга- низации обоих управляемых делителей частоты по принципу параллельного пер еноса .

При реализации предлагаемого управляемого делителя частоты необходимо в качестве счетчика применить микросхему (1 корпус) К155ИР5, а для инверсии входного, выходного и сбросового контактов микросхемы следует использовать шесть элементов (1 корпус) К155ЛН1, в качестве элементов И вЂ” четыре элемента (1 корпус)

К155ЛАЗ, тогда в качестве элемента

ИЛИ вЂ” один элемент (0,5 корпуса)

К155ЛА1, в качестве триггера — два элемента (0,5 корпуса) К 155ЛАЗ. Тогда общие затраты составят 4 корпуса.

Таким образом, в предлагаемом уиравляемом делителе частоты затраты сокращаются.