Цифровой пиковый детектор

Иллюстрации

Показать все

Реферат

 

ЦИФРОВОЙ ПИКОВЫЙ ДЕТЕКТОР содержащий цифроаналоговыйпреобразователь , выход которого соединен с первым входом компаратора, второй вход которого соединен с шиной входного сигнала, о т л и- . чающийся тем, что, с целью повышения быстродействия, в него введены блок памяти и параллельный аналого-цифровой преобразователь, причем вход параллельного аналого-цифрового преобразователя соединен с шиной входного сигнала, а кодовые выходы через блок памяти соединен с входами цифроаналогового преобразователя, а управляющий вход блока памяти (Л соединен с выходом компаратора.

СОЮЗ СОВЕТСНИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИН

„,SU„„j 118926. A

3 G 01 R 19/04 ф

ОПИСАНИЕ ИЗОБРЕТЕНИЯ ", —,,/

H АВТОРСКОМУ, СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

Il0 ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21) 3386104 /24-21 (22) 18.01,82 (46) 15. 10.84. Бюл. У 38 (72) П.-Ю.П. Жилинскас и Т.Л. Лазовский, (71) Вильнюсский ордена Трудового

Красного Знамени и ордена Дружбы народов государственный университет им. В. Капсукаса (53) 621.376.239 (088.8) (56) 1. Патент США У 3610894, кл. 324-74,. опублик. 1971.

2. Бахтияров Г.П. Аналого-.цифровые преобразователи. М;, 1980, с. 158. (54) (57) ЦИФРОВОЙ ПИКОВЫЙ ДЕТЕКТОР» содержащий цифроаналоговый «преобразователь» выход которого соединен с первым входом компаратора, второй вход которого соединен с шиной входного сигнала, о т л ич а ю шийся тем, что, с целью повышения быстродействия, в него введены блок памяти и параллельный аналого-цифровой преобразователь» причем вход параллельного аналого-цифрового преобразователя соединен с шиной входного сигнала, а кодовые выходы через блок памяти соединен с входами цифроанапогового преобразователя, а управляющий вход блока памяти соединен с выходом компаратора.

Составитель Н. Коновалов

Техред С.Мигунова Корректор А. Тяско

Редактор М. Бандура

Заказ 7445/32

Тираж 710 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035 Москва Ж-35 Ра ская наб. д. 4/5

У t в уш

Ф

Филиал ППП "Патент", г. Ужгород, ул. Проектная,4

1 1118

Изобретение относится к измерительной технике и предназначено для определения экстремальных значений быстроменяющихся процессов.

Известно устройство, содержащее

5 интегратор и цифроаналоговый преобразователь 1 ).

Недостатком этого устройства является его низкое быстродействие, поскольку оно не может отслеживать быстроменяющиеся процессы.

Известно устройство, содержащее цифроаналоговый преобразователь, выход KQTopoI Î соединен с первым входом компаратора, второй вход которого соединен с шиной входного сигнала, а выход соединен с первым входом элемента И, второй вход которого соединен с выходом генератора, а выход соединен с входом счетчика, выходы которого соединены с входами цифроаналогового преобразователя 2).

Указанное устройство характеризуется низким быстродействием из-за того, что дискретность счетчика не позволяет отслеживать быстроменяющнеся процессы. .. Целью изобретения является повы30 шение быстродействия.

Поставленная цель достигается тем, что в устройство, содержащее цифроаналоговый преобразователь, выход которого соединен с первым входом компаратора, второй вход ко- З5 торого соединен с шиной входного сигнала, введены блок памяти и параллельный аналого-цифровой преобразователь, причем вход параллельного аналого-цифровового преобразователя соединен с-шиной входного сигнала, а кодовые выходы через

926 2

:блок памяти соединены с входами цифроаналогового преобразователя, а б управляющий вход блока памяти соединен с выходом компаратора.

На чертеже представлена блок-схема цифрового пикового детектора.

Цифровой пиковый детектор содержит цифроаналоговый преобразователь выход которого соединен с пер" вым входом компаратора 2, второй вход которого соединен с шиной входного сигнала и с входом параллельного аналого-цифрового преобразователя 3, выход которого через блок 4 памяти соединен с входами преобразователя 1, управляющий вход блока 4 соединен с выходом компаратора 2.

Устройство работает следующим образом..

Входн .й сигнал непрерывно преобразуется в параллельном преобразователе 3. В блоке 4 происходит запоминание кода сигнала с выхода преобразователя 3. Запомненное значение. кода непрерывно преобразуется в аналоговый сигнал, который компаратором 2 сравнивается с входным сигналом. В случае, если входной сигнал начинает превышать сигнал с выхода преобразователя 1, по сигналу с компаратора 2 блок 4 меняет свое состояние. При убывании входного сигнала блок 4 продолжает хранить максимальное (пиковое) значение сигнала.

В предлагаемом устройстве все процессы происходят непрерывно,от. сутствует дискретность, из-за чего данный цифровой пиковый детек-, тор может отслеживать самые крутые и короткие выбросЫ входного сигнала, что значительно повышает его быстро- .действие.