Устройство для передачи сигналов

Иллюстрации

Показать все

Реферат

 

УСТР(Й1СТВО ДЛЯ ПЕРЕДАЧИ СИГЙАЖ )В, содержащее последовательно соединенные синхрогенератор, преобразователь бинарных сигналов, согласую1ЦИЙ блок, фильтр и выходной согласующий блок, отличающее с я тем, что, с целью повышения помехоустойчивости, второй и третий выходы синхрогенератора соединены с вторым и третьим вxoдa al преобразователя бинарных cHmanoBj а преобразователь бинарных сигналов содерxpiT последовательно соединенные первый элемент И, первый элемент ШШ, первый триггер, второй триггер, второй элемент ШШ, третий триггер, четвертый триггер, третий элемент ИЛИ, (Первый инвертор и второй элементИ, выход которого соединен с другим входом первого элемента ШШ выход .. первого триггера через второй инвертор соединен с первым входом третьего элемента И, выход которого соединен с вторым входом третьего элемента ИЛИ, третий вход которого соединен с выходом четвертого эле , мента Kf соединенным с вторым входом второго элемента ИЛИ, третий вход которого соединен с выходом пятого элемента И, первый вход которого соединен с выходом первого триггера, первые входы первого элемента И, четвертого элемента ИЛИ и четвертого элемента И объединены и являются входом устройства, выход 8 третьего триггера соединен с. вторыми взводами четвертого элемента ШШ и четвертого элемента И, третий вход которого, второй вход третьего элемента И и второй вход пятого элемента И объединены и являются вторым входом преобразователя бинарных сигналов, третьим входом которого является второй вхоД второго . элемента И, выход четвертого эле (мента ШШ соединён с объединенными третьими входами третьего и пятого ( , элементов И, выход пятого элемента И соединен с третьим входом второго элемента ШШ, второй вход перво30 го элемента И является первым вхо |дом преобразователя бинарных сиг налов выходом которого является выход третьего элементаИЛИ.

СОЮЗ СОВЕТСКИХ

03,9ВЮФПН

- PECfb%JNH

0g} (И) 1

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

N АВТОРСНОЭВГ СЭИДВТВ1ЬСТВУ

ГОСУДМРСТВЕННЦЙ КОМИТЕТ СССР

М 6НЮИФЯМ INI (21) 3533922/18"09 (22) 31 .12.82 (4б) 15.10.84 Бюл. S 38 (72) Е.А.Гурвиц, В.lO.Олещук, И.И.Левадный, В.А.Латышев, С.А.Агафонов и В.Ф.Худов ,(53) б21.394.14(088.8) (56) l. Авторское свидетельство СССР

1 405181, кл. Н 04 L 3/00, 1972.

2. Авторское свидетельство СССР .9 924889, ка. Н 04 L 3/02 ° 1980 (прототип) . (54)(57)УСТРОЙСТВО ДЛЯ ПЕРЕДАЧИ СИГHAJIO8> содержащее последовательно соединенные синхрогенератор, преобразователь бинарных сигналов, согласующий блок, фильтр и выходной согласующий блок, о т л и ч а ю щ е е с я тем, что, с целью повьинения помехоустойчивости, второй-и третий выходы сиихрогенератора соединены с вторым и третьим входами преобразователя бинарных сигналов; а нрео". бразователь бинарнйх сигналов содержит последовательно средииенные первый элемент И, первый элемент ИЛИ, .первый триггер, второй триггер, второй элемент ИЛИ, третий триггер, четвертый триггер, третий элемент ИЛИ, |первый инвертор и второй элемент И, / выход которого соединен с другим входом первого элемента ИЛИ, выход

1 первого триггера через второй ин. вертор соединен с первым входом третьего элемента И, выход которого соединен с вторым входом третьего элемента ИЛИ, третий вход которого соединен с выходом четвертого элемента И, соединенным с вторым входом второго элемента ИЛИ, третий вход которого соединен с выходом пятого элемента И, первый вход которого соединен с выходом первого триггера, первые входы первого элемента И, четвертого элемента ИЛИ и четвертого элемента И объединены н являются входом устройства, выход третьего триггера соединен с. вторы- Я ми входами четвертого элемента ИЛИ и четвертого элемента И, третий вход которого, второй вход третьего элемента И и второй вход пятого элемента И объединены и являются вторым входом преобразователя бинар.ных сигналов, третьим входом которого является второй вхоД второго элемента И, выход четвертого эле1мента ИЛИ соединен с объединенными третьими входамю третьего н пятого элементов И, выход пятого элемента

И соединен с.третьим входом второ" го элемента ИЛИ, второй вход первого элемента И является первым вхо-! дом преобразователя бинарных сиг налов выходом которого является выход третьего элемента ИЛИ.

Ъ

9187

М 1 l l

Изобретение относится к электросвязи и может использоваться в устрой-. ствах передачи дискретных сигналов по кабелям связи.

Известно устройство передачи сиг- 5 капов, содержащее последовательно соединенные синхрогенератор и преобразователь бинарных сигналов, а также выходной согласующий блок (1) .

Однако известное устройство..обла- 10 дает низкой помехоустойчивостью от флуктуационного шума.

Наиболее бцнзким техническим решением к предлагаемому является устройство для передачи сигналов, 15 содержащее последовательно соединенные синхрогенератор ° преобразо-. ватель бинарных сигналов, согласующий блок, фильтр и. выкодной согла" сую»б блок (2) . 2O

Однако в известном устройстве помехоустойчивость невысокая, так как формируемый устройством дискретный биимпульсный сигнал занимает достаточно широкую полосу частот. 25

Цель изобретения - повышение помехоустойчивости, Цель достигается "тем, что в устрой-„ кстве для передачи сигналов, содержащем последовательно соединенные

30 синхрогенератор, преобразователь бинарных сигналов, согласующий блек,.: фильтр и выходной согласующий блок, второй и третий выходы синхрогенератора соединены с вторым и третьим входами преобразователя бинарных сигналов, а преобразователь бинарных сигналов содержит последовательно

» соединенные первый элемент И, первый элемент ИЛИ, первый триггер О второй триггер, второй элемент ИЛИ, третий триггер, четвертый триггер, третий элемент ИЛИ, первый инвертор и второй элемент И, выход которого соединен с другим входом первого . элемента ИЛИ, выход первого триггера через второй инвертор соединен с первым входом третьего элемента.

И, выход которого соединен с вторым входом третьего элемента ИЛИ, третий вход которого соединен с выходом четвертого элемента И, соединенным с вторым входом второго элемента ИЛИ, третий вход которого соединен с выходом пятого элемента И, первый вход 55 которого соединен с выходом первого триггера, первые входы первого элемента И,четвертого элемента ИЛИ н чет вертого элемента И объединены и яв ляются входом устройства, выход третьего триггера соединен с вторыми входами четвертого элемента ИЛИ и четвертого элемента И, третий вход которого, второй вход третьего элемента И и второй вход пятого элемента И объединены и являются вторым входом преобразователя бинарных сигналов, третьим входом которого является второй вход второго элемента И, выход четвертого элемента ИЛИ соединен с . объединенными третьимн входами третьего и пятого элементов И, выход пятого элемента И соединен с третьим входом второго элемента ИЛИ, второй ; вход первого элемента И является первым. входом преобразователя бинарных сигналов, выходом которого яв.ляется выход третьего элемента ИЛИ.

На чертеже изображена структурная схема предлагаемого устройства.

Устройство содержит преобразователь l бинарных сигналов, содержащий первый элемент И 2, первый элемент ИЛИ 3, первый триггер 4, второй триггер 5, третий триггер 6, четвертый триггер 7, второй ннвертор 8, второй элемент ИПИ 9, четвертый элемент HJIH 10, третий элемент HJIH ll, пятый элемент И 12, третий элемент

И 13, четвертый элемент И 14, второй элемент И 15 и первый инвертор

16, а также синхрогенератор 17, выходной согласующий блок 18., фильтр

l9, согласующий блок 20.

Устройство .работает следующим образом.

С выхода источника информации на один вход элемента И 2 преобразователя 1 бинарных сигналов в трехкратные бнимпульсные сигналы поступает случайная последователь ность бинарных сигналов, длительнос». тью Т каждый. На второй вход этого элемента поступают с первого выхода синхрогенератора 17 второй и четвер-. тый импульсы из каждых восьми тактовых импульсов, вырабатываемых с частотой . 8 . В результате

32 прн поступлении на вход устройства от источника информации трех символов а а а каждый длительностью

Т на выходе элемента И 2 образуется последовательность импульсов

С4) .с4}

Оа-, 04 g 0000 каждый длительностью

3

37

Здесь.О - импульс с нулевой амплитудой, OÄ вЂ” импульс с амплитудой Ц 1, где k 1-3 - номер импульса в исходном трибите, 1,2... -. номер трибита.в .исходной информациой- > ной последовательности. Указанная посмдовательиость с выхода элемента И 2 через элемент ИЛИ 3 поступает на вход триггера 4 и далее через триггер 5, элемент ИЛИ 9, триггеры 6 и 7 10

,и элемент ИЛИ 11 - на выход прео» - бразователя I. Следовательно, в течение первых пяти тактов частоты на выходе преобразователя 1 появятся символы О, а в шестой такт +IS символ Ь! 0 .

В следующий седьмой такт на выходе преобразователя 1 появится сиг-. нал Ь =О (а +а )+й ц . Этот сигнал .формируется следующим образом. От 20 источника информации в течение седьмого такта поступает символ g на один вход элемента ИЛИ 10, на второй вход которого в это время с выхода ,триггера 6 поступает задержанный на три такта символ Oq, в результате на выходе элемента ИЛИ 10 образуется символ, амплитуда которого соответствуетg>vо>. Кроме того, в течение седьмого такта сигнал 4у от йсточнйка информации поступает на один вход элемента И !4, на второй вход которого поступает сигнал 0 с выхода триггера 6, а на третий вход. - сигнал с второго выхода синхрогенератора 17, представляющий. собой каждый седьмой из восьми тактовых импульсов. B результате на выходе элемента И 14 каждый 7-й тактовый интервал появляется импульс 40 с амплитудой О ДО . С выхода элемента

ИПИ 1О сигнал поступает на второй вход элемента И 13, на первый вход которого в седьмой тактовый интервал с триггера 4 через инвертор 8 поступает сигнал 0 . На вход триггера 4 инвертированный сигнал с!4 .поступает с выхода преобразователя 1, где он появляется в шестой тактовый интервал, затем инвертируется в инверторе 16„ подается на вход элемента И 15, на второй вход которого поступают первый, шестой, седьмой н восьмой тактовые импульсы с выхода синхрогенератора 17, следователь- 55 но, в шестой тактовый интервал на выходе элемента И 15 появляется инвертированный сигнал cfog который

9187 4 через элемент ИЛИ 3 поступает на вход триггера 4

В седьмой тактовый интервал сигнал Я1 появляется на выходе триггера 4. На третий вход элемента И

13 поступает каждый седьмой такт сигнал от синхронизатора 17. Следова-. тельно, на выходе элемента И 13 в седьмой тактовый интервал появляется импульс с амплитудой d, h (О va ) °

Сигналы с выходов элементов И 13 и

14 поступают на второй и третий вхо,ды элементов ИЛИ 11, и на выходе

; преобразователя 1 при этом присутствует сигнал Ьз От(афа. 1а )) VO Я(ф °

В следующий восьмой такт на выхоIäå преобразователя появляется сигнал

b> a, так max a предыдущий такт оН был на входе триггера 7, седьмой такт появляется на его выходе и через элемент ИЛИ tl проходит на

-выход преобразователя I„

В девятый такт на выходе преобразователя 1 появляется сигнал b< =Оч (а„ (a,v с1 )) v (a, ю a .g.

Формируется он следующим образом.

Как уже отмечалось, в седьмой такт на выходе элемента ИЛИ 10 появляется сигнал a va>, а на выходе элемента И 14 — сигнал а по>. Сигнал с выхода элемента И !4 через элемент

ИЛИ 9 подается на вход триггера 6, а с выхода элемента ИЛИ 10 — на один вход элемента И 12, на второй вход которого подается каждый седьмой тактовый импульс с синхрогенератора

17, а на третий вход — инвертированный сигнал а с выхода триггера 4.

Следовательно, на выходе элемента

И 12 в седьмой тактовый интервал появляется си гнал а, л (О ч a ), который через схему ИЛИ 9 поДается,как и сигнал с выхода элемента И 14, на вход триггера б. На входе триггера 6, следовательно, в седьмой тактовый интервал появляется сигналО (б„ь(о,v a tv(a о 1 который через два такта появляется на выходе триггера 7 и выходе преобразователя 1.

С выхода преобразователя 1 сигналы через инвертор 16 поступают на один вход элемента И 15, на второй вход которого поступают первый, шестой, седьмой и восьмой .из каждых восьми тактовых импульсов. В результате последовательность инвентированных.

i Зь сигналов 1,, bz, bq иЬ проходит на вход линии задержки — элементы ИЛИ

3 — и через четыре такта, т,е. в

1119)87

Исходная комбинация информационных символов

ВНИИПИ Заказ 7473/45 Tayaa 634, Вадшсноа

Филиал ШШ "Патент", г.Уягород, уа.йроажиаа, 4 десятый, одиннадцатый, двенадцатый и тринадцатый тактовый интервалы в указанной последовательности появляются на выходе преобразователя 1.

Каждые последующие восемь тактов схема работает аналогично, причем на выходе устройства первый симвал последующего слова следует

lll

)10

l0 l

1 00

011

О10

001

Основной лепесток энергетического спектра для используемого в нредпагаемом устройстве трехкратного биимпульсного кода занимает полосу частот шириной 2) (3 в та время как основной лепесток спектра двукрат- ,ного бинмпульсного кода (прототип)

- занимает полосу частот- " .

Выходные сигналы преобразова теля 1 бинарных сигналов через со30 гласующий блок 20 поступают на вход фильтра )9 с частотой среза 21) /3, непосредственно за последним"символом .предыдущего слова..При этом с помощью предлагаемого устройства каядые три символа исходной бинарной информационной последовательности преобразуются s 8"символьные слова длительности ЗТ трехкратного биим-.. пульсного кода в соотношении:

Комбинация трехкратного биимпульсного кода

l l l 1 0000

)1100001 !

)000011

l0000lll

0)11)000

000111 10

0000 1 l l 1 чем обеспечивается уменьшение полосы тракта в l 5 раза по сравнению с сигналом прототипа.

Выходной сигнал фильтра 19 через выходной согласующий блок 18, служащий для согласования с кабелем, поступает на выход устройства для передачи сигналов.

Использование устройства ловы" шает помехоустойчивость передачи бинарной информации эа счет уменьшения полосы пропускания такта1