Устройство для фазирования электронного телеграфного приемника
Иллюстрации
Показать всеРеферат
УСТРОЙСТВО ДЛЯ ФАЗИРОВАНИЯ ЭЛЕКТРОННОГО ТЕЛЕГРАФНОГО ПРИЕМНИКА, содержащее приемньй блок, выход которого через первую дифференцирующую цепь подключен к первому входу первого элемента И, к второму входу которого подключен выход первого триггера, а через вторую дифференцирующую цепь к первому входу второго элемента И, к второму входу которого подключен выход второго триггера, причем выход первого элемента И подключен к пер ному входу первого элемента ИДИ а выход ВТОРОГО элемента И - к первому входу третьего триггераj последовательно соединенные задающий генератор , первьй ключ и распределитель тактов, выходы соответствующих разрядов которого подключены соответственно к входам первого и второго тригге-. РОВ. последовательно соединенные второй ключ, к входу которого подключен выход задающего генератора, первый счетчик и первьй дешифратор, а также стартстопный триггер , третий и четвертый элементы И и второй элемент ИЛИ, отличающееся тем, что, с целью повьшения точности фазирования, в него введены последог вательно соединенные второй счетчик и второй дешифратор, при этом установочный вход второго счетчика объединен с соответствуюпщм входом второго триггера, а к счетному входу второго счетчика подключен выход третьего элемента И, к входам которого подключены соответственно выход второго триггера и выход второго элемента ИЛИ, к входам которого подключены соответственно выходы первой и второй дифференцирующих цепей, выходы первого и второго дешифраторов подключены к соответствующим входам первого элемента ИЛИ, выход которого подключен к установочно 1у входу первого счетчика и к второму входу треть его триггера, прямой и инверсный выходы которого подключены соответственно к управляющему входу второго. ключа и к первому входу четвертого элемента И, к второму входу которого подключен выход второй дифференцирующей цепи, а выход четвертого элемента И подключен к первому входу стартстопного триггера, к второму входу которого подключен выход распределителя тактов, а выход стартстопного триггера подключен к управляющему входу первого ключа.
СОЮЗ СОВЕТСКИХ
Ц
РЕСПУБЛИК (191 (11) пц11 Н 04 L 7 02
ОПИСАНИЕ ИЗОБРЕТЕНИЯ, К ABTOPCHOMY СВИДЕТЕЛЬСТВУ
ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР
Il0 ДЕЛАМ -ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (2i) 3575939/18-09 (22) 06.04.83 (46) 15.11.84. Бюл, Р 42 (72) Н.В. Захарченко и И.А. Киреев (71) Одесский электротехнический институт связи им. А.С. Попова (53) 621.394.662(088.8) (56) 1. Авторское свидетельство СССР
В 340108, кл. Н 04 L 7/02, 1979.
2. Авторское свидетельство СССР
Р 813808, кл. Н 04 Ь 7/02, 1979 (прототип). (54)(57) УСТРОЙСТВО ДЛЯ ФАЗИРОВАНИЯ
ЭЛЕКТРОННОГО ТЕЛЕГРАФНОГО ПРИЕМНИКА, содержащее приемный блок, выход которого через первую дифференцирующую цепь подключен к первому входу первого элемента И, к второму входу которого подключен выход первого триггера, а через вторую дифференцирующую цепь— к первому входу второго элемента И, к второму входу которого подключен выход второго триггера, причем выход первого элемента И подключен к первому входу первого элемента ИЛИ а выхоп второго элемента И вЂ” к первому входу третьего триггера послелова) тельно соелиненные залаюший генератор,пеовый ключ и распределитель тактов выхолы соответствующих разряпов которого полключены соответственно к вхолам первого и второго тригге-. ров> послеловательно соединенные второй ключ к входу которого полключен выход заланппего генератора, первый счетчик и первый лешифратор, а также стартстопный триггер, третий и четвертый элементы И и второй элемент ИЛИ, о т л и ч а ю щ е е с я тем, что, с целью повьппения точности фазироваиия, в него введены последо-, вательно соединенные второй счетчик и второй дешифратор, при этом установочный вход второго счетчика объединен с соответствукппим входом второго триггера, а к счетному входу второго счетчика подключен выход третьего элемента И, к входам которого подключены соответственно выход второго триггера и выход второго элемента ИЛИ, к входам которого под- Е ключены соответственно выходы первой и второй дифференцирующих цепей, выходы первого и второго дешифраторов подключены к соответствующим входам первого элемента ИЛИ, выход которого O
3: подключен к установочному входу перого счетчика и к второму входу третьго триггера, прямой и инверсный выходы которого подключены соответственно к управляющему входу второго. ключа и к первому входу четвертого элемента И, к второму входу которого подключен выход второй дифференцирующей цепи, а выход четвертого элемента И подключен к первому входу стартстопного триггера, к второму входу которого подключен выход распределителя тактов, а выход старт- ф стопного триггера подключен к управляющему входу первого ключа.
1124437 2
Изобретение относится к телеграфной связи и может быть использовано в устройствах передачи данных.
Известно устройство циклового фазирования стартстопных телеграф- 5 ных сигналов, содержащее приемный блок, стартстопный триггер, стартстопный распределитель, блок формирования тактовых импульсов, одновибратор и формирователь сброса, а также анализатор числа полупосылок, информационный вход которого соединен с выходом восстановленного текста приемного блока, первый и второй тактовые входы соединены с выходами бло- 15 ка формирования тактов, вход сброса подключен к общей шине сброса, стартовый вход соединен с выходом стартовых переходов приемного блока, столовый вход — со стоповым выходом 20 стартстопного распределителя, а выход анализатора через одновибратор и формирователь сброса подключен к оЬщей шине сброса и .
Недостатком данного устройства является низкая точность фазирования.
Наиболее близким к предлагаемому по техническому решению является устройство для фазирования электронного телеграфного приемника, содержащее приемный блок, выход которого .через первую дифференцирующую цепь подключен к первому входу первого элемента И, к второму входу которого 35 подключен выход первого триггера, а через вторую дифференцирующую цепь .— к первому входу второго элемента И, к второму входу которого подключен вьход второго триггера, причем выч ход первого элемента И подключен к первому входу первого элемента ИЛИ, а выход второго элемента И вЂ” к первому входу третьего триггера, последовательно соединенные. задающий 45 генератор, первый ключ.и распределитель тактов, вь1ходы соответствующих разрядов которого подключены. соответственно к входам первого и второго триггеров, последовательно соединен- 50 ные второй ключ, к входу которого лодкг>ючен выход задающего генератора первь>й счетчик и первый дешифратор,а также стартстопный триггер, третий и четвертьп элементы И и второй эле- 55 мент ИЛИ, при этом выходы деши >ратора непосредственно и через третий элемент И подключены к входам четвер> тогб триггера, вь>хор которого подключен к первому входу третьего элемента И и через третью дифференцирующую цепь — к другому входу первого элемента ИЛИ и к первому входу второго элемента ИЛИ, выход которого подключен к первому входу стартстопного триггера, к второму входу которого подключен выход приемного блока, а выход стартстопного триггера через третий элемент И подключен к управляющему входу первого ключа, выход четвертого триггера через последовательно соединенные третью дифференцирующую цепь и пятый триггер подключен к управляющему входу второго ключа, выход первого элемента ИЛИ подключен к соответствующим входам счетчика и пятого триггера, а выход распределителя тактов подключен к ссответствующим входам третьего триггера, третье> 3 элемента И и второго элемента ИЛИ (2) .
Недостатком известного устройства является низкая точность фазирования.
Цель изобретения — повышение точности фазирования.
Поставленная цель достигается тем, что в устройство для фазирования электронного телеграфного приемника, содержащее приемный блок, выход которого через первую диф >еренцирующую цепь подключен к первому входу первого элемента И, к второму входу которого подключен выход первого триггера, а через вторую дифференциру>ощую цепь — к первому входу второго элемента И, к второму входу которого подключен выход второго триггера, причем выход первого элемента И подключе" к первому входу первого элемента ИЛИ, а выход второго элемента И вЂ” к первому входу третьего триггера, последовательно соединенные задающий генератор, первый ключ и распределитель тактов, выходы соответствующих разрядов . которого подключены соответственно к входам первого и второго триггеров, последовательно соединенные второй ключ, к входу которого подключен гь>ход задающего генератора, первый счетчик и первый дешифратор, а также стартстопный триггер, третий и четвертый элементы И и второй элемент ИЛИ, введены последовательно соединенные второй счетчик и второй дешифратор, при этом установочный
1124 вход второго счетчика объединен с соответствующим входом второго триг герз, а к счетному входу второго счетчика подключен выход третьего. элемента И, к входам которого подключены соответственно выход второго триггера и выход второго элемента
HJIH> к входам которого подключены соответственно выходы первой и второй дифференцирующих цепей, выходы первого и второго дешифраторов подключены к соответствующим входам первого элемента ИЛИ, выход которого подключен к установочному входу первого счетчика и к второму входу 15 третьего триггера, прямой и инверсный выходы которого подключ ны соответственно к управляющему входу второго ключа и к первому входу четвертого элемента И, к второму входу 2б которого подключен выход второй дифференцирующей цепи, а выход четвертого элемента И подключен к первому входу стартстопного триггера, к второму входу которого подключен выход распределителя тактов,а выход стартстопного триггера подключен к управляющему входу первого ключа.
На фиг, 1 представлена структурная электрическая схема предлагаемого устройства; на фиг, 2 — вариант выполнения распределителя тактов; на фиг. 3 — временные диаграммы работы распределителя тактов и формирователя зон.
Устройство для фазирования электронного телеграфного приемника содержит приемный блок 1, задающий генератор 2, распределитель тактов 3, первую 4 и вторую 5 дифференцирую- 40 щие цепи, первый 6 и второй 7 счетчики, первый 8 и второй 9 дешифраторы, первый 10 и второй 11 ключи, стартстопный триггер 12, первыйтретий триггеры 13 — 15, первый 16 45 и второй 17 элементы ИЛИ, первый— четвертый элементы И 18 — 21.
Устройство фазирования электронного телеграфного IIpHpMHHKd ðàáîòàåò следующим образом.
Сигнал из канала связи (фиг. За) поступает в приемный блок, где происходит его согласование по уровню.
Стартовый переход, пройдя приемный блок 1, дифференцирующую цепь 5, по- 5g ступает на вход четвертого элемента
И 21 и при наличии в исходном состоянии разрешающего потенциала с выхо437 4
1 да третьего триггера 15 устанавливает старт †стопн триггер 12в единичное состояние. При .этом разрешается прохождение тактовых импульсов задающего генератора 2 через первый ключ 10 на распределитель тактов 3.
Распределитель тактов 3 в течение стартстопного цикла вырабатывает такты, по которым производится регистрация посылок, а также четыре последовательности импульсов а, b С и (фиг. 2,б-д). Под воздействием
1 последовательности импульсов Q u второй триггер, 14 вырабатывает запрещенные зоны, внутри которых не должно быть фронтов сигнала при синфазной работе распределителя тактов
3, а под воздействием последовательности импульсов С и d первый триггер
13 вырабатывает. разрешенные зоны, которые формируются вокруг точек,, в которых может произойти смена полярности сигнала при синфазной работе распределителя тактов 3.
Распределитель тактов 3 представляет собой регистр сдвига, с определенных выходов которого снимают серию, регистрирующих импульсов, последовательности импульсов О, Ь, С и d (фиг. 2,б-д) ° Одноименные выходы распределителя 3 объединены элемен- том ИЛИ. С выхода элемента И сигнал поступает на соответствующий вход пер. вого 13 и второго 14 триггеров с помощью которых формируются запрещенные и разрешенные зоны (фиг. 2ж,з). т
При синфазной работе распределителя тактов 3 и при отсутствии переходов в запрещенных зонах подстройка фазы не производится. Если какая-либо смена полярности сигнала из единицы в ноль происходит во время запрещенных зон, то импульс с выхода дифференцирующей цепи 5, пройдя второй элемент И 19, поступает на вход третьего триггера 15 и устанавливает его в единичное состояние, запрещая поступление переходов типа стартового на вход стартстопного триггера 12 и разрешая прохождение тактовых импульсов через второй ключ 11 на счетный вход первого счетчика 6, который
Ф подсчитывает количество тактов, период следования которых равен длительности одной посыпки. Емкость первого счетчика 6 при цикле работы распределителя тактов 3 Т = 7,5 ьо (где
1124437
10 — длительность единичнои посый=
-o ки) равна 7,.
Дальнейшая работа схемы зависит от того, чем был вызван фронт сигнала, попавшего в запрещенную зону. 5
Если под воздействием помехи фронт типа стартового искажается и попадает в запрещенную зону, то сле дом за ним идут фронты, совпадающие во времени с разрешенными зонами.
Первый из них выделяется дифференцирующей цепью 4 и, проходя первый элемент ИЛИ 16, устанавливает третий триггер 15 в исходное (нулевое) состояние, т.е. готовит схему к анализу стартового перехода в запрещенной зоне, При появлении дробления, начинающегося и заканчивающегося в пределах одной запрещенной зоны, фронты, вызванные дроблением, выделяются на дифференцирующих цепях 4 и 5, проходя первый элемент ИЛИ 17 и третий элемент И 20, поступают на счетный вход второго счетчика 7, емкость которого равна 2. При наличии двух и более фронтов в пределах одной запрещенной зоны на выходе второго дешифратора 9 .появляется сигнал, который пройдя первый элемент 30
ИЛИ 16, осуществляет сброс третьего триггера 15 и запрещает до конца данной запрещенной зоны его установку в единичное состояние. Третий триггер 15 запрещает прохождение .тактовых импульсов с выхода второго ключа 11 на первый счетчик 6, и в конце запрещенной зоны происходит сброс счетчика в исходное состояние.
В этом случае подстройка фазы распре-40 делителя тактов 3 не происходит.
Если фронт, попавший в запрещенную зону, вызван асинфазной работой распределителя тактов Э, то в дальнейшем остальные фронты данного старт 4g стопного цикла распределителя тактов 3 также попадают в запрещенные зоны, При этом до конца стартстоп ного цикла сброс третьего триггера 15 и первого счетчика 6 не производится. Первый счетчик 6 продолжает подсчет тактов, поступающих с задающего генератора 2, емкость первого счетчика 6, как было указано выше, равна количеству посылок в стартстопной комбинации. В конце данного стартстопного цикла. распределитель тактов 3 производит, сброс стартстопного триггера 12 в исходное состояние, при этом тактовые импульсы задающего генератора 2 не поступают на распределитель тактов 3, Первый счетчик 6 продолжает считать такты и заканчивать счет в момент, непосредственно предшествующий моменту прихода первого фронта, который попал в запрещенную зону в предыдущем стартстопном цикле. Этот фронт и является истинным стартовым переходом. Поэтому по окончании счета первого счетчика 6 на выходе первого дешифратора 8 появляется сигнал, который, пройдя первый элемент ИЛИ 16, сбрасывает третий триггер 15, чем разрешает запуск стартстопного триггера 12 истинным стартовым пеоеходом.
Если при асинфазной работе распределителя тактов Э в запрещенные зоны попадает дробление, начинающееся и заканчивающееся в пределах данной зоны, и все последующие переходы попадают в запрещенные зоны, то первый счетчик 6 запускается первым фронтом, пришедшим в запрещенную зону после дробления, что соответствует истинному стартовому переходу, так как третий триггер 15 запрещает работу первого счетчика 6 до конца запрещенной зоны и будет готов к установке в единичное состояние в следующей запрещенной зоне. Это позволяет уменьшить возможность пропуска истинного стартового перехода в
I, течение стартстопного цикла при . асинфазной работе распределителя 3 тактов.! 124437
1124437 д Д% " 4 > ьпоп
Составитель В. Евдокимова
Редактор Л.Веселовская Техред T,Nàòî÷êà Корректор Е, Сирохман.
Заказ 8299/45 Тираж 634 Подписное
БНИИПИ Государственного комитета СССР по делам изобретений и открытий
113035, Москва, Ж-35, Раушская наб., д. 4/5
Филиал ППП "Патент", r. Ужгород, ул. Проектная,4