Устройство синхронизации

Иллюстрации

Показать все

Реферат

 

УСТРОЙСТВО СИНХРОйИЗ/ЩИИ, содержащее последовательно соедине.нные опорньй генератор, формирователь импульсных последовательйостей, первый блок выбора импульсных поспедо-V вательностей, к управлякдрм входам которого подключены соответствующие вьБсоды первого, блока управления, управляемый делитель частоты и фазо вый дискриминатор, к другому входу , которого подключен РЫХОД формирователя фронтов принимаемого сигнала, : ииформационнь1й вход которого, явяяется входом устройства, а к тактовому входу формирователя фронтов прииш;1аемого сигнала подключен выход оЯор Врго генератора, а также второй блок управления, о т л а ю щ е вС я тем.что, с целью сокращения врёиекй вхоясдения в синхронизм, введены вто рой и третий блоки вьбора ИмпульснызЕ последовательностей, при этом выходы формирователя импульсных последовательностей подключены к соответствующим информационным входам второго и третьего блоков выбора импульсных последовательностей, управляющее входы которых объединены с соответствукщими управлягацими входами первого блока выбора импульсных последовательностей , выход второго блока импульсных последовательностей подключен к тактовым входам, фазового дискриминатора и второго блока упрайления, а выход третьего блока вьйора импульсньк последовательнострй подключен к тактовому входу пер- I вого блока управления к инфор1ма194онному входу которого подключен выход фазового дискрЙ1 0{натора|И к первому управляющему вхедчу второго блока управления, к информационному, входу которого подключен выход формирователя фронтов принимаемого сигнала, а выход второго блока управления подключей к соответствующему управляющему входу третьего блока выбора импульсных последовательностей, один, 01 из ицформащюнных входов которого является входом сигнала О, а второй управляшций вход второго блока управления - входом сигнала 1.

СОЮЗ СОВЕТСНИХ

ЫЦ Ц

РЕСПУБЛИК

Зщ) Н 04 I. 7/02

ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТЮ

OllHOAHHE ИЗОБРЕТЕНИЯ с "t с

Г.у..2.

:1 н catcccaacvcacgnwac Tav (21) 3254411/18-09 (22) 05.03.81 (46) 23. 11.84. Бюл. В 43 (72) В.В. Кузнецов и Л.М. Колпаков .(53) 621.394.662(088.8), {56) 1. Авторское свидетельство СССР

У 694982, кл. Н 04 Ь 7/02, 1977.

2. Авторское свидетельство СССР

В 803113, кл. Н 04 Ь 7/02,, 1979 (прототип), (54)(57) УСТРОЙСТВО СИНХРОНИЗАЦИИ, содержащее последовательно соединенные опорный генератор, формирователь: импульсных последовательностей, первьй блок выбора импульснь1х последовательностей, к управляющим входам которого подключены соответствующие выходы первого блока унранления, управляемый делитель частоты и фазовый дискриминатор, к .другому входу которого подключен выход формирователя фронтов принимаемого сигнала, информационный вход которого является входом устройства, а к тактовому входу формирователя фронтов принимае. мого сигнала подключен выход опорного генератора, а также второй блок, управления, о т л и ч а ю щ е.е с я . тем.что, с целью сокращения времени вхождения в синхронизм, введены вто . . рой и третий блоки выбора имнульсныХ последовательностей, - при этом выходы формирователя импульсных последовательностей подключены к соответствующим информационным входам второго и третьего блоков выбора импульсных последовательностей, управляющие входы которых объединены с соответствующими управляющими входами первого блока выбора импульсных последовательностей, выход второго блока выбора импульсных последовательностей подключен к тактовым входам фазового дискриминатора и второго блока управления, а выход третьего блока выбора импульсных последовательностей подключен к тактовому входу пер- g ного блока управления; к информационному входу которого подключен выход фазового дискриминатора и к первому управляющему входу второго блока управления, к информационному входу Я которого подключен выход формирователя фронтов принимаемого сигнала, а выход второго блока управления подключен к соответствующему управляющему входу, третьего блока выбора импульсных последовательностей, один э из информационных входов которого является входом сигнала "0", а второй управляющий вход второго блока управления - входом сигнапа "1".

i 125759

Изобретение относится к технике, связи и может быть использовано для синхронизации и фазирования местных генераторов приемников, осуществляющих демодуляцию, декодирование и регистрацию как простых, так и сложных принимаемых сигналов.

Известно устройство синхронизации, содержащее опорный генератор, формирователь импульсов, элементы И и И-HF., to последовательно соединенные делитель частоты и дискриминатор зрака рассогласования, а также (и+1) разрядный регистр сдвига, выходы трех последних разрядов которого через блок управле- t5 иия подключены к первому входу его первого разряда, к второму входу которого подключен выход второго разряда (и+1) разрядного регистра сдвига, .выходы первого разряда которого подклю- 2п чены соответственно,K входу делителя частоты и к первому входу формирователя импульсов, второй вход которого объединен с соответствующим входом дискриьжнатара, знака рассогласова- 25 ния, выходы которого подключены соответственно к первым входам элементов

И и И-НЕ, два других входа которых объединены между собой попарно и *одключены к соответствующим выходам формирователя импульсов, выход зле° мента И подключен к соответствующему . входу блока управления и к соответст.— вующему входу (и+1) разряда (n+1) разрядного регистра сдвига, а выход элемента И-НЕ подключен к соответствукицим входам блока управления и и разряда (и+1) разрядного регистра сдвига, к тактовым входам (и+1) раз- рядов которого подключен выход опор- 4О ного генератора j1) .

Недостатком известного устройства синхронизации является большое время вхождения в синхронизм.

Наиболее близким по технической 45 .сущности к изобретению является устройство синхронизации, содержащее последовательно соединенные опорный генератор, формирователь импульсных последовательностей, первый блок выбора импульсных последовательностей, к управляющим входам которого подключены соответствующие выходы первого .блока управления,. управляемый делитель частоты и фазовый дискрими- 55 натор, к другому входу которого подключен выход формирователя фронтов принимаемого сигнала, информационный вход которого является входом устройства, а к тактовому входу формирователя фронтов принимаемого сигнала псдключен выход опорного генератора, а. также второй блок управления, к входам которого подключены выходы фазового дискриминатора н первого блока выбора импульсных последовательностей, а выходы второго блока управления через последовательно соединенные блок исключения и элемент И-HE подключены к соответствующим входам первого блока управления и делите-. ля частоты j2) .

Недостатком данного устройства синхронизации является большое время вхождения в синхронизм.

Цель изобретения — сокращение вре-. мени вхождения в синхронизм.

Поставленная цель достигается, тем, что в устройство синхронизации, со- держащее последовательно соединенные опорный генератор, формирователь импульсных последовательностей, первый блок выбора импульсных последовательностей, к управляющим входам которого подключены соответствующие выходы первого блока управления, управляемьй делитель частоты и фазовый дискриминатор, к другому входу которого подключен выход формирователяфронтов принимаемого сигнала, информационный вход которого является входом устройства, а к тактовому входу формирователя фронтов принимаемого сигнала подключен выход опорного генератора,. а также второй блок управления., введены второй к третий блоки выбора импульсных последовательностей, при этом выходы формирователя импульсных,последовательностей подключены к соответствующим ин-. формационным входам второго и третьеrо блоков выбора импульсных последовательностей, уцранляющне входы которых объединены с соответствующими ,управляющими входами первого блока выбора импульсных последовательностей, выход второго блока выбора импульсных последовательнОстей подключен к тактовым входам фазового дискриминатора и второго блока управления, а вьиод третьего блока выбора импульсных последовательностей подключен к тактовому входу первого блока управления, .к информационному входу. которого подключен выход фазового дискриминатора, и к управляющему входу.

3 1125 второго блока управления, к информационному входу которого подключен выход формирователя фронтов принимаемого сигнала, а выход второго блока управления подключен к соответствующему управляющему входу третьего блока выбора импульсных последова- тельностей, один из информационных

BxogoB KoTopopo HBJIHGTcH входом сигнала "0", а второй управляющий вход второго блока управления - входом сигнала "1".

На фиг. 1 представлена структурная электрическая схема устройства синхронизации; на фиг. 2 вЂ, временные 15 диаграммы, поясняющие работу устройства синхронизации.

Устройство синхронизации содержит. опорный генератор 1, формирователь 2 импульсных последовательностей (ИП), первый, второй и третий блоки 3-5 выбора ИП, управляемый делитель 6 частоты, фазовый дискриминатор 7, первый и второй блоки 8 и 9 управления и формирователь 10 фронтов прини-,5 маемого сигнала, причем формирователь

2 ИП состоит из D-триггера 11, элементов И 12 и 13 н RS-триггер, состоя" щий из элементов ИЛИ 14 и 15, фазо1 вый дискриминатор 7 состоит из 0-триггеров 16,н 17, первый блок 8 управления состоит из сумматоров 18 и 19 по модулю два н D-триггеров 20 и

21, второй блок 9 управления состоит из 9-триггеров 22 и 23, а формирователь 10 фронтов состоит иэ регистров 35

24 и 25 сдвига и сумматора 26 но модулю два.

Устройство синхронизации работает следующим образом. 40

При отсутствии входного сигнала формирователь 2 вырабатывает четыре

/ импульсные последовательности (фиг. 2б,в,г, в) из последовательности с выхода опорного генератора 1 45 (фиг. 2а), поскольку входного сигнала нет, то формирователь 10 фронтов не вырабатывает импульсов .на выходе сумматора 26 (фиг . 2ж) .

Второй блок 9 управления вырабаты.$0 вает на выходе потенциал, равный логическому "0" (фиг. 2з), в результате чего на выходе третьего блока 5 выбора

ИЙ потенциал также равен логическому.

"0", следовательно, первый блок 8 ; 55 управления не переключается и занима-. ет какое-либо из четырех состояний, например 11. Под воздействием этого

759 4 сигнала первый блок 3 выбора ИП формирует на выходе соответствующую последовательность (фиг. 2е), а вто,— рой блок 4 выбора ИП формирует на выходе последовательность, совпадающую с последовательностью, формируемой формирователем 2 (фиг. 2в) .

Управляемый делитель 6 частоты из полученной последовательности (фиг.2е) путем деления вырабатывает. тактовые импульсы (фиг. 2Ц„ U<) (фиг . 2о) .

При опережении фронтов принимаемого сигнала сумматор 26 из входной информации (фиг. 2н) вырабатывает импульсы относительно фронтов тактовых импульсов, второй блок 9 управления . вырабатывает положительный импульс (фиг. 2д), который воздействует .на управляющий вход третьего блока 5 выбора ИП, в результате чего íà его выходе появляется одиночный положительный импульс (фиг. 2м). Под действием этого .импульса и управляющего сигнала, равного логическому "0", поступающего с выхода фазового дискриминатора 7 на первый вход первого блока 8 управления, последний переключается иэ состояния.11 в состояние

01 (фиг. 2р,c) тем самым к выходу первого блока выбора импульсных последовательностей 3 будет подключена соответствующая последовательность (фиг. 2в). При последующем появлении управляющего сигнала на входе третьего блока 5 выбора ИП первый блок 7 управления изменит свое состояние с 01 на 00. Тем самьм к выходу первого блока 3 выбора ИП будет подключена другая соотвествующая последовательность (фиг. 2б), а к выходу второго блока 4 выбора ИП последовательности (фиг. 2л).

Управляемый делитель 6 частоты, производя деление последовательности(фиг. 2к), сдвинет свою фазу по отношению к предыдущему такту работы вначале на +1/2 Е,, а затем на -1/f (ф г ° 2Т1 т2) °

Таким образом, при опережении фронта принимаемого сигнала относительно фронта тактовык импульсов шаг подстройки равен половине периода опорной частоты и задержки в вводе коррекции нет, При отставании фронта принимаемого сигнала (фиг. 2у) относительно фронта тактовых импульсов с помощью выделенного фронта принимаемого сигi нала (фиг. 2х) второй блок 9 управления вырабатывает на его выходе полоаитедьный импупьс (фиг. 2ц), под воздействием. которого третий блок 5 выбора ИП формирует на своем выходе, (фиг. 2щ) в нужный момент времени полакительный импульс .

Под воздействием этого импульса и управляющего сигнала с выхода фазового дискриминатора 7, равного логической "I" (фиг. 2э) первый блок 8 упраапения переключается из состояния 3.М в.состояние 10 (фиг. 2ю ю )

1 2. и далее s 00 тем самым к выходу первого блока 3 выбора ИП будет подклижена соответс твующая последовательность совпадающая с .последова25759 тельностью (фиг; 2д), и далее с (фиг. 2а), результат - (фиг. 2ш) .

В результате деления последовательности с выхода первого блока 3

5 выбора ИП делителем 6 частоты фаза тактовых импульсов будет относительно предыдущего такта сдвинута вначале на -1/2Ео, затем "à -1/Еа (ф-. 2Я,В,).

1О Следовательно, mar подстройки равен 3/2Е . Кроме того, коррекция фазы тактовык импульсов на нужную величину/ произведена без задержки, что приводит к быстрому вхождению в синхро> 5 низм.

Таким образом, предлагаемое устройство устраняет недостатки известного устройства.

1125759 а

Ф г

0 е

Мог.д

ka,д

Eff бФ

m1

778

Составитель В. Евдокимова

Редактор С. Патруаева Техред Л.Цикещ Корректор M.Ëåîíòþê

Заказ 8558/44 Тираж б34 . . Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д, 4/5

Филиал ППП "Патент", г. Ужгород, ул. Проектная, 4