Цифровой дискриминатор

Иллюстрации

Показать все

Реферат

 

ЦИФРОВОЙ ДИСКРИМИНАТОР, содержащий первый и второй счетчики, первый и второй регистры, первый и второй элементы сравнения, переключатель уровней, блок вьщачи числа и блок управления, включающий формирователи переднего и заднего фронтов импульса, триггер, элементы ИЛИ-НЕ, И, ИЛИ, причем счетные входы счетчиков объединены, выходы разрядов первого счетчика соединены с установленными входами первого регистра, с пер-, вой группой входов первого элемента сравненияМ с информационными входами блока выдачи числа, выходы которого являются выходами устройства, выходы первого регистра соединены с второй группой входов первого элемента сравнения, инверсные выходы вто рого регистра соединены с установочными входами второго Летчика, выходы разрядов которого соединены с установочными входами второго регистра , с входами элемента ИЛИ-НЕ блока управления и с первой группой входов второго элемента сравнения, вторая группа входов которого подключена к выходам переключателя уровней,а выход - к входу установки в О второго счетчика, выход первого элемента сравнения соединен с первым входом первого элемента И блока управления , второй вход которого подклю .чен к выходу элемента ИЛИ-НЕ, а третий - к синхронизирующему входу триггера , к выходу второго формирователя заднего фронта импульса и кпервому входу второго элемента И, второй вход которого соединен с инверсным выходом триггера, а выход - с входом (Л записи второго регистра и с первым входом элемента ИЛИ, второй вход которого подключен к выходу первого .элемента.И и входу первого формирователя заднего фронта импульса, выход которого подключен к входу записи первого регистра, вход начала цикла обработки устройства соединен с входом формирователя переднего фронх та импульса, выход которого подклюК9 чен к входу управления записью втог рого счетчика, выход элемента ИЛИ соединен с управляющим входом блока выдачи числа, отлич ающе е с я тем, что, с целью повышения .помехоустойчивости цифрового дискриминатора путем запрета действия коротких импульсов помехи во время счета сигналов унитарного кода, в него введены селектор импульсов по длительности , второй триггер, входные элементы И, ИЛИ, причем информационный вход устройства подключен к входу . селектора импульсов по длительности

СОЮЗ СОВЕТСНИХ

СОЦИАЛИСТИЧЕСНИХ

РЕСПУБЛИН

3(59 G 06 F 7/00

ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССР

flO ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ

ОЛИСАНИЕ ИЗОБРЕТЕНИЯ

H АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (21) 3610420/24-24 (22) 10.06.83 (46) 07.12.84. Бюл. 45 (72) Н.А. Нариманов, М.Н. Штейнберг, Г.С. Вайсман и В.IO. Иванов (71) Специальное конструкторское бюро биологического приборостроения с опытным производством Института физики АН Азербайджанской ССР (53) 681.325.66(088.8) (56) 1. Авторское свидетельство СССР

9 591854, кл. С 06 F 7/00, 1978.

2..Авторское свидетельство СССР

9 1003069, кл. G 06 F 7/00, 1981 (прототип). (54)(57) ЦИФРОВОЙ ДИСКРЖЯНАТОР, содержащий первый и второй счетчики, первый и второй регистры, первый и второй элементы сравнения, переключатель уровней, блок выдачи числа и блок управления, включающий формирователи переднего и заднего фронтов импульса, триггер, элементы ИЛИ-НЕ, И, ИЛИ, причем счетные входы счетчиков объединены, выходы разрядов первого счетчика соединены с установленными входами первого регистра, с пер-, вой группой входов первого элемента сравнения н с информационными входами блока выдачи числа, выходы которого являются выходами устройства, выходы первого регистра соединены с второй группой входов первого элемента сравнения, инверсные выходы вто= рого регистра соединены с установочными входами второго счетчика, выходы разрядов которого соединены с установочными входами второго регистра, с входами элемента ИЛИ-НЕ блока

„„SU„, 1128247 А управления и с первой группой входов второго элемента сравнения, вторая группа входов которого подключена к выходам переключателя уровней, а выход — к входу установки в "0 второго счетчика, выход первого элемента сравнения соединен с первым входом первого элемента И блока управления, второй вход которого подклю.чен к выходу элемента ИЛИ-НЕ, а третий — к синхронизирующему входу триггера, к выходу второго формирователя заднего фронта импульса и к первому входу второго элемента И, второй вход которого соединен с инверсным выходом триггера, а выход — с входом Е записи второго регистра и с первым входом элемента ИЛИ, второй вход которого подключен к выходу первого С элемента.И и входу первого формирова-. теля заднего фронта импульса, выход которого подключен к входу записи первого регистра, вход начала цикла обработки устройства соединен с входом формирователя переднего фронта импульса, выход которого подключен к входу управления записью второго счетчика, выход элемента ИЛИ соединен с управляюшим входом блока выдачи числа, о т л и ч а ю щ е е с я тем, что, с целью повышения,помехоустойчивости цифрового дискриминатора путем запрета действия коротких импульсов помехи во время счета сиг- ) налов унитарного кода, в него введены селектор импульсов по длительности, второй триггер, входные элемен- ты И, ИЛИ, причем информационный вход устройства подключен к входу селектора импульсов по длительности и синхронизирующему входу второго триггера, вход установки в "0" которого соединен с выходом селектора импульсов по длительности и с первым входом входного элемента ИЛИ, выход которого подключен к счетным входам счетчиков, а второй вход — к выходу входного элемента И, первый вход которого соединен с прямым выходом ,триггера, а второй вход — с выходом второго формирователя заднего фронта

1128247 импульса, в блок управления дополнительно введены третий формирователь заднего фронта Импульса и элемент задержки, причем вход начала цикла обработки устройства через элемент задержки соединен с входом второго формирователя заднего фронта импульса и входом третьего формирователя заднего фронта импульса, выход которого подключен к второму входу входного элемента И.

Изобретение относится к области информационно-измерительной и вычислительной техники и может найти применение в системах регистрации и обработки случайных сигналов, в част- 5 ности может быть использовано для обработки данных, получаемых от координатографа.

Известен многоканальный цифровой дискриминатор, содержащий блок счетчиков исследуемой величины, переключатели уровней и блоки сравнения по числу уровней дискриминации, триггеры и блок совпадения (1 j.

Это устройство может. дискримини- 15 ровать анализируемую величину по ря° ду уровней дискриминации, однако состоит из одноканальных дискриминаторов, что требует большого объема оборудования. 20

Наиболее близким к изобретению по технической сущности является известный цифровой дискриминатор, cot держащий первый и второй счетчики, первый и второй блоки памяти, первый и второй элементы сравнения, переключатель уровней, блок управления и блок выдачи, причем выходы разрядов .первого счетчика соединены с установочными входами первого блока памяти, 30 первой группой входов первого элемента сравнения и информационными входа/ ми блока выдачи, выходы которого являются выходами устройства, выходы первого блока памяти соединены с .второй группой входов первого элемента сравнения, выход которого соединен с первым управляющим входом блока управления, второй управляющий вход которого является управляющим входом

I устройства, первый и второй выходы блока управления соединены соответственно с управляющими .входами первого блока памяти и блока выдачи, счетный вход первого счетчика сое-. динен с информационным входом устройства и со счетным входом второго счетчика, выходы разрядов которого соединены с группой информационных входов блока управления, второй группой входов второго элемента сравне/ ния и группой установочных входов второго регистра, инверсные выходы разрядов которого соединены с установочными входами второго счетчика., третий и четвертый выходы блока управления соединены с управляющими входами второго блока памяти и второго счетчика соответственно, выходы переключателя уровней соединены с первой группой входов второго элемента сравнения, вьмод которого соединен с входом установки второго счетчика в нулевое состояние, блок управления цифрового дискриминатора со- . держит формирователь переднего фронта, первый и второй формирователи заднего фронта, триггер, первый и второй элементы И, элемент ИЛИ, элемент ИЛИ-ИЕ, причем группа информационных входов блока соединена с входами элемента ИЛИ-НЕ, выход кото.— рого соединен с входом первого элемента И, выход которого соединен с

Кроме того, низкая помехоустойчивость дискриминатора проявляется в том, что при воздействии коротких импульсов помехи на.информационный вход устройства во время поступления унитарного кода происходит либо

3 ° 1128 входом элемента ИЛИ и с входом первого формирователя заднего фронта, выход которого является первым выходом блока, первый управляющий вход блока соединен с входом первого элемента И, второй управляющий вход блока соединен с.входами формирователя переднего фронта и второго формирователя заднего фронта, вьпод которого соединен с входом синхрониза- 10 ции триггера, входами первого и второго элементов И, нулевой выход триггера соединен с входом второго элемента И, выход которого соединен с входом элемента ИЛИ, выход которого 15 является вторым выходом блока, выход второго элемента И является третьим выходом блока, выход формирователя переднего фронта является четвертым выходом блока (2).

Недостатком известного цифрового дискриминатора является низкая функциональная надежность вследствие возможности нарушения заданных уровней дискриминации выводимых значений,25 а также вывода квазиповторяющихся (отличающихся на единицу) значений в области уровня дискриминации, что наряду с нарушением функций дискриминатора приводит к избыточности выводимой информации.

Указанные сбои в работе дискриминатора возникают„ когда первый и второй счетчики дискриминаторов из-за . ! технологических разбросов параметров фиксируют различающиеся значе.ния анализируемой величины при наличии в поступающем унитарном коде укороченного импульса, формируемого, например, при окончании тактирования gp временных интервалов.

При этом в области значений уровней дискриминации возникают ситуации, когда второй счетчик, участвующий в формировании сигнала разрешения вывода дискриминируемых значений, дает такое разрешение, а первый счетчик, участвующий в формировании сигнала запрета вывода повторных значений, не вводит запрет и значение анализи. руемой величины, зафиксированное первым счетчиком, выводится.

247 4 нарушение функций дискриминатора, а1»алогичное рассмотренным сбоям, возникающим из-за технологических разбросов параметров счетчиков, либо при засчитывании этих импульсов помехи обеими счетчиками возникает погрешность выводимых значений, при этом может быть запрещен вывод ряда значений анализируемой величины, лежащих в области заданных уровней дискриминации.

Целью изобретения является повышение помехоустойчивости цифрового дискриминатора путем запрета действия коротких импульсов помехи во время счета сигналов унитарного кода.

Поставленная цель достигается тем, что в цифровой дискриминатор, содержащий первый и второй счетчики, первый и второй регистры, первый и второй элементы сравнения, переключатель уровней, блок выдачи числа и блок управления, включающий формирователи переднего и заднего фронтов импульса, триггер, элементы ИЛИ-НЕ, И, ИЛИ, причем счетные входы счетчиков объединены, выходы разрядов первого счетчика соединены с установочными входами первого регистра, с пер- вой группой входов первого элемента сравнения и с информационными входами блока выдачи числа, выходы которого являются выходами устройства, выходы первого регистра соединены с второй группой входов первого элемента сравнения, инверсные выходы второго регистра соединены с установочными входами второго счетчика, выходы разрядов которого соединены с установочными входами второго регистра, с входами элемента ИЛИ-НЕ блока управления и с первой группой входов второго элемента сравнения, вторая группа входов которого подключена к выходам переключателя уровней, а выход — к входу установки в "О" второго счетчика, выход первого элемента сравнения соединен с первым входом первого элемента И блока управления, второй вход которого подключен к выходу элемента ИЛИ-НЕ, а третий — к синхронизирующему входу триггера, к выходу второго формирователя заднего фронта импульса и к первому входу . второго элемента И, второй вход которого соединен с инверсным выходом триггера, а выход — с входом записи второго регистра и с первым входом

1128247

$ элемента ИЛИ, второй вход которого подключен к выходу первого элемента

И и входу первого формирователя заднего фронта импульса, выход которого подключен к входу записи первого 5 регистра, вход начала цикла обработки устройства соединен с входом формирователя переднего фронта импульса, выход которого подключен к входу управления записью второго счетчика, выход элемента ИЛИ соединен с управляющим входом блока выдачи числа, введены селектор импульсов по длительности, второй триггер, входные элементы И, ИЛИ, причем информацион- 15 ный вход устройства подключен к входу селектора импульсов по длительности и синхронизирующему входу второго триггера, вход установки в "0" которого соединен с выходом селектора 20 импульсов по длительности и с первым входом входного элемента ИЛИ, выход которого подключен к счетным входам счетчиков, а второй вход — к выходу входного элемента И, первый вход которого соединен с прямым выходом триггера, а второй вход — с выходом второго формирователя заднего фронта импульса, в блок управления дополнительно введены третий формирователь ЗО заднего фронта импульса и элемент задержки, причем вход начала цикла обработки устройства через элемент задержки соединен с входом второго формирователя заднего фронта импуль- 3g са и входом третьего формирователя заднего импульса, выход которого подключен к второму входу входного элемента И.

Принцип действия предлагаемого устройства заключается в определении кратности анализируемой величины шагу уровней дискриминации путем деления этой величины на величину шага при условии запрета действия коротких импульсов помехи и фиксации укороченного последнего импульса унитарного кода.

Для отсчета уровней дискримина- О ции от первоначально поступившей анализируемой величины остаток от деления ее запоминается, à эатеМ вычитается из последующих значений анализируемых величин.

На фиг. 1 дана структурная схема цифрового дискрииинатора; на фиг. 2схема блока управления.

Устройство содержит информационный вход 1, первый и второй счетчики 2 и 3, первый и второй регистры

4 и 5, первый и второй элементы 6 и 7 сравнения, блок 8 управления, блок 9 выдачи числа, переключатель

10 уровней, селектор 11 импульсов по длительности, триггер 12, входной элемент И 13, входной элемент ИЛИ 14, выходы 15 и l6 цифрового дискриминатора, управляющий вход 17 (начала цикла обработки) устройства, группа входов блока 18 управления, вход блока 19 управления, первый — пятый выходы 20-24 блока управления, формирователь 25 переднего фронта импульса, формирователи 26-28 заднего фронта импульса, триггер 29, элемент 30 задержки, элементы И 31 и

32, элемент ИЛИ 33, элемент ИЛИ-НЕ 34.

Цифровой дискриминатор работает следующим образом.

В исходном состоянии в триггер 12, счетчик 2 и регистры 4 и 5 .записаны нули.

Перед началом цикла обработки на управляющий вход 17 подается сигнал высокого уровня, в соответствии с которым на выходе 23 блока 8 управления формируется сигнал разрешения записи в счетчик 3 содержимого регистра 5, а затем на информационный вход 1 начинает поступать унитарный код анализируемой величины.

Этот код подается на вход селектора 11 импульсов по длительности.

Последний представляет собой устройство, которое пропускает на выход импульсы, длительность которых больше или равна заданной, и задерживает их на время заданной дли- тельности, а импульсы меньшей длительности блокирует.

Заданная длительность селектора должна быть такой, чтобы не пропускать на выход импульсы помехи и короткие импульсы, но достаточной для.пропускания импульсов, обеспечивающих устойчивую работу счетчиков..Одна из возможных реализаций такого селектора содержит ждущий мультивибратор нижнего порогового уровня, первый и второй ждущие мультивибраторы верхнего порогового уровня, первый и второй формирователи заднего фронта импульса, первый и второй элементы И, триггер. 1128247

Импульсы с выхода селектора поступают на нулевой устаноьочный вход триггера 12, на единичный установочный вход которого поступает входная последовательность импульсов унитар- 5 ного кода.

Таким образом, триггер 12 любым входным импульсом устанавливается в единичное состояние, а сбрасывается в нулевое состояние лишь отселектированным импульсом унитарного кода.

Поэтому при поступлении на вход устройства импульса унитарного кода . осуществляется установка в единичное состояние триггера 12 этим импульсом, а через время, определяемое задержкой этого импульса в селекторе 11, производится сброс триггера

12 в нулевое состояние.

Если во входной последовательнос- 20 . ти короткий импульс помехи расположен в паузе поступления смежных импульсов унитарного кода, то сброс триггера из единичного состояния, в которое он установлен указанным импульсом помехи, в нулевое состояние осуществляется последующим селектированным импульсом .унитарного кода, поскольку импульс помехи в селекторе блокируется. ЗО

Импульсы с выхода селектора 11 поступают также через элемент ИЛИ 14 на счетные входы счетчиков 2 и 3.

Код, содержащий в счетчике 3, сравнивается элементом 7 сравнения с кодом величины шага. уровня дискриминации, который задан переключателем

10 уровней.

При равенстве кодов на выходе элемента 7 сравнения формируется сиг-40 нал, устанавливающий счетчик 3 в нулевое состояние. Таким образом, счетчик 3 производит деление поступившего числа, по модулю заданного переключателем 10 уровней.

После прекращения передачи кода анализируемой величины на управляющий вход 17 подается сигнал низкого уровня, в соответствии с которым на выходе 24 блока 8 управления фор- gg мируется сигнал, который, поступая на вход элемент И 13 производит опрос (анализ) состояния триггера .12.

В зависимости от длительности последнего поступившего импульса унитарного кода триггер 12 может находиться в этот момент либо в нулевом, либо в единичном состоянии (в случае

1 когда этот импульс укорочен, например, вследствие окончания тактирования временного интервала).

Поскольку такой укороченный импульс блокирован селектором 11 и не засчитан счетчиками 2 и 3 устройства, имеет место погрешность в значении анализируемой величины.

Для устранения этого в случае, если триггер 12 находится в единичном состоянии, на выходе элемента

И 13 формируется дополнительный импульс, которкй, поступая через элемент ИЛИ 14 на счетные входы счетчиков 2 и 3, увеличивает содержимое последних на единицу.

Далее через время, определяемое элементом 30 задержки блока 8 управления, на выходах 20-22 блока 8 управления формируются сигналы соответственно записи кода анализируемой величины в первый регистр 4 отпирания блока 9 выдачи числа и записи, остатка от деления в регистр 5.

Последующие циклы обработки производятся аналогично первому, однако теперь после подачи сигнала на управляющий вход 17 устройства на выходах 20 и 21 блока 8- управления формируются сигналы только в том случае, если на выходе элемента 6 равнения — сигнал неравенства, т..е. овое значение анализируемой величиы не равно предыдущему (условие еобходимо для устранения избыточности выдаваемой информации), и если на выходе счетчика "0", т.е; анализируемая величина достигает одного из уровней дискриминации.

При выполнении этих условий на выходе 16 устройства формируется код исследуемой величины, а во время поступления унитарного кода анализируемой величины на выходе 15 устройства формируются сигналы при достижении анализируемой величиной очередного уровня дискриминации.

Сигналы на выходе 22 блока 8 управления во втором и всех последующих -циклах обработки не формируются, так как триггер 29 блока 8 управления установлен в единичное состояние. Поэтому в регистре 5 сохранится результат деления первого посту-. пившего на -информационный вход 1 числа по модулю числа, заданного переключателем 10 уровней.

1128247

Введение в предлагаемый цифровой дискриминатор селектора импульсов по длительности, триггера входного элемента Vi, входного элемента ИЛИ и новых связей позволяет повысить его помехоустойчивость путем запрета действия коротких импульсов помехи и фиксации укороченного последнего импульса унитарного кода.

При этом исключается возможность появления ситуаций нарушения заданных уровней дискриминации выводимых .значений и вывода квазиловторяющихся значений.

1128247

Составитель Е. Иванова

Редактор А. Горатилло Техред И.Асталош . Корректор М. Максимишинец

Заказ 9062/36 . Тираж 698 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5 г.

Филиал ППП ."Патент", г. Ужгород, ул, Проектная, 4