Дифференциальный усилитель

Иллюстрации

Показать все

Реферат

 

ДИФФЕРЕНЦИАЛЬНЫЙ УСИЛИТЕЛЬ , содержащий первый и второй транзисторы, базы которых являются соответствующими входами дифференциального усилителя, эмиттер первого транзистора соединен с объединенными эмиттерами третьего и четвертого транзисторов, базы которых объединены и подключены к коллектору четвертого транзистора и коллектору пятого транзистора, база которого через источник напряжения смещения соединена с соответствующей шиной источника питания, к которой подключен первый вывод резистора, а коллектор третьего транзистора соединен с базой шестого транзистора, при этом первый , второй и пятый транзисторы имеют структуру, противоположную структуре третьего и четвертого транзисторов, отличающийся тем, что, с целью увеличения быстродействия при одновременном уменьшении входных токов смещения, эмиттер пятого транзистора соединен с эмиттером шестого транзистора, включенного по схеме с общим коллектором, структура которого одинакова со структурой третьего и (П вертого транзисторов, а база подключена к второму выводу резистора, при этом эмиттер второго транзистора подключен к эмиттеру первого транзистора, а коллекторы первого и второго транзисторов являются выходами дифференциального усилителя. О5 ;о tsd

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК

4(59 Н 03 F 345

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К А ВТОРСКОМЪГ СВИДЕТЕЛЬСТВУ

ЮЮ5 ЮЛЗЭФФВЮ ЗМ ЗИ Ю ЯЬ Ф р д д, ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

Il0 ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21) 3610269/24-09 (22) 23.06.83 (46) 23.03.85. Бюл. № 11 (72) В. Я. Грошев (71) Научно-исследовательский институт электронной интроскопии при Томском ордена Октябрьской Революции и ордена Трудового Красного Знамени политехническом институте им. С. М. Кирова (53) 621.375.024 (088.8) . (56) 1. Шило В. Л. Линейные интегральные схемы в радиоэлектронной аппаратуре. М., «Советское радио», 1979, с. 217, рис. 5.1а.

2. Заявка ФРГ № 2633952, кл. Н 03 F 3/45, 24.02.77, фиг. 1 (прототип). (54) (57) ДИФФЕРЕНЦИАЛЬНЫЛ УСИЛИТЕЛЬ, содержащий первый и второй транзисторы, базы которых являются соответствующими входами дифференциального усилителя, эмиттер первого транзистора соединен с объединенными эмиттерами третьего и четвертого транзисторов, базы которых

„SU„„1146792 A объединены и подключены к коллектору четвертого транзистора и коллектору пятого транзистора, база которого через источник напряжения смещения соединена с соответствующей шиной источника питания, к которой подключен первый вывод резистора, а коллектор третьего транзистора соединен с базой шестого транзистора, при этом первый, второй и пятый транзисторы имеют структуру, противоположную структуре третьего и четвертого транзисторов, отличаюи ийся тем, что, с целью увеличения быстродействия при одновременном уменьшении входных токов смещения, эмиттер пятого транзистора соединен с эмиттером шестого транзистора, включенного по схеме с общим коллектором, структура которого Я одинакова со структурои третьего и четвертого транзисторов, а база подключена к второму выводу резистора, при этом эмиттер второго транзистора подключен к эмит- С„ теру первого транзистора, а коллекторы первого и второго транзисторов являются выходами дифференциального усилителя.

1146792

Изобретение относится к радиоэлектронике и может использоваться в качестве входного каскада в компараторах и переключателях тока.

Известен дифференциальный усилитель (ДУ), содержащий входной дифференциальный каскад, выполненный на первом и втором транзисторах и стабилизаторе тока (1) .

Однако быстродействие этого дифференциального усилителя в режиме большого сигнала находится в прямои зависимости от

10 уровня выходного токостабилизатора, в такой зависимости находится и уровень входных токов смещения, что определяется использованием в качестве стабилизатора тока источника неизменного тока. 15

Наиболее близким к изобретению по технической сущности является ДУ, содержащий первый и второй транзисторы, базы которых являются соответствующими входами ДУ, эмиттер первого транзистора соединен с объединенными эмиттерами третьего и четвертого транзисторов, базы которых объедкнены и подключены к коллектору четвертого транзистора и коллектору пятого транзистора, база которого через источник напряженкя смещения соединена с соответ- 25 ствующей шиной источника питания, к которой подключен первый вывод резистора, а коллектор третьего транзистора соединен с базой шестого транзистора, при этом первый, второй и пятый транзисторы имеют структуру, противоположную структуре третьего и четвертого транзисторов (2).

В известном устройстве также использован источник переменного тока, выполненный на транзисторе с общим эмиттером.

Токостабилизатор такого типа, обеспечивая относительную стабильность собственного выходного тока, не обеспечивает неизменность суммарного тока смещения усилительных транзисторов ДУ при работе с входными сигналами, обладающими. высокой скоростью нарастания и большой амплитудой, 40 существенно превышающей входной активный диапазон ДУ. Этому способствует паразитная емкость, образованная параллельным соединением емкости перехода коллектор-база .транзистора токостабилизато- 45 ра и емкостей переходов эмиттер-база усилительных транзисторов, шунтирующая выход стабилизатора. Практически не влияя на малосигнальные характеристики ДУ, эта емкость существенно ухудшает скоростные параметры усилителя в режиме большого 50 сигнала, который характерен для входных каскадов компараторов и для,переключателей тока. Из-за асимметрии входных характеристик реальных усилительных приборов скоростные параметры ДУ зависят от полярности перепада входного напряжения, причем входным сигналам, полярность которых соответствует открыванию входных усилительных приборов плеч ДУ, соответствует значительно меньшая задержка переключения выходного тока, определяемая частотными свойствами усилительных приборов, нежели входным сигналам запирающей полярности. При запирающем входном перепаде, поданом на вход одного из плеч ДУ, и состоянии отсечки в другом плече превышение скорости нарастания входного сигнала над скоростью перезаряда паразитной емкости входным током токостабилизатора приводит к одновременному запиранию обоих плеч

ДУ. Аналогичная ситуация возможна и при синфазном входном сигнале запирающей полярности. При этом восстановление нормального функционирования ДУ происходит с некоторой задержкой, определяемой амплитудой входного переключающего сигнала, величиной паразитной емкости и выходным током токостабилизатора.

Бель изобретения — увеличение быстродействия при одновременном уменьшении входных токов смещения.

Цель достигается тем, что в дифференциальном усилителе, содержащем первый и второй транзисторы, базы которых являются соответствующими входами дифференциального усилителя, эмиттер первого транзистора соединен с объединенными эмиттерами третьего и четвертого транзисторов, базы которых объединены и подключены к коллектору четвертого транзистора и коллектору пятого транзистора, база которого через источник напряжения смещения соединена с соответствующей шиной источника питания, к которой подключен первый вывод резистора, а, коллектор третьего транзистора соединен с базой шестого транзистора, при этом первый, второй, и пятый транзисторы имеют структуру, п ротивоположную структуре третьего и четвертого транзисторов, эмиттер пятого транзистора соединен с эмиттером шестого транзистора, включенного по схеме с общим коллектором, структура которого одинакова со структурой третьего и четвертого транзисторов, а база подключена к второму выводу резистора, при этом эмиттер второго транзистора подключен к эмиттеру первого транзистора, а коллекторы первого и второго транзисторов являются выходами дифференциального усилителя.

На чертеже представлена принципиальная электрическая схема дифференциального усилителя.

Дифференциальный усилитель содержит первый, второй, третий, четвертый, пятый и шестой транзисторы 1 — 6, источник 7 напряжения смещения и резистор 8.

Дифференциальный усилитель работает следующим образом.

При подаче питания и подключения обоих входов дифференциального усилителя к источникам входного сигнала, падение на1146792 пряжения на резисторе 8 оказывается равным нулю, при этом за счет источника 7 напряжения смещения, напряжение которого выбрано несколько большим падения на база-эмиттерных переходах пятого и шестого транзисторов 5 и 6, в коллекторных цепях этих транзисторов начинает протекать ток. Напряжение на эмиттерах третьего и четвертого трайзисторов 3 и 4, образующих структуру «токового зеркала», определено напряжением на эмиттерах первого и второго транзисторов 1 и 3 и примерно равно напряжению источника входного сигнала с большим потенциалом.

Ток коллектора пятого транзистора 5 отражается схемой «токового зеркала» и по цепи коллектора третьего транзистора 3 поступает к резистору 8, при этом увеличение падения напряжения на резисторе 8 способствует уменьшению коллекторных токов пятого и шестого транзисторов 5 и 6.

Таким образом, управляемый источник тока (УИТ), выполненный на третьем, четвертом, пятом и шестом транзисторах 3 — 6, источнике 7 напряжения смещения и резисторе 8, является структурной с глубокой отрицательной обратной связью по току, позволяющей обеспечить высокую стабильность его параметров.

Выходной ток УИТ, определяемый суммой коллекторных токов третьего и пятого транзисторов 3 и 5, при равных площадях эмиттеров третьего и четвертого транзисто ров 3 и 4 равен удвоенному значению тока коллектора пятого транзистора 5 и определяется в соответствии с выражением:

2 Fo o— П.эвд — Цэвв

R где 1 ъ, — выходной ток УИТ; — напряжение источника 7 напряжения смещения;

1- эбв, ввв — прямое смещение база-эмиттерных переходов соответствующих транзисторов;

В. величина сопротивления резистора 8.

Равенство температурных коэффициентов изменения f. и прямого смещения база-эмиттерных переходов пятого и шестого транзисторов 5 и 6, обеспечиваемое методами интегральной технологии, позволяет получить высокую термостабильность выходного тока УИТ.

Выходная проводимость УИТ при небольших выходных токах определяется, в основном, выходной проводимостью третьего и пятого транзисторов 3 и 5, и глубокой обратной отрицательной связью по выходному току и при прочих равных условиях примерно равна выходной проводимости пассивного токостабилизатора, выполненного на транзисторе с общей базой.

Паразитная емкость, шунтирующая выход УИТ, определяется суммой емкостей коллектор — база третьего и пятого транзисторов 3 и 5 и емкостей база — эмиттер первого и второго транзисторов 1 и 2. При выполнении на дискретных элементах значительной является также емкость корпуса третьего и четвертого транзисторов 3 и 4 относительно общей шины. Использование структуры «токового зеркала» на третьем и четвертом транзисторах 3 и 4 позволяет осуществить контроль тока смещения ДУ в любом режиме,, в том числе и емкостной составляющей этого тока, причем без ухудшения экономичности ДУ, поскольку весь рабочий

15 ток УИТ является током смещения первого и второго транзисторов 1 и 2.

База и эмиттер третьего транзистора 3 закорочены по переменному напряжению четвертым транзистором 4 в диодном включении, поэтому третий транзистор 3 в одинаковой степени чувствителен к изменению тока смещения первого и второго транзисторов 1 и 2 как за счет перезаряда их базоэмиттерных емкостей, так и за счет перезаряда емкостей база-коллектор третьего и пятого транзисторов 3 и 5. Поэтому на открывающем входном сигнаЛе, например синфазном, когда паразитная емкость, заряжаясь, увеличивает суммарный ток смещения первого и второго транзисторов 1 и 2, увеличивается коллекторный ток третьего транзистора 3, отражая зарядный ток емкости коллектор — база пятого транзистора 5, который совместно с зарядным током емкости коллектор — база третьего транзистора 3 приводит к увеличению падения напряжения на резисторе 8, уменьшению коллекторного

35 тока пятого и шестого транзисторов 5 и 6 и ослаблению емкостного вклада в выходном токе ДУ.

При запирающем входном сигнале, синфазном или дифференциальном, уменьше40 ние тока, втекающего в УИТ со стороны первого и второго транзисторов 1 и 2 дифференциальной пары, сопровождается уменьшением падения на резисторе 8, вплоть до полного исчезновения тока в коллекторной цепи

45 третьего транзистора 3, что приводит к увеличению коллекторного тока пятого и шестого транзисторов 5 и 6, примерно в В раз, где  — коэффициент усиления тока в структуре пятого и шестого транзисторов 5 и 6.

Очевидно, что быстродействие ДУ в таком

50 режиме улучшается примерно в В/2 раз, причем от источников питания ДУ не потребляется дополнительная мощность, кроме энергии, расходуемой на перезаряд паразитной емкости.

Большой коэффициент - усиления тока в структуре УИТ при исключительно высоком его быстродействии, определяемом малой величиной сопротивления резистора 8 и от1146792

Составитель И. Водяхина

Редактор Н. Яцола Техред И. Верес Корректор Л. Пилипенко

Заказ 1379/43 Тираж 872 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж вЂ” 35, Раушская наб., д. 4/5

Филиал ППП «Патент», г. Ужгород, ул. Проектная, 4 сутствием эффекта Миллера, позволяет устранить емкостные эффекты при работе

ДУ в режиме большого сигнала запирающей полярности и значительно их ослабить для сигналов открывающей полярности. При этом скоростные характеристики ДУ на запирающем сигнале, определяемые величиной максимального выходного тока УИТ, даже с учетом возрастания паразитной емкости в его структуре, перестают определяться током смещения каскада в режиме покоя и приближаются к частотным характеристикам применяемых усилительных приборов, Структура УИТ является универсальной и позволяет различными способами осуществить питание дифференциальной пары, которую можно включить, например, между коллектором третьего транзистора 3 и базой шестого транзистора 6, или между коллектором пятого транзистора 5 и базой третьего транзистора 3. В первом случае эмиттеры транзисторов дифференциальной пары соединяются с коллектором третьего транзистора 3, а во втором — с коллектором пятого транзистора 5, причем в обоих случаях эмиттеры третьего и шестого транзисторов 3 и 6 соединяются с другой шиной питания, а структура транзисторов входной дифференциальной пары совпадает со структурой того транзистора, к коллектору которого они подключены. Принцип функционирования УИТ при этом сохраняется, однако такие схемы включения требуют симметричной входной нагрузки со стороны последующих каскадов и менее экономичны, поскольку используют лишь половину рабочего тока УИТ.

Следует отметить, что управляемый источник тока не является улучшенным вариантом обычного пассивного токостабилизатора и не заменяет его. Доказательством тому является невозможность использования

УИТ в качестве линейной нагрузки усили15 тельных каскадов и высоким выходным сопротивлением из-за нелинейности реализуемой функции передачи. Являясь двухполюсником в основном включении, УИТ не может также рассматриваться в качестве схемы стабилизации режима.

Такйм образом, применение УИТ в составе ДУ позволяет принципиально изменить свойства этого каскада, обеспечивая симметрию его свойств не только для малых, но и для больших сигналов, а это позволяет уве25 личить быстродействие ДУ при меньшем токе смещения.