Устройство для ввода информации

Иллюстрации

Показать все

Реферат

 

УСТРОЙСТВО ДЛЯ ВВОДА ИНФОРМАЦИИ , содержащее блок коммутационных элементов, блок индикации, формирователь , шифратор, первый и второй регистры, первый элемент ИЛИ, блок памяти, блок сравнения, первый н второй блоки элементов И, выходы данных первой и второй групп блока памяти соединены с входами группы первого блока элементов И и с информационньяи входами первой группы блока сравнения соответственно, выходы первого блока элементов И соединены с одними входами элементов И второго блока и с входами блока индикации, выход блока коммутационных элементов подключен к стробирующим входам блоков сравнения и памяти , выходы первой группы - к входам формирователя и шифратора, выходы которых подключены к стробирующему и информационньм входам первого регистра , выходы второй грутты блока коммутационных элементов соединены с другими входами второго блока элементов И, выходы которого подключены к информационным входам второго регистра, первые входы сброса первого и второго регистров и вход сброса блока сравнения, вторые входы первого и второго регистров являются первым и вторым входами сброса устройства соответственно, информационные входы второго регистра являются управляющими выходами устройства и подключены к входам первого элемента ИЛИ, выход которого яв ляется стробирутощим выходом устройства , первая выходная шина первого регистра является информационной выходной шиной устройства, вторая выходная шина подключена к информационным входам первой группы блока с памяти, третья выходная шина - к ин3 формационным входам второй группы (Л блока памяти и тс входам второй группы блока сравнения соответственно, с отличающееся тем, что, с целью повьШ1ения надежности устройства за счет повышения Степени защищенности от несанкционированного доступа,в него введены третий регистр , коммутатор, второй элемент ИЛИ, счетчик и распределитель имсо ю пульсов, выходы которого с первого по четвертый подключены к первому со О) и второму управлякадим входам блока памяти, к входам стробирования записи и первому блокировочному входу счетчика соответственно, выход блока сравнения соединен с перв управляющим входом распределителя импульсов, с первьм входом первого блока элементов И и со счетным входом счетчика, входы параллельного ввода которого соединены с третьей выходной шиной данных блока памяти , а вькоды - с одними информационными входами коммутатора и с входами

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК

„„SU„„1149236.11,1);G 06 F 3/02

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

И АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЬГГИЙ (2 i) 3632138/24-24 (22) 10.08.83 (46) 07.04.85. Бюл. У 13 (72) С.П.Клокоцкий и Г.А. Семавин .(53) 681.327.11(088.8) (56) 1.Авторское свидетельство СССР

В 648971, кл. G 06 F 3/02, 1971.

2 ° Авторское свидетельство СССР по заявке ll 3495741, кл, G 06 F 3/02, 1982 (прототип). (54)(57) УСТРОЙСТВО ДЛЯ ВВОДА ИНФОРИАЦИИ, содержащее блок коммутационных элементов, блок индикации, формирователь, шифратор, первый и второй регистры, первый элемент ИЛИ, блок памяти, блок сравнения, первый и второй блоки элементов И, выходы данных первой и второй групп блока памяти соединены с входами группы первого блока элементов И и с информационными входами первой группы блока сравнения соответственно, выходы первого блока элементов И соединены с одними входами элементов И второго блока и с входами блока индикации, выход блока коммутационных элементов подключен к стробирующим входам блоков сравнения и памяти, выходы первой группы — к входам формирователя и шифратора, выходы которых подключены к стробирующему и информационным входам первого ре гистра, выходы второй группы блока коммутационных элементов соединены с другими входами второго блока элементов И, выходы которого подключены к информационным входам второго регистра, первые входы сброса первого и второго регистров и вход сброса блока сравнения, вторые входы сброса первого и второго регистров являются первым и вторым входами сброса устройства соответственно, информационные входы второго регистра являются управляющими выходами устройства и подключены к входам первого элемента ИЛИ, выход которого является стробирующим выходом устройства, первая выходная шина первого регистра является информационной выходной шиной устройства, вторая выходная шина подключена к информационным входам первой группы блока памяти, третья выходная шина — к ин- Я формационным входам второй группы блока памяти и к входам второй груп- пы блока сравнения соответственно, о т л и ч а ю щ е е с я тем, что, с целью повышения надежности устрой- а ства за счет повышения степени защищенности от несанкционированного доступа,в него введены третий регистр, коммутатор, второй элемент р

ИЛИ, счетчик и распределитель импульсов, выходи котороГо с первого по четвертый подключены к первому и второму управляющим входам блока памяти, к входам стробирования записи и первому блокировочному входу счетчика соответственно, выход бло» ка сравнения соединен с первьи управляющим входом распределителя р импульсов, с первым входом первого блока элементов И и со счетно входом счетчика, входы параллельного ввода которого соединены с третьей выходной шиной данных блока памяти, а выходы - с одними информацион-. ными входами коммутатора и с входами

1349236 второго элемента ИЛИ, выход которо" го подключен к второму блокировочно-. му входу счетчика, к второму входу первого блока элементов И и к второму управляющему входу распределителя импульсов, четвертая и пятая выходные информационные шины первого регистра соединены соответственно с другими информационными входами коммутатора и с информационными вхо1I

Изобретение . относится к вычислительной технике и предназначено для ввода информации в ЭВМ.

Известно устройство для ввода

5 информации, содержащее клавиатуру, шифратор, элемент ИЛИ, регистр сдвига, счетчик, блок управления, буферный регистр, блок сравнения, блок ин-,. дикации (ted.

l0

Недостатком устройства является низкая надежность, так как устройство позволяет вводить информацию и команды в устройство обработки данных лицом, не имеющим полномочий, т.е. отсутствует разграничение по доступу к информации.

Наиболее близким к изобретению по технической сущности является устройство для ввода информации, содержащее блок памяти, блок индикации, блок сравнения, блок ввода данных, регистры, элементы И, ИЛИ, шифратор, блоки элементов И, формирователь, элемент задержки, входы

"Сброс, устройства, информационные и управляющие выходы устройства, выход "Готовность" устройства. Это устройство позволяет разграничить полномочия пользователей по выполняемым ими операциям на устройстве ввода, т.е. индивидуальным заданием признаков полномочий в-соответствии с номером и паролем пользователя, а также путем обеспечения исключения отдельных пользователей из списка

35 пользователей, не ограничивая при этом возможности других пользователей (21.

Недостатком известного устройства является низкая надежность вследдами третьего регистра, стробирующий вход которого подключен к выходу блока коммутационных элементов, а выходы соединены с адресными входами блока памяти, информационные входы третьей группы которого подключены к выходам коммутатора, а управляющий выход соеди- .: нен с управляющим входом коммутатора.

3 ствие того, что в устройстве не предусмотрен контроль времени взаимодействия пользователя с ЭВМ, т.е. пользователь, один раз набрав пароль, может неограниченное время использо-; вать ресурсы ЭВМ.

Целью изобретения является повышение надежности устройства путем повышения защищенности устройства от несанкционированного доступа.

Указанная цель достигается тем, что в устройство для ввода информации, содержащее блок коммутационных элементов, блок индикации, формирователь, шифратор, первый и второй регистры, первый элемент ИЛИ, блок памяти, блок сравнения, первый и второй блоки элементов И, выходы данных первой и второй групп блока памяти соединены с входами группы первого блока элементов И и с информационными входами первой группы блока сравнения соответственно, выходы первого блока элементов И соединены с одними . входами элементов И второго блока.и с входами блока индикации, выход блока коммутационных элементов подключен к стробирующим входам блоков сравнения и памяти, выходы первой группы - к вхо« дам формирователя и шифратора, выходы которых подключены к стробирующему и информационным входам первого ре . гистра, выходы второй группы блока коммутационных элементов соединены другими входами второго блока элементов И, выходы которого подключены к информационным входам второго регистра, первые входы сброса первого и второго регистров и вход сброса блока сравнения, вторые входы сброса первого и второго регистров являются первым и вторым входами сброса устройства соответственно, информационные выходы второго регистра являются управляющими выходами устройст-. ва и подключены к входам первого элемента ИЛИ, выход которого является стробирующим выходом устройства, первая выходная шина первого регистра является информационной выходной шиной устройства, вторая выходная шина подключена к информационным входам первой группы блока памяти, третья выходная шина — к информационным входам второй группы блока памяти и к входам второй группы блока сравнения соответственно, введены третий регистр, коммутатор, второй элемент ИЛИ, счетчик и распределитель импульсов, выходы которого с первого по четвертый подключены к первому и второму управляющим входам блока памяти, к входам стробирования записи и к первому блокировочному входу счетчика соответственно, выход блока сравнения соединен с первым управляющим входом распределителя импульсов, с первым входом первого блока элементов И и со счетным входом счетчика, вход параллельного 30 ввода которого соединен с третьей выходной шиной данных блока памяти, а выходы — с одними информационными входами коммутатора и с входами второго элемента ИЛИ, выход которо- З5 го подключен к второму блокировочному входу счетчика, к второму входу первого блока элементов И и к второму управляющему входу распределителя импульсов, четвертая и выход- 4ð

we информационные шины первого регистра соединены соответственно с другими информационными входами коммутатора и с информационными входами третьего регистра, стробиру- 45 ющий вход которого подключен к выходу блока коммутационных элементов, а выходы соединены с адресными входами блока памяти, информационные входы третьей группы которого щ подключены к выходам коммутатора, а управляющий выход соединен с управляющим входом коммутатора.

На фиг.1 приведена структурная схема устройства; на фиг.2 - схема блока памяти; на фиг.3 - схема распределителя импульсов на фиг. 4— временная диаграмма распределителя

1149236 4 импульсов; на фиг.5 - схема блока сравнения; на фиг.б — схема коммутатор;..

Устройство (фиг.1) содержит блок

1 памяти, распределитель 2 импульсов, блок 3 сравнения, первый блок

4 элементов И, коммутатор 5, третий регистр 6, счетчик 7, второй элемент ИЛИ 8, первый регистр 9, формирователь tO, шифратор 11, второй регистр 12, первый элемент ИЛИ 13, второй блок 14 элементов И, блок 15 коммутационных элементов, блок 16 индикации, первый вход 17 сброса устройства, второй вход 18 сброса устройства, информационные выходные шины 19 устройства, управляющие выходы 20 устройства, стробирующий вь ход 21 устройства, выходные и информационные шины первого регистра— пятая 22, вторая 23, четвертая 24 и третья 25, первая 26 и вторая 27 вью. ходные шины данных блока памяти, выход 28 блока 15, первый 29 и второй

30 выходы блока 15, третья выходная шина 31 данных блока памяти.

Блок 1 памяти (фиг.2) содержит элементы памяти 32 ° 1-32.к+в+а, элемент 33 задержки, переключатель 34 режима "Запись -считывание", первый элемент НЕ 35, первый нагруэочный элемент 36, второй элемент 37 задержки,регистр 38, первый элемент

ИЛИ 39,второй элемент НЕ 40,второй элемент ИЛИ 41, второй нагрузочный элемент

42, элемент 43 односторонней проводимости, аккумулятор 44, шина 45 питания.

Распределитель импульсов (фиг.3) содержит генератор 46 импульсов, первый элемент И 47, счетчик 48 ° формирователь 49 импульсов, дешифратор 50, элемент НЕ 51, первый триггер 52, второй триггер 53, второй элемент И 54, элемент 55 задержки, элемент ИЛИ 56, третий триггер 57 °

Блок сравнения (фиг.5) содержит элементы РАВНОЗНАЧНОСТЬ 58.1-58 элемент .И 59, элемент 60 задержки, триггер 61.

Коммутатор 5 (фиг.6) содержит элементы И первой группы 62.1-62.1п, элементы И второй гркппы 63.1-63 н, элементы ИЛИ 64.1-64, элемент НЕ

65.

В качестве элемента НЕ 35 блока 1 должен использоваться интегратор, в котором при отключенном питании вьг1149236 ход должен быть закрыт, т.е. иметь большое выходное сопротивление, и может быть выполнен, например, на одном из элементов микросхем 133ЛА7, 133ЛА8.

Элемент 36 предназначен для подачи питания (логическая "1") от аккумулятора 44 на стробирующий вход элементов 32 памяти, т.е. для обеспе!

0 чения сохранения информации в элементах памяти при отключении основного источника питания.

Блок.! памяти работает следующим образом.

Работу блока 1 памяти рассмотрйм !

5 в двух режимах: режим записи и режим считывания.

Режим записи. Переключатель 34 переводится в такое положение при ко- 20 тором на его выходе формируется сигнал логической "1", который поступает на элементы 32.1-32.к+и памяти и через элемент .ИЛИ 4 1 — на элементы 32.к+ь+1-32.к +щ-гд,переводя их в режим записи. При поступлении страбирующего сигнала через элемент 33 задержки, элемент НЕ 55 на входы элементов 32.1+32.к+и осуществляется запись по шине 23 признаков полно30 мочий, по шине 25 — пароля пользователя в ячейку памяти, адрес которой поступает иэ регистра 6. Одновременно сигналом, поступающим с выхода элемента 33 задержки через элементы

ИЛИ 39 и НЕ 40 на входы элементов

32.к+в+ -32.к+и+в, осуществляется запись кода времени с выхода коммутатора 5 по тому же адресу. Запись в элементы 32.к+п+1-32.z+n+nI памяти кода времени с выхода коммутатора 5 осуществляется также при установке переключателя 34 в режим считывания (логическии "0 " на его выходе), но при поступлении сигнала Т4 (который определяет режим записи) через элемент ИЛИ 41 на элементы 32.к+и+1- 32.к+ь+г по стробирующему сигналу Т1, поступающему через элементы ИЛИ 39 и НЕ 40.

Режим считывания. Переключатель

34 переводится в состояние логического "0" на выходе. При поступлении стробирующего сигнала через элемент

33 задержки, элемент НЕ 35 производится выдача из элементов 32 ° 1+

+32.к+и памяти признаков полномочий, которые через некоторое время(большее времени переходного процесса) при считывании информации из элементов памяти, определяемое элементом 37 задержки, записываются в регистр 38, и из элементов 32.к+132.к+и памяти — пароль пользователя, а при поступлении стробирующего сигнала с выхода элемента 33 задержки через элементы ИЛИ 39, НЕ 40, производится считывание кода времени.

Считывание кода времени производится также при поступлении сигнала Тl через элемент ИЛИ 39 и элемент НЕ 40.

Распределитель 2 импульсов предназначен для формирования управляющих сигналов Tl-Ò4. Он может быть выполнен по схеме, приведенной на фиг.3.

Формирователь 49 предназначен для формирования короткого импульса по переднему фронту входного сигнала.

Элемент 55 задержки предназначен для формирования временного интер1 вала д Т (кванта времени), например

ОТ=1 мин, через который вырабатывается очередная серия импульсов 71Т4 (фиг.4) .

Распределитель 2 работает следующим образом.

Потенциальным сигналом (логический "0"), поступающим от блока 3 сравнения, счетчик 48 постоянно удерживается в сброшенном в "0" состоянии, триггеры 52 и 53 сбрасываются в "0". Импульсы 71-Т4 не формируются. При поступлении разрешающего сигнала (логической "1") от блока 3 сравнения разрешается работа счетчика 48, и триггер 57 импульсом с выхода формирователя 49 устанавливается в "1". Импульсы от генератора 46 поступает через элемент

И 47 на счетный вход счетчика 48. На выходах дешифратора 50 в соответствии с кодами, формируемыми счетчиком 48, формируются импульсы. Вначале импульсом от дешифратора 50 триггер 52 устанавливается в "1", которая поступает через элемент ИЛИ

56 иа выход блока в виде сигнала 11.

Затем формируется импульс Т2. После этого по сигналу, поступающему на вход 1 триггера 52, прекращается формирование сигнала Тl.

Далее по сигналу с выхода дешифратора 50 триггер 53 устанавливается в "1", которая поступает на выход распределителя 2 в виде сигнала Т4.

1149236

С некоторой задержкой сигнал с. выхода цс:щифратс ра 50 поступает через элемент ИЛИ 56 на вход блока в виде сигнала Т1. Очередным сигналом с выхода дещифратора 50 триггер 53 устанавливается в О, что приводит к прекращению формирования сигнала Т4.

При поступлении сигнала логического

"0" с выхода элемента ИЛИ 8 на вход элемента HF. 51 на выходе последнего формируется сигнал логическои "1", который разрешает прохождение импульса от дешифратора 50 на вьг .од элемента И 54 и, следовательно, установку триггера 57 в "О". При этом происходит запрет прохождения импульсов от генератора 46 в счетчик 48, т,е. осуществляется блокировка формирования импульсов Т1-Т4 (блокировка распределителя 2 импульсов). Разблокировка распределителя 2 импульсов осуществляется по переднему фронту сигнала, поступающего от блока 3.

При поступлении сигнала логической

"1" с выхода элемента ИЛИ 8 на вход элемента HE 5! на выходе последнего формируется сигнал логического

"0", который запрещает прохождение

I импульса от дешифратора 50 на выход элемента И 54, и, следовательно, установку триггера 57 в "0". При по ступлении очередного сигнала с выхода дешифратора 50 на вход Я 2 триггера 57 последний устанавливаи и ется в О, что обеспечивает запрет на некоторое время прохождения импульсов через элемент И 47. Одновременно этот сигнал с выхода дешифратора 50 поступает на вход элемента

55 задержки. Через некоторое время, например, 1 мин, на выходе элемента 55 задержки появляется сигнал, по которому. триггер 57 устанавливается в "1", что обеспечивает прохождение импульсов через элемент И 47 на вход счетчика 48. После этого аналогично описанному выше снова сформируется последовательность импульсов Т1-74.

Блок 3 сравнения предназначен для сравнения эталонного пароля, хранимого в блоке 1 памяти, и пароля, набираемого на блоке 15. Он может быть выполнен по схеме, приведенной на фиг. 5. Элемент 60 задержки предназначен для задержки сигнала, поступающего по выходу 28, на время, большее суммарного времени переход5

55 них процессов в регистре 6, блоке

1 памяти, элементах 58 и 59.

При равенстве паролей, поступающих на вход блока 3 по шинам 25 и 27, на выходе элемента И 59 устанавливается высокий уровень, который при поступлении сигнала от элемента 60 задержки устанавливает триггер 6 1 в "1". Сигналом по входу

1? триггер 61 устанавливается в "О".

Первый блок 4 элементов И предназначен для выдачи признаков полномочий на второй блок 14 элементов И и блок 16 индикации при одновременном поступлении разрешающих сигналов на его входы от блока 3 сравнения и второго элемента ИЛИ 8. Блок 4 может ссщержать К элементов И, первые входы которых соединены с шиной 26, вторые входы соединены и подключены к выходу блока 3 сравнения, третьи входы — к выходу элемента ИЛИ 8.

Коммутатор 5 предназначен для коммутации информации с регистра 9 или счетчика 7 на вход блока 1 памяти в зависимости от уровня сигнала, поступающего от блока 1 памяти.

Коммутатор 5 может быть выполнен по схеме, представленной на фиг.6.

При поступлении на элемент НЕ 65 сигнала логического "О" содержимое счетчика 7 через элемент И 63 и элемент ИЛИ 64 поступает на блок 1 памяти. При поступлении на элемент

HF. 65 сигнала логической "1" содержимое регистра 9 по шине 24 через элемент И 62 и элемент ИЛИ 64 поступает на блок 1 памяти.

Регистр 6 предназначен для хранения номера пользователя в течение времени работы оператора.

Счетчик 7 является вычитающим и предназначен для последовательного уменьшения кода времени. При поступлении с выхода элемента ИЛИ 8 сигнала логического "О" (вход времени в счетчике 7 равен "О") содержимое счетчика по сигналу ТЗ не уменьшается, т.е. блокируется.

Регистр 9 предназначен для приема признаков полномочий, номеров пользователей, кодов времени, паролей, информационных частей сообщений, набираемых на блоке 15.

Формирователь 10 предназначен для формирования сигнала сдвига.

Он может содержать последовательно

1149236

l0 соединенные элементы ИЛИ и элементы задержки. Шифратор 11 предназначен для преобразования десятичного числа (набираемого на блоке 15) в двоично-десятичный код, регистр 12— для приема командных частей сообщений, набираемых на блоке 15, элемент ИЛИ 13 — для формирования сигнала "Готовность", а блок 14 элементов И вЂ” для блокировки записи команд.

Блок 15 предназначен для набора информационной части сообщения, паролей, номеров пользователей, признаков полномочий, кодов времени (выходы 29), командной части сообщения (выходы 30) и для формирования сигнала (выход 28), по которому осуществ- ляется запись (считывание) информации в блок 1 памяти, сравнение паролей в блоке 3 сравнения.

Блок 16 индикации предназначен для маркировки (индикации) тех переключателей блока 15, которым соответствует список разрешенных команд.

Он содержит, например, k инверторов с открытыми коллекторами на выходе и индикаторные лампы, подключенные соответственно к выходам инверторов и к шине + источника питания.

Устройство работает следующим образом.

При включении литания сигналом, поступающим на вход 17 устройства, регистры 9 и 12 устанавливаются в "О, и на-выходе блока 3 сравне- З5 ния устанавливается запрещающий сигнал логического "О", который запрещает формирование импульсов 71Т4 распределителя 2, удерживает блок 4 элементов И в закрытом состо- 40 янин, устанавливает счетчик 7 в "О", и запрещающим сигналом с выхода элемента ИЛИ 8 блок 3 элементов И также удерживается в закрытом состоянии.

Работу устройства рассмотрим 45 в двух режимах: в основном режиме и режиме записи информации в блок 1 памяти.

Основной режим. Для обеспечения ввода сообщений с устройства поль- 50 зователю необходимо предварительно ввести свой номер и пароль. Ввод очередного знака номера или пароля осуществляется на информационной части блока 15. При этом преобраэо- 55 ванная шифратором в двоично-десятичный код информация записывается в регистр 9 по сигналу с выхода формирователя 10. После ввода в регистр 9 номера и пароля пользователь осуществляет нажатие переключателя ввода пароля на блоке 15 (выход 28). При этом номер пользователя из регистра 9 ло шине 22 записывается в регистр 6. Затем по сигналу, поступающему по выходу 28 на блок 1 памяти в соответствии с номером пользователя, поступающим из регистра 6, происходит считывание признаков полномочий и эталонного пароля, которые по шинам 26 и 27 поступают соответственно на блок 4 элементов И и блок 3 сравнения. Сигна-. лом, поступающим ло выходу 28 на блок 3 сравнения, осуществляется также сравнение поступающего по шине 25 из регистра 9 набранного и эталонного паролей, Если сравнение паролей произошло, то с выхода блока 3 сравнения поступает на блок 4 элементов И и распределитель 2 импульсов разрешающий сигнал, который включает распределитель.

Распределитель 2 формирует серию импульсов Т1-Ò4, Ti По первому импульсу 71 происходит считывание из блока 1 памяти по шине 31 кода времени работы. По импульсу Т2 происходит запись кода времени в счетчик 7. По импульсу Т2 происходит запись кода времени в счетчик 7.

По импульсу ТЗ в счетчике 7 вычитается единица, если с выхода элемента ИЛИ 8 на вход счетчика 7 поступает сигнал логической "1", т.е. вычитание в счетчике 7 происходит только при коде времени, большем нуля. По импульсу Т4 происходит переключение части блока 1 памяти в режим записи, и по второму импульсу Ti содержимое счетчика 7 записывается через коммутатор 6 в блок 1 памяти (по сигналу логического "О" с блока 1 памяти, поступающему на коммутатор 5, обеспечивается выдача содержимого счетчика 7 на вход блока

1 памяти и запрещается поступление в него информации из регистра 9 по шине 24). Затем распределитель 2 прекращает вырабатывать серию им1 пульсов.

При одновременном поступлении сигнала логической "1" с выходов блока 3 сравнения и элемента ИЛИ 8 блок 4 элементов И открывается, и признаки полномочий через открытый

1149236

1? блок «элементов И поступают на блок 16 индикации и блок 14 элементов H. При этом блок 16 осуществляет индикацию тех переключателей блока 15, которые соответствуют спис- 5 ку разрешенных команд для данного пользователя, и в блоке 14 открываются элементы И, к которым подключены укаэанные переключатели блока 15.

После этого оператор может набрать информационную и командную части сообщений на блоке 15. Информационная часть сообщений записывается в регистр 9, а командная часть— в регистр 12 через соответствующие открытые элементы И блока 14. Причем после набора команды на выходе 21 формируется сигнал "Готовность", по которому сообщение по шине 19 и выходу 20 поступает в ЭВМ (не показана) .

После приема сообщения 3ВМ сбрасывает регистры 9 и 12 по входу 18.

Через фиксированный интервал времени распределитель 2 импульсов выра- батывает очередную серию импульсов

Т1-Т4, Т1, в результате чего аналогично описанному выше, уменьшенный на единицу код времени записывается в блок 1 памяти. Если код времени ЗО становится равным нулю, т.е. истекло отведенное данному пользователю время работы, то после записи нулевого кода времени в блок 1 памяти по сигналу логического нуля с выхода элемента ИЛИ 8 происходит выключение распределителя 2 импульсов и блокировка блока 4 элементов И. В результате этого блокируется блок 14 элементов И и выключается блок 16 ин- 40 дикации. Дальнейшая работа данного пользователя на устройстве ввода данных невозможна. Если код времени не равен нулю, то пользователю обеспечивается возможность дальнейшей ра"4S боты.

По окончании работы блокировка устройства осуществляется нажатием переключателя ввода пароля блока 15, О

При этом, если из регистра 9 по шине

25 поступает на блок 3 сравнения код, Hp. равный этал-онному паролю, поступающему из блока 1 памяти по шине 27, то блок 3 выключается, в результате чего блокируются блоки

4, 14 элементов И, выключается блок

16 индикации, сбрасывается счетчик

7 и распределитель 2 импульсов устанавливается в исходное состояние (запрещается выработка импульсов

Т1, Т2, ТЗ, Т4). Если произошло сравнение кода с паролем, то необходимо ввести в регистр 9 произвольный код, не равный эталонному, и нажать кнопку ввода пароля.

Режим записи информации в блок памяти ° Для обеспечения ввода информации в блок 1 памяти необхо- димо перевести переключатель режима

"Запись-считывание", установленный в блоке 1 памяти в режим "Запись".

При этом с выхода блока 1 памяти на вход коммутатора 5 поступает логическая "1", что обеспечивает выдачу из регистра. 9 по шине 24 кода времени на вход блока 1 памяти.

С блока 15 последовательно вводятся в регистр 9 признаки полномочий номер пользователя, пароль и код времени. Затем при нажатии переключателя ввода пароля блока 16 номер пользователя из регистра 9 переписывается в регистр 6, после чего поступающие по шинам 23-25 соответственно признаки полномочий код

Э времени и пароль записываются в блок 1 памяти по адресу, определяемому номером пользователя. После э ого переключатель режима "Записьсчитывание" устанавливается в режим

"Считывание".

В отличие от известного в предлагаемом устройстве время взаимодействия пользователя с ресурсами ЭВИ, к которым он запрашивает доступ, ограничивается временем работы, записанным в кодированной форме в памяти устройства ввода информации.

По истечении времени работы, записанного в памяти устройства и уменьшаемого в процессе работы данного пользователя, доступ ему к ресурсам

ЭВМ запрещается.

1149236

1149236

1149236

ll49236

1149236

1 1

Составитель И.Алексеев

Редактор Т.Кугрышева Техред С.Мигунова Корректор Н.Король

Заказ 1894/34 Тираж 710 Подписное

ВНИИПИ Государственного комитета СССР по делам иэобретений и открытий

)13035, Москва, Ж-35, Рауаская наб., д. 4/5 филиал ППП "Патент", г. Ужгород, ул. Проектная, 4