Многофазный импульсный стабилизатор напряжения
Иллюстрации
Показать всеРеферат
МНОГОФАЗНЬЙ ИМПУЛЬСНЬЙ СТАБИЛИЗАТОР НАПРЯЖЕНИЯ, содержащий силовую цепь, выполненную в виде N параллельно включенных силовых преоб разовательных ячеек, входом и выходом подключенных соответственно к входным и выходным выводам, и блок управления, состоящий из генератора синхроимпульсов, k-разрядного кодирующего узла, .N-разрядного регистра сдвига, универсального N-разрядного регистра, N триггеров управления, N логических элементов 2И-НЕ, двух формирователей тактовых импульсов, двух формирователей строб-импульсов, источника опорного напряжения, аналогового узла сравнения, формирователя импульсов синхронизации широтно-импульсного модулятора, выполненного из W-разрядного двоичного счетчика, формирователя строб-импуль сов, формирователя пилообразного напряжения , г.спомогательный источник питания блока управления, при этом аналоговый узел сравнения одним из входов подключен к источнику опорного напряжения, другим - к выходному выводу стабилизатора, а выходом - к одному из входов широтно-импульснего модулятора, другой вход которого подключен к формирователю импульсов синхронизации широтно-импульсного модулятора, выход пшротно-импульсного модулятора подключен к информационному входу N-разрядного регистра сдвига и через первый формирователь строб-импульсов - к информационным входам универсального М-разрядно о регистра и к входу установки в ноль первого формирователя тактовых импульсов, выход которого подключен к входу синхронизации режима последовательного приема информации универсального N-разрядного регистра , а вход - к входу второго форми (Л рователя тактовых импульсов, выход которого подключен к входу синхронизации N-разрядного регистра сдвига и через второй формирователь стробимпульсов - к первым входам N логических элементов 2И-НЕ, вторые входы которых соединены с соответствующими выходами универсального N-разрядного Сл регистра, каждый выход N-разрядного О5 регистра сдвига подключен к входу О синхронизации соответствугацего тригсо to гера управления, установочные входы которых подключены к выходу соответствунщего логического элемента 2И-НЕ, выходы триггеров соединены с Управляющими входами соответствующих силовых преобразовательных ячеек, отличающийся тем, что, с целью повышения технологичности, в него введен мультиплексор на k-информационных и р-адресных входов, причем выход мультиплексора подключен к входам первого и второго формирователей тактовых импульсов каждый из
СОЮЗ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИК
4(sl) G 05 F 1 56
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
Н ABTOPCHOMY СВИДЕТЕЛЬСТВУ
ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР
ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21) 3669993/24 — 07 (22) 05 ° 12.83 (46) 15.05.85. Бюл. № 18 (72) А.Ф.Кадацкий и В.Ф.Яковлев (71) Куйбьш евский электротехнический институт связи (53) 621.316.722.1(088.8) (56) 1. Авторское свидетельство СССР № 1019413, кл. G 05 F 1/56, 1981.
2. Авторское свидетельство СССР по заявке ¹ 3510218/24-07, кл. С 05 F 1/56, 1983. (54) (57) МНОГОФАЗНЫЙ ИМПУЛЬСНИ1
СТАБИЛИЗАТОР НАПРЯЖЕНИЯ, содержащий силовую цепь, выполненную в виде N параллельно включенных силовых преоб
"разовательных ячеек, входом и выходом подключенных соответственно к входным и выходным выводам, и блок управления, состоящий из генератора синхроимпульсов, k-разрядного коди— рующего узла, N-разрядного регистра сдвига, универсального N-разрядного регистра, N триггеров управления, N логических элементов 2И вЂ” HE, двух формирователей тактовых импульсов, двух формирователей строб-импульсов, источника опорного напряжения, аналогового узла сравнения, формирователя импульсов синхронизации широтно-импульсного модулятора, выполненного из W-разрядного двоичного счетчика, формирователя строб-импуль сов, формирователя пилообразного напряжения, вспомогательный источник питания блока управления, при этом аналоговый узел сравнения одним из входов подключен к источнику опорного напряжения, другим — к выходному выводу стабилизатора, а выходом — к
ÄÄ SUÄÄ.1156032 одному из входов широтно-импульсного модулятора, другой вход которого подключен к формирователю импульсов синхронизации широтно-импульсного модулятора, выход широтно-импульсного модулятора подключен к информационному входу N-разрядного регистра сдвига и через первый формирователь строб- импульсов — к информационным входам универсального N-разрядного регистра и к входу установки в ноль первого формирователя тактовых импульсов, выход которого подключен к входу синхронизации режима последовательного приема информации универсального N-разрядного регистра, а вход — к входу второго формирователя тактовых импульсов, выход которого подключен к входу синхрони- С зации N-разрядного регистра сдвига и через второй формирователь стробимпульсов — к первым входам N логических элементов 2И-НЕ, вторые входы которых соединены с соответствующими выходами универсального N-разрядного ь регистра, каждый выход N-разрядного ау регистра сдвига подключен к входу синхронизации соответствующего триггера управления, установочные входы которых подключены к выходу соответствующего логического элемента 2И-HF, выходы триггеров соединены с управляющими входами соответствующих силовых преобразовательных ячеек, о т — ф» л и ч а ю шийся тем, что, с целью повьппения технологичности, в него введен мультиплексор íà k-информационных и р-адресных входов, причем выход мультиплексора подключен к входам первого и второго формирователей тактовых импульсов, каждый из
1156032 р-адресных входов соединен с соответ- ветствующему выходу И-разрядного ствующим выходом кодирующего узла ус- двоичного счетчика, вход которого со тановки числа фаз, а каждый из k-ин- единен с выходом генератора синхроим\ формационных входов подключен к соот- пульсов.
Изобретение относится к электротехнике и может быть использовано в качестве источников электропитания электротехнической и радиоэлектронной аппаратуры. 5
Известен многофазный импульсный стабилизатор напряжения, содержащий силовой узЕл, выполненный в виде М параллельно включенных преобразовательных ячеек, и блок управления, включающий в себя генератор синхроимпульсов, формирователь импульсов синхронизации широтно-импульсного модулятора, 1 -разрядный регистр сдвига, универсальный М разрядный ре- 15 гистр сдвига, два формирователя тактовых импульсов, Й триггеров управления, М логических элементов 2И-НЕ, источник опорного напряжения, узел сравнения, широтно-импульсный моду- 20 лятор (1 .
Недостатками данного стабилизатора являютсяограниченные функциональные возможности и низкая экономичность вследствие того, что не обеспечивает — 25 ся работоспособность стабилизатора при изменении числа преобразовательных ячеек без дополнительных затрат на разработку и изготовление вновь спроектированного многофазного уст- 50 ройства.
Наиболее близким по технической сущности к изобретению является многофазный импульсный стабипизатор, содержащий силовую цепь, выполненную З в виде Н параллельно включенных силовых преобразовательных ячеек, каждая а из которых может быть выполнена по любой из известных схем импульсного преобразования электрической энер- 40 гии, и блок управления, состоящий из генератора синхроимпульсов, k-раз рядного кодирующего устройства, я-разрядного регистра сдвига, универсального М разрядного регистра, и триггеров управления, М логических элементов 2И-НЕ, двух формирователей тактовых импульсов, двух формировате. лей строб-импульсов, источника опорного напряжения, аналогового узла сравнения, формирователя импульсов синхронизации широтно-импульсного модулятора, выполненного из@ -разрядного двоичного счетчика, формирователя строб-импульсов, формирователя пилообразного напряжения, при этом аналоговый узел сравнения одним из входов подключен к источнику опорного напряжения, другим — к выходу стабилизатора, а выходом — к одному из входов широтно-импульсного модулятора другой вход которого подключен к формирователю импульсов синхронизации широтно-импульсного модулятора, выход широтно-импульсного модулятора подключен к информационному входу
М-разрядного регистра сдвига и через второй формирователь строб-импульсов — к информационным входам универсального И разрядного регистра и к входу установки в ноль второго формирователя тактовых импульсов, выход которого подключен к входу синхронизации режима последовательного приема информации универсального » разрядно п> регистра, а вход— к входу первого формирователя тактовых импульсов, выход которого подключен к входу синхронизации " разрядного регистра сдвига и через первый формирователь строб-импульсов к входам Й логических элементов 2И-НЕ каждый выход универсального Й разрядного регистра подключен к входу синхронизации соответствующего триггера управления, к выходам которых подклю чены входы силовых преобразовательных ячеек )2) .
Недостатком известного стабилизатора является низкая технологичность вследствие того, что изменение числа параллельно работающих преобразовательных ячеек приводит к изменению частоты коммутации в отдельно взятой
1156032 силовой преобразовательной ячейке.
Сохранение частоты коммутации требует из,готовления перестраиваемого reнератора синхроимпульсов и дополнительных подстроечных операций. 5
Цель изобретения — повышение технологичности.
Поставленная цель достигается тем, что в многофазный импульсный стабилизатор напряжения, содержащий силовую цепь, выполненную в виде М параллельно .включенных силовых преобразовательных ячеек, входом и выходом подключенных соответственно к -входным и
15 выходным выводам питания, и блок управления, состоящий из генератора синхроимпульсов, I< -разрядного кодирукицего узла, Й -разрядного регистра сдвига, универсального -разрядного регистра, Yi триггеров управления, 20
М логических элементов 2И-НЕ, двух формирователей тактовых импульсов, двух формирователей строб-импульсов, источника опорного напряжения, анало25 гового узла сравнения, формирователя импульсов синхронизации широтно-импульсного модулятора, выполненного из
Й -разрядного двоичного счетчика, формирователя строб-импульсов, формирователя пилообразного напряжения, вспомогательный источник питания блока управления, при этом аналоговый узел сравнения одним из входов подключен к источнику опорного напряжения, другим — к выходному выводу стабилизато 35 ра, а выходом — к одному из входов широтно-импульсного модулятора,. другой вход которого подключен к формирователю импульсов синхронизации широтноимпульсного модулятора, выход широт- 40 но-импульсного модулятора подключен к информационному входу N -разрядного регистра сдвига и через первый форми-рователь строб-импульсов — к информационным входам универсального Й -раз45 рядного регистра и к входу установки в "ноль" первого формирователя тактовых импульсов, выход которого подключен к входу синхронизации режима последовательного приема информации 50 универсального Й -разрядного регистра, а вход — к входу второго формирователя тактовых импульсов, выход которого подключен к входу синхронизации М -раз рядного регистра сдвига и через вто- 55 рой формирователь строб-импульсов— к первым входам Ц логических элементов 2И-НЕ, вторые входы которых соединены с соответствующими выходами универсального М -разрядного регистра, каждый выход Й-разрядного. регистра. сдвига подключен к входу синхронизации соответствующего триггера управления, установочные входы которых подключены к выходу соответСтвукицего логического элемента 2И-НЕ, выходы триггеров соединены с управляющими входами соответствующих силовых преобразовательных ячеек, введен мультиплексор наj -информационных и р-адресных входов, причем выход мультиплексора подключен к входам первого и второго формирователей тактовых импульсов, каждый из Р --адресных входов соединен с соответствующим выходом кодирующего узла установки числа фаз, а каждый из k --информационных входов подключен к соответствующему выходу -разрядного двоичного счетчика, вход которого соединен с выходом генератора синхроимпульсов.
На фиг.1 приведена схема многофазного импульсного стабилизатора; на фиг.2 — эпюры напряжений.
Стабилизатор содержит подключенные к входным выводам питания 1 M силовых преобразовательных ячеек 2, выходы которых подключены к выходньц. выводам 3 параллельно или последовательно, блок управления 4. Блок управления содержит генератор синхроимпульсов 5, первьй 6 и второй 7 формирователи тактовых импульсов, первый 8 и второй 9 формирователи строб-импульсов, формирователь импульсов синхронизации 10 широтно-импульсного модулятора 11, универсальный li †разрядн регистр 12, И -разрядный регистр сдвига 13, источник опорного напряжения 14, аналоговьй узел сравнения 15, N логических элементов 2И-НЕ 16, К триггеров управления 17, источник питания 18 вспомогательного напряжения блока уп равления, кодирующий узел 19, мультиплексор 20 на 1 -информационных и
Р-адресных входах. При этом формирователь импульсов синхронизации широтно-импульсного модулятора содержитФ -разрядный двоичный счетчик 21, формирователь строб-импульсов 22 и формирователь пилообразного напряжения 23.
Генератор синхроимпульсов 5 выходом соединен с входом В -разрядного двоичного счетчика g1. Быходы пер1156032 вого, второго,..., 3 -ro разрядов упомянутого двоичного счетчика 21 соединены. соответственно с первым, вторым, ..., k --м информационным входом мультиплексора 20. Первый, вто-. рой, ..., -й адресный вхо=, мультиплексора 20 соединен с первым, вторым. .. Р -м выходом кодирующего узла 19. Выход Ф-разрядного двоичного счетчика 21 подключен к входу формирователя строб-импульсов 22, выход которого подключен к входу формирователя пилообразного напряжения 23. Один из выходов широтно-импульсного модулятора 11 подключен к выходу формирователя 10 (выход фор мирователя пилообразного напряжения
23), а другой — к выходу узла 15 сравнения. Один из входов узла 15 сравнения подключен к источнику 14 опорного напряжения, а другой — к выходным выводам 3. Выход широтноимпульсного модулятора 11 подключен к выходу первого формирователя 8 строб-импульсов и информационному входу N -разрядного регистра 13 сдвига. Выход первого формирователя 8 строб-импульсов подключен к входу Y
2 выбора режима приема информации универсального я -разрядного регистра
12, входу синхронизации режима параллельного приема информации и к информационному входу У< последовательного приема информации, а также к входу установки в "ноль" первого 35 формирователя б тактовых импульсов.
Выход формирователя 6 подключен к входу С синхронизации режима последовательного приема информации универсального N -разрядного регистра
12, Вход первого разряда универсального М -разрядного регистра 12 подключен непосредственно или через ре-. зистор к плюсовой клемме источника 18 вспомогательного напряжения блока уп- 45 рйвления, остальные (М-1) входы., с второго по N -й подключены к минусовой клемме источника 18 вспомогательного напряжения блока управления.
Выходы первого, второго, ..., И -ro 5 разрядов. регистра 12 подключены к входам синхронизации соответственно первого, второго, ..., И -ro триггеров 17, а выходы первого, второго, ..., и -ro разрядов регистра 13 подклю 55 чены к входам соответственно первого, второго, ..., 1 -го логического эле" мента 2И-IIE 16, другие входы которых подключены к выходу формирователя 9 строб-импульсов. Выход первого, второго, ..., М -ro логического элемента 2И-НЕ 16 подключен соответственно к входу 0 первого, второго, ..., Й -ro триггера 17 управления, выходы которого подключены, соответственно к входам первой, второй, ..., Й -й силовой преобразовательной ячейки 2, а 0 -входы непосредственно или через резисторк плюсовой клемме блока 18 вспомогательного напряжения. Выход мультиплексора 20 подключен к входам формирователей 6 и 7 тактовых импульсов. Выход второго формирователя 7 тактовых импульсов подключен к второму формирователю 9 строб-импульсов, входу синхронизации 8 †разрядно регистра
13 сдвига.
В качестве силовой преобразователь ной ячейки 2 могут быть использованы работающие в режиме переключений однотактные и двухтактные конверторы, выполненные по любой иэ известных схем. В качестве формирователей 6 и
7 тактовых импульсов могут быть использованы двоичные счетчики. Все кас. кады блока 4 управления (5, 6, 23, фиг.1) питаются от источника 18 вспомогательного напряжения.
Эпюры напряжения (фиг.2), поясняющие работу многофазного импульсного стабилизатора, представлены следующим образом: 9 — выход формирователя 7 тактовых импульсов; О выходы широтно-импульсного модулято ра 11; Π— выход широтно-импульсного модулятора 11; 2 — выход первого разряда N -разрядного регистра 13 сдвига, ) — выход второго разряда
1-разрядного регистра 13 сдвига, .
0 — выход М -го разряда " -разрядного регистра 13 сдвига, Ж вЂ . выход формирователя 8 строб-импульсов, выход формирователя 6 тактовых им— пульсов, ц — выход первого разряда универсального И -разрядного регистра 12; И вЂ” выход второго разряда универсального N -разрядного регистра 12, и — выход N -ro разряда универсального М -разрядного регистра
12; g — выход формирователя 9 стробимпульсов, н — выход первого триггера 17 управления, 0 — выход второго триггера 17 управления, и — выход и -го триггера 17 управления,.
Многофазный импульсный стабилизатор работает следующим образом.
11S6032 lax.
С выхода генератора синхроимпульсов 5 напряжение с периодом Т =.Т/2
ru
W > log (2 /0,01 k ), W =1,2,3..., и =Ф-f4 — разрядность первого. 6 и второго 7 формирователей тактовых импульсов, k = of, 1 — число информационных входов мультиплексора, " — максимально возможное число силовых преобразова тельных ячеек 2, k — требуемая точность (Ж) воспроизведения длительности импульсов выходного сигнала широтно-импульсного модулятора 11 на входе силовых преобраэова тельных ячеек 2; период коммутации силовых преобразовательных ячеек 2
10 поступает на вход первого каскада (A -разрядный двоичный счетчик 21) формирователя 10 импульсов синхронизации широтно-импульсного модулятора t1. Выходное напряжение W -разрядного двоичного счетчика 2 1 с периодом
W 30
Т„ =2 T =Т г воздействует на вход формирователя строб-импульсов 22. В результате фор.
> мирователь 22 на отрицательный (попожительный) фронт входного напря- З кения формирует импупьс синхронизации формирователь 23 пилообразного напряжения. В качестве формироватепя 23 пилообразного напряжения может быть использован транзистор с С-це. почкой. Выходное пилообразное напряжение формирователя 23 (эпюра В, фиг.2) с периодом Т поступает на один иэ входов широтно-импульсного модулятора 11. При этом на выходе первого, второго, ..., t -ro разряда
11-разрядного двоичного счетчика 21 присутствует напряжение соответственно с периодом Tl=2 Т .„, Т.=2 T
TI =-2 jo
Выходные сигналы на каждом иэ р— выходов кодирующего устройства 19 могут принимать два значения: или
"Он — низкий уровень напряжения, или "1" — высокий уровень напряжения.
Зто позволяет устанавливать на выходе кодирующего узла 19 числа в двоич-, ной системе счисления, соответствующие числам 4, равным 1,2,..., I<, в десятичной системе счисления. Предпо ложим, что на выходе кодирующего устройства 19 соответственно и на адресных выходах мультиплексора 20 установлено число ... 01 в двоичной системе счисления, соответствующее числу 1 в десятичной системе счисления. Зто приводит к появлению на выходе мультиплексора 20 сигнала, поступающего на первый информационный вход. Так как первый информационный вход подключен к выходу первого разряда двоичного W -разрядного счетчика
21, то для периода 1н выходного напряжения формирователя тактовых импульсов 7 справедливо
Т =2Т 2 =2 Т/2 = /2
Формирователи тактовых импульсов
6 и 7 имеn)T одинаковую разрядность
П=W-М, поэтому период Т следова21 ния тактовых импульсов на выходе формирователя 6 равен Т 1 т.е. Т =Т
1 21 и
При этом период Т следования импульсов синхронизации широтно-импульсного модулятора 1t больше периодов Тн, Т 1 следования тактовых импульсов в
m раз:
tel- г-i) k
T/T„=T/т, =2 =2 = й.
Если на выходе кодирующего узла
19 установлено число ...010 в двоичной системе счисления, соответствующее числу 2 в десятичной системе счисления, то на выходе мультиплексора
20 появляется выходной сигнал второго разряда W-разрядного двоичного счетчика 21. Это приводит к изменению периодов Т 2, Т следования тактовых импульсов на выходах соответственно первого 6 и второго 7 формирователей
У причем я (9l- fl- 2)
T =Т =2 Т 2 =T/2
t2 22 rM
Э
При этом укаэанные периоды Т и
Т. укладываются в периоде Т целое число раэ: (W n-2) (gw)
=Т/Т =Т/Т =2 =2 =й/2.
l2
Аналогично, устанавливая на выходе кодирующего устройства число, соответствующее числу t в десятичной системе счисления, для периодов Т<, Т21 следования тактовых импульсов соответственно на выходе формирователей 6 и 7 получим (а- R. Ч
Т,„=Т2„=2 т,„2 =т/2
1156032
10 которые укладываются в периоде Т»»» раз:
»ш-n-kj
e„=Т/Т,„=Т/Т,„=2 =г.
Таким образом, изменение на выходе кодирующего узла 19 чисел, равных 1,2,..., приводит к изменению периодов Т»„Т2, следования тактовых импульсов на выходе формирователей 6 и 7 соответственно. Это позво1Î ляет сформировать»»», равномерно сдвинутых во .времени идентичных сигнала управления л»; силовыми преобразовательными ячейками 2: л
»»»» =2 = » 2,„.,k
В отличие от прототипа в предлагаемом техническом решении переход от управления одного количества преобразовательных ячеек 2 к другому не приводит к изменению периода Т синхронизации широтно-импульсного моцулятора 11. Очевидно число »»» силовых преобразовательных ячеек 2 ограничено сверху максимально возможным числом И (при i =1), а снизу— минимально возможным числом 2 (при
» =1;). Соответственно количество разрядов регистров 12 и 13 и триггеров управления 17 выби1ается из условия ЗО обеспечения фун<ционырования максимально возможным числом ячеек 2 (t»»=N), работающих на общую загрузку.
Рассмотрим работу многофазного стабилизатора при » =i. 3$
Пилообразное напряжение 1 я »1 с пе риодом следования Т (эпюра »», фиг.2) на выходе формирователя и постоянное напряжение 1„,(Ц на выходе схемы сравнения 15 используются для 4»ф формирования на выходе модулятора
11 широтно-модулированного сигнала с длительностью импульсов 4и и периодом Т (эпюра 3, фиг.2). Указанный сигнал поступает на информационный 43 вход М» регистра сдвига 13. Запись б информации регистром сдвига 13 осуществляется фронтом I/0 тактовых импульсов (эпюра О, фиг.2), поступающих с выхода формирователя 7 на вход Ь синхронизации С» регистра 13. Это обеспечивает появление у регистра 13 высокого уровня напряжения на выходе первого разряда в момент 4 =О (эпюра 7,, фиг.2), на выходе второго разряда в момент 1 =Т =Т»» (эпюра »», фиг.2),..., на выходе Н -ro разряда в момент 4 =(К-»I »»» . В общем случае длительность импульсов на выходе регистра 13 (эпюры z,,g,,e, фиг.2) отличается от длительности импульсов на выходе широтно-импульсного модулятора
11 (эпюра о, фиг.2) на величину
О»»(Чп
Одновременное присутствие высоких уровней на входах логических элементов 2И-НЕ 16 обеспечивает на входе R триггеров управления 17 низкий уровень и их установку в "ноль". Согласно временным диаграммам напряжений на входе логических элементов (эпюра 2,)
Е,u,ь», фиг.2) на выходе Q первого триггера 17 появляется высокий уровень в момент 4 =О, на выходе второго триггера 17 — в момент 1, = Tn на выходе N -ro триггера 17 — в момент t, = (» » - » 1 1 я
До момента t = с. ц универсальный
N-разрядный регистр 12 находится в режиме последовательного приема информации со сдвигом вправо, так как на входе К выбора режима информации присутствует низкий уровень (эпюра, фиг.2) . Тактовые импульсы с выхода формирователя 7 (эпюра g, фиг.2) поступают на вход синхронизации С» регистра 12 и обеспечивают в моменты времени фронта 1/О запись поступающего на информационный вход М» пизкого уровня. В момент времени = ц (эпюра 5, фиг.2) на выходе широтноимпульсного модулятора 11 формируется низкий уровень напряжения. По фронту
1/О этого сигнала формирователь 8 обеспечивает короткий строб-импульс (эпюра А, фиг.2), который высоким уровнем устанавливает формирователь (счетчик) 7 по входу »» в "ноль" и регистр 12 по входу V в режим параллельного приема информации. Так как вход первого разряда подключен к плюсовой шине источника питания 18, а входы с второго по Й разряды подключе ны к минусовой шине источника питания 18, то в момент 1/О строб-импульса обеспечивается запись выходного уровня в первый разряд регистра 12 и низкого уровня в разряды с второго по »» -й. После окончания строб-импульса формирователь (счетчик) 7 обеспечивает импульсы с периодом Т1,=Т2». (на чиная с 4 = «ц) на входе синхронизации
С» регистра l2, перешедшего в режим последовательного приема информации (по информационному входу "» ). Записанный в момент времени 1 =1»» высо12
1156032
Фиг / кий уровень сохраняется на выходе первого разряда регистра 12 на интервале времени Т (эпюра н, фиг. 2) .
В момент времени t - k.ц +1„, совпадающий с фронтом 1/0 поступающих с выхода формирователя 6 на вход синхронизации С1 регистра 12 тактовых импульсов (эпюра ), фиг.2), произойдет запись низкого уровня в первый разряд (эпюра h, фиг.2) регистра 12, так как на входе 7 присутствует низкий уровень (эпюра к, фиг.2), а запись высокого уровня — во второй разряд (эпюра х, фиг.2). Таким образом у регистра 12 появится высокий уровень напря жений (с длительностью, равной Т =
=Т„„ - 2I ) на выходе первого разряда в момент времени 1 = ц, на выходе второго разряда в момент времени
L = 4„ iTq, на выходе 1 — ro разряда в момент времени 1 =1 ц +(й-11Тq . Так как входные цепи регистра 12 подключены к входу синхронизации С триггеров управления 17, то в указанные моменты времени фронтом 0/1 происхо дит переключение триггеров управления 17 (по входу )3 присутствует высокий уровень), Формирователи (счетчики) 6 и 7 имеют одинаковую разрядность п а й-.L --< что обеспечивает формирование ими тактовых импульсов с равным периодом Т =Т =Т и 21 . но со сдвигом по фазе, так как на10 чальное состояние формирователя (счетчика) 7 синхронизируется в момент времени 1 1в . В результате на выходе триггеров управления 17 получаем широтно-модулированные им15 пульсы (эпюры í, o, p, фиг.2), равные по длительности сигналу на выходе широтно-импульсного модулятора
11. Их сдвиг. во времени на величину
Т обеспечивает сдвиг во времени р0 электрических процессов. в силовых преобразовательных ячейках 2. В следующие периоды времени процессы повторяются аналогично описанному выше.
1156032
Составитель В.Мосин
Редактор М.Дылын Техред Т.Фанта Корректор В.Синицкая Заказ 3144/44 Тираж 8б3 Подписное
ВНИИПИ Государственного комитета СССР по делам изобретений и открытий
113035, Москва Ж-35, Раушская наб., д.4/5
Фи,-è,ÿë ПП!1 "Патент", r.Óæãîðoä, ул, Проектная,