Многофункциональный логический модуль
Иллюстрации
Показать всеРеферат
МНОГОФУНКЦИОНАЛЬНЫЙ ЛОГИЧЕСКИЙ ЮДУЛЬ, содержащий блок расчета: функций, первый и второй коммутаторы п ричем информационные входы первого коммутатора соединены с информационными входами модуля, управляющие входы второго коммутатора соединены с управляющими входами модуля, отличающийся тем, что, с целью повышения быстродействия модуля, в него введены регистры , элементы НЕ, пер1екпючатели, содержащие элементы
СОЮЗ СОВЕТСКИХ.
СОЦИАЛИСТИЧЕСНИХ
РЕСПУБЛИН э (!9) (! )) А.
4(з!) G 06 Р 7/.00
ОПИСАНИЕ ИЗОБРЕТЕНИ
Н ABTOPCHOMV СВИДЕТЕЛЬСТВУ
ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССР
ПО ДЕЛАМ ИЗОбРЕТЕНИЙ И ОТНРЬП;ИЙ (21) 3593328/24-24 (22) 1.8.05.83 (46) 30.06.85. Бюл. )) 24 (72) В.А. Громаковский и Е.Л. Левина (53) 681.3(088.8) (56) Рябов Г.Г., Лакшин Г.Л. Поэлементное моделирование вычислительных систем. Труды ИТМ и ВТ, M., 1978.
Авторское свидетельство СССР .Ф 754427, кл. G 06 F 15/20, 1978.
Авторское свидетельство СССР
)) 851399, кл. G .06 F 7/00, 1979 (прототип).. (54). (57) МНОГОФУНКЦИОНАЛЬНЫЙ ЛОГИЧЕСКИЙ МОДУЛЬ, содержащий блок ,. расчета функций первый и второй коммутаторы, причем информационные входы первого коммутатора соединены с информационными входами модуля, управляющие входы второго коммутатора соединены с управляющими входами модуля, отличающийся тем, что, с целью повышения быстро.— действия модуля, в него введены регистры, элементы НЕ, переключатели, содержащие элементы (2-2) И-2ИЛИ, блок управления переключателями, содержащий первый и второй дешифраторы и элементы И-НЕ,. блок маскирования, содержащий генератор логической единицы, элементы ИЛИ, зле= мент И, элементы (2-2) И-2ИЛИ, эле-: мент (3-3) И-2ИЛИ, и элемент (1-3)
И-2ИЛИ, а блок расчета функции состоит из элементов И, ИЛИ, имплика торов.и блока управления расчетом функций, содержащего элементы ЗАПРЕТ, элемент ИЛИ-НЕ, элемент (1-2) И-2ИЛИ элемент (1-2-3) И-ЗИЛИ и элемент (1-3-4) И-ЗИЛИ, второй коммутатор содержит шесть мультиплексоров, причем вход запуска модуля соединен с первым информационным. входом первого регистра и управляющими входами первого коммутатора и второго регистра, управляющие входы модуля соединены с управляющими.входами второго коммутатора, входами блока управления расчетам функций, .входами блока маскирования и вторым, третьим, четвертым, пятым и шестым информационными входами первого регистра соответственно, синхровход модуля соединен с синхровходами первого, второго и третьего регистров (2 †).-й и (2i)-й (< =1, 4) выходы первого коммутатора соединены с первым и вторым входами q -го элемента И блока расчета функций соот% ветственно, (21-4)-й и (21-3)-й, (1.=5,7) выходы первого коммутатора соединены с первым .и вторым входами
)-го элемента И. блока расчета функ1 ций соответственно, (24 +1)-й выход первого коммутатора соединен с HH версным входом -j -го импликатора, (2) -2)-й выход первого коммутатора. соединен с инверсным входом -го импликатора, выход k -ro (k, 1,7) импликатора соединен с-третьим входом j(--го .элемента И блока расчета функций, выход первого элемента И . блока расчета функций соединен с первыми входами восьмого элемента
И блока расчета функций, первого и второго элементов ИЛИ блока расчета функций выход второго элемента И. блока расчета функций соединен с вторыми входами восьмого элемента И
1164Ь93 и первого элемента ИЛИ блока расчета функций, выход третьего элемента
И блока расчета функций соединен с первыми. входами третьего, четвертого, пятого элементов ИЛИ и девятого, десятого, одиннадцатого элементов И блока расчета функций, выход четвертого элемента И блока расчета функций соединен с вторыми входами девятого элемента И и третье го элемента ИЛИ блока расчета функций, выход шестого элемента И блока расчета функций соединен с вторыми входами одиннадцатого элемента И и четвертого элемента ИЛИ блока расчета. функций, выход седьмого элемен-. та И блока расчета функций соединен с первыми входами двенадцатого элемента И и шестого элемента ИЛИ блока расчета функций, вторые входы десятого и двенадцатого элементов И блока расчета функций соединены с четвертым и девятым выходами пер» вого коммутатора соответственно, выход восьмого элемента И .блока расчета функций соединен с вторым входом шестого элемента ИЛИ блока расчета функций и первыми входами тринадцатого элемента И и седьмого элемента ИЛИ блока расчета функций, выкод девятого элемента И блока расчета функций соединен с вторыми входами тринадцатого лемента И и седьмого элемента ИЛИ блока расчета функций, выходы десятого и двенадцатого элементов И блока расчета функций соединены с вторыми входами .второго и пятого элементов ИЛИ блока расчета функций соответственно, выход первого элемента ИЛИ блока расчета функций соединен с .первым входом восьмого элемента ИЛИ блока расчета функций, второй вход кото-. рого соединен с выходом четвертого элемента ИЛИ блока расчета функций, выход второго элемента ИЛИ блока расчета функций соединен с первым входом девятого элемента ИЛИ блока расчета функций, второй вход которого соединен с выходом пятого элемента ИЛИ блока расчета функций, входы десятого элемента ИЛИ блока расчета функций соединены с выходами третьего и шестого элементов ИЛИ блока расчета функций соответственно, прямые входы импликаторов соединены с соответствуюшими выходами блока управления расчетом функций, первый вход которого соединен с инверсными входами пер-вого, второго и третьего элементов .
ЗАПРЕТ, первыми входами первых групп входов элементов (1-2) И-2ИЛИ, (1-2-3) И-ЗИЛИ, первым прямым входом первой группы входов элемента (1-3-4) И-ЗИЛИ и первым инверсным входом второй группы входов элемента (1-3-4) И-ЗИЛИ, второй вход блока управления расчетом функций соединен с первым входом элемента ИЛИ-НЕ, первым входом второй группы входов элемента (1-2-3) И-ЗИЛИ и вторым прямым входом первой группы входов элемента (1-3-4) И-ЗИЛИ, третий вход блока управления расчетом функций соединен с первым инверс" ным входом четвертого элемента
ЗАПРЕТ, первым прямым входом пятого элемента ЗАПРЕТ, инверсным входом шестого элемента ЗАПРЕТ, вторым вхо" дом второй группы входов элемента (1-2-3) И-ЗИЛИ, инверсным входом первой группы входов и вторым инверсным входом второй группы входов элемента (1-3-4) И-ЗИЛИ, четвертый вход блока управления расчетом функций соединен с вторым инверсным входом четвертого элемента ЗАПРЕТ, инверсным входом пятого элемента
ЗАПРЕТ, первым прямым входом шестого элемента ЗАПРЕТ и прямым входом седьмого элемента ЗАПРЕТ, пятый вход блока управления расчетом функций соединен с вторым входом элемента ИЛИ-НЕ, прямым входом третьего элемента ЗАПРЕТ и инверсным входом седьмого элемента ЗАПРЕТ, выход элемента ИЛИ-HE соединен с прямьпк входом четвертого элемента ЗАПРЕТ и вторыми прямыми входами пятого.и шестого элементов ЗАПРЕТ, выход четвертого элемента ЗАПРЕТ соединен с прямым входом первого элемента
ЗАПРЕТ и входом третьей группы входов элемента (1-3-4) И-ЗИЛИ, выход шестого элемента ЗАПРЕТ соединен с прямым входом второго элемента ЗАПРЕТ, вторым входом первой группы входов элемента .(1-2) И-2ИЛИ и вторым входом первой группы входов элемента (1-2-3) И-ЗИЛИ, выход седьмого элемента ЗАПРЕТ соединен с третьим входом второй группы входов элемента (1-2-3) И-ЗИЛИ, прямым входом второй группы входов и третьим прямым входом первой группы входов элемен1 164693 та (1-. 3-4) И-ЗИЛИ, вход второй группы входов элемента (1-2) И-2ИЛИ и вход третьей группы входов элемента (1-2-3) И-ЗИЛИ.соединены с .вы ходами первого и пятого элементов
ЗАПРЕТ соответственно, выходы блока управления расчетом .функций соеди. нены с выходами элемента (1-2-3) И-, ЗИЛИ, третьего элемента ЗАПРЕТ, элемента (1-3-4) И-ЗИЛИ, элемента (1-2) И-2ИЛИ, пятого, второго и первого элементов ЗАПРЕТ соответственно, первая группа из .восьми информационных входов первого мультиплексора соединена с выходами деся-, того, восьмого, седьмого элементов
ИЛИ, тринадцатого элемента И, девятого, второго, первого элементов ИЛИ и восьмого элемента И блока расчета функций соответственно, вторая группа из четырех информационных входов первого мультиплексо ра соединена с выходами восьмого и первого элементов И, первого элемента ИЛИ и восьмого элемента И блока расчета функций соответственно, входы третьей группы.из шести информационных входов первого мультиплексора объединены и соединены с вы,ходом первого элемента И блока расчета функций, первая группа из восьми информационных входов второго муль-. типлексора соединена с выходами девятого, пятого и третьего элемейтов ИЛИ, девятого, третьего и десятого элементов И, первого элемента
ИЛИ и восьмого элемента И блока расчета функций соответственно, девятый и десятый информационные вхо- . ды второго мультиплексора объединены и соединены с выходом второго элемента И блока расчета функций,. одиннадцатый, двенадцатый, тринадцатый и четырнадцатый информационные входы второго мультиплексора объединены и соединены с выходом первого элемента И блока расчета функ-: ций, первая группа из четырех информационных входов третьего яультиплексора соединена с выходами седь-. мого элемента ИЛИ, двенадцатого элемента И, четвертого элемента ИЛИ и одиннадцатого элемента И блока расчета функций соответственно, входы второй группы из шести информационных входов третьего мультиплексора . попарно объединены и соединены с выходами третьего, первого и второго элементов И блока расчета функций соответственно, первый и второй информационные входы четвертого мультиплексора соединены с выходами четвертого элемента ИЛИ и одиннадцатого элемента И блока расчета функций соответственно, с третьего по восьмой информационные входы четвертого мультиплексора попарно объединены и соединены с выходами четвертого, десятого и второго элементов И блока расчета функций соответственно, первый информационный вход пятого мультиплексора соединен с выходом четвертого элемента
И блока расчета функций, с второго по пятый информационные входы пятого мультиплексора попарно объединены и соединены с выходами десятого и пятого элементов И блока расчета функций соответственно, первый и второй информационные входы шестого мультиплексора объединены и соеди нены с выходом десятого элемента И блока расчета функций, третий и четвертый информационные входы шестого мультиплексора соединены с выходами пятого и третьего элементов
И блока расчета функций соответственно, выход Р â€” ro (0 = 1 6) мультиплексора соединен 3 -ми информационными входами второго и третьего регистров, седьмые и восьмые информационные входы которых объединены и соединены с выходом четвертого элемента И, блока расчета функций, . управляющий вход третьего регистра соединен с первым выходом первого регистра, с второго по шестой выходы которого соединены с входами блока управления переключателями, второй и третий входы которого соединены с входами первого дешифратора, четвертый и пятый входы блока управления переключателя соединены с входами второго дешифратора, первый выход которого соединен с первыми входами первого, второго и третьего элементов И-НЕ, второй выход второго дешифратора соединен с первыми входами четвертого, пятого, шестого и седьмого элементов И-НЕ, третий выход второго дешифратора соединен с первыми входами восьмого и девятого элементов И-НЕ, с первого по седьмой выходы первого дешифратора соединены с вторыми входами первого, девятого, четвертого, пятого, вто1164693 рого, третьего и седьмого элементов
И-НЕ соответственно, вторые входы шестого и восьмого элементов И-НЕ соединены с шестым и первым выходами первого деши4ратора соответст- венно, выход гя -го (rn =1;6) элемента И-НЕ соединен с rn -м. входом десятого элемента И-НЕ, седьмой и восьмой входы которого соединены с выходами восьмого и девятого элемен" тов И-НЕ, входы одиннадцатого элемента И-НЕ соединены с выходами третьего и седьмого элементов И-НЕ соответственно, первый и второй входы двенадцатого элемента И- НЕ соединены с выходами четвертого и пятого элементов И-HE соответственно, входы тринадцатого элемента И-HE соединены. . с выходами шестого и седьмого элементов И-.НЕ соответственно, входы четыр-. надцатого элемента И-НЕ соединены с выходами седьмого, восьмого и де. вятого элементов И-НЕ соответственно
1 выход четырнадцатого элемента И-НЕ соединен с третьим входом двенадцатого элемента И-НЕ, ri -й (и = 1,5) выход блока управления переключателя ми соединен с выходом (и+9)-ro элемента И-НЕ, выход шестого элемента
И-HE соединен с шестым выходом бло-. ка управления переключателями, m-й выход блока управления переключателя-! ми соединен с первым входом m -ro переключателя, второй и третий входы которого соединены с rn -м выходом второго и th -м выходом третьего. регистров соответственно, первый вход Ol-го переключателя соединен с первыми входами первых групп и первыми инверсными входами вторых групп первого и второго элементов (2-2)
И-2ИЛИ М -ro переключателя, второй вход m -го переключателя соединен с вторым входом первой группы входов первого элемента (2-2) И-2ИЛИ g-го переключателя и с вторым инверсным входом второй группы входов второго элемента (2-2) И-2ИЛИ п -го переключателя, третий вход tn --го переключателя соединен с вторым инверсным входом второй группы входов первого элемента (2-2) И-2ИЛИ щ-го переключателя и с вторым входом . первой группы входов второго элемента (2-2) И-2ИЛИ Ф-ro переключателя,. выходы первого и второго элементов (2-2) И-2ИЛИ rrl-ro переключателя соединены с выходами N -го переключателя, выходы переключателей, элементов
НЕ и седьмые выходы второго и третьего регистров соединены с первой группой выходов модуля, входы первого и второго элементов НЕ соединены с восьмыми входами второго и третьего регистров соответственно, вторая группа выходов модуля соединена с выходами блока маскирования, первым выходом которого является выход генератора логической единицы, вторым выходом блока маскирования является выход первого элемента ИЛИ блока маскирования, входы которого соединены с третьим, четвертым и пятым входами блока маскирования соответственно, четвертыи и пятый входы .блока маскирования соединены с входами второго элемента ИЛИ блока маскирования, выход которого является третьим выходом блока маскирования, третий, четвертый и второй входы которого соединены соответственно с первым, вторым и третьим входами элемента (2-2) И-2ИЛИ блока маскирования, четвертый вход которого соединен с четвертым входом блока маскирования, пятый вход которого соединен с первым входом третьего элемента ИЛИ блока маскирования, второй вход которого соеди-.
1 нен с выходом элемента (2-2) И-2ИЛИ блока маскирования, выход. третьего элемента ИЛИ блока маскирования является четвертым выходом блока маскирования, четвертый, третий и первый входы которого соединены соответственно с первым, вторым -и третьим входами элемента (3-3) И-2ИЛИ, четвертый, пятый и шестой входы которого соединены соответственно с четвертым, третьим и вторым входами блока маскирования, пятый вход которого соединен с первым. входом четвертого элемента ИЛИ блока маскирования, второй вход которого соединен с выходом элемента (3-3) И-2ИЛИ, выход четвертого элемента ИЛИ блока маскирования соединен с,пятым выходом блока маскирования, второй, третий, четвертый и пятый входы которого соединены соответственно с входами элемента (1-3)--И-2ИЛИ, выход которого является шестым выходом блока маскирования, седьмым выходом которого является выход элемента И блока маскирования, входы которого соединены с первым и пятым входами блока маскирования соответст венно.
1 164693
1 р х э к- 5 11 т ое- 11
1О
Изобретение относится к вычисли тельной технике и может быть ис пользовано в качестве специализированного вычислительного устройст ..ва в системах автоматического прое тирования логических объектов в процессе их разработки и для постр ния проверяющих тестов.
Цель изобретения — -повышение быстродействия модуля.
На фиг. 1 представлена схема многофункционального логического модуля; на фиг. 2 — функциональная схема блока управления расчетом, на фиг. 3 — то же, блока управления .15
:переключателями, на фиг. 4 — то же, блока маскирования; на фиг. 5 — то же, переключателя; на фиг. 6 — вре:менйая диаграмма работы модуля.
Многофункциональный модуль содер- 20 жит информационные входы 1-1 — 1-24, ; вход 2 запуска модуля, управляющие
; входы 3-1 — 3-5, синхровход 4, пер.вый коммутатор 5, выходы 6-17 пер вого коммутатора, первый регистр 18, 25 выходы 19-24 первого регистра, блок
25 расчета функций, элементы И 25-1
25-7 блока расчета функций, импликаторы 26-1 — 26-7, выходы 27-33 элементов И блока расчета функций, 30 элементы И 34-1 - 34-6 блока расчета функций, выходы 35-39, 39-1 эле- ментов И блока расчета функций, элементы ИЛИ 40-1 и 40-10 блока расчета функций, выходы 41 — 50 элементов. ИЛИ блока расчета функций, блок 51 управления расчетом, элемент
ИЛИ-НЕ 51-1, элементы ЗАПРЕТ 51-2—
51-8, элемент (1-2) И-2ИЛИ 51-9, элемент (1-2-3) И-ЭИЛИ 51-10, .эле- рр мент (1-3-4) И-ЗИЛИ 51-11, выхо- . ды 52 — 58 блока управления расчетом, второй коммутатор 59, состоя:щий из шести мультиплексоров 59-1—
;59-6, выходы 60 — 65 мультиплексо- ц ров, второй регистр 66, выходы 67—
74 второго регистра, третий регистр
75, выходы 76 — 83 третьего регистра, переключатели 84-1 — 84-6,.элементы НЕ 85-1, 85-2, блок 86 управле- щ ния переключателями, выходы 87 - 92 блока управления переключателями, . первая, группа выходов 93-1 — 93-16 . модуля., блок 94-маскирования, выхо-— ды 95 101 блока маскирования, . у выходы 102,: 103, 104 четвертого, шестого и седьмого элементов ЗАЦРЕТ соответственно, первый дешифратор
05,. выходы 106 — t12 первого дешифатора, второй дешифратор 113, выоды 114-116 второго дешифратора, лементы И-НЕ 117-1 — 117-11, 118-1, 8-2 119, выходы 120-126 элеменов И-НЕ 117-2 — 117-5, 117-7
7-9 соответственно, генератор
27 логической единицы, элементы
ИЛИ 128, 129-1 — 129-3 блока маскирования, элемент И 130 блока маскирования, элемент (2-2) И-2ИЛИ 131, элемент (3-3) И-2ИЛИ 132, элемент (1-3 И-2ИЛИ 133, первый элемент (2-2 И-2ИЛИ 134 переключателя, второй элемент (2-2) И-2ИЛИ 135 переключателя. На фиг. 6 приведены диаграмма 136 сигнала СИ на синхровходе 4 модуля, диаграмма 137 пускового сигнала (ПС) на входе 2 запуска модуля, диаграмма 138 переключения группы управляющих сигналов (ГУС) на входах 3-1 - 3-5 модуля, диаграмма 139 задержанного пускового сигнала (ПС ) на первом выходе 19. первого регистра 18,,диаграмма .140 переключения задержанных сигналов
ГУС (ГУС ) с группы выходов 20 — 24 регистра 18, диаграмма 141 переключений сигнала 3N на М -м выходе (16 Й 6 8) второго регистра 66, диаграмма 142 переключений сигнала RNО на М -м выходе третьего регистра.
75, диаграмма 143 переключений сигналов Й на (2 Н -1)-м и 2 N --м выходах 93-(2 М-1) и 93-2Í модуля из первой. группы выходов модуля.
Сигналы на входах и выходах подl лежащего расчету БФЭ в дальнейшем обозначаются соответственно ВМ, РН, где Й вЂ” порядковый номер входа или выхода.
Реализуемый в данном модуле алгоритм расчета состояний сигналов на выходах логических схем предполагает представление состояния сигнала в троичном позиционном коде: 1 0 0 — "1" 0 1 0 — "0", 0 0 1 — неопределенное состояние
"х" (1) .
Первый и второй разряды такого представления сигнала A в дальнейшем обозначаются соответственно А1 и
А, его третий разряд в модуле не используется.
На входы (на выходах) модуля сигналы ВК1(РМ ) поступают (вырабатываются) в прямом коде, а сигналы Slfц ,(ГНО} — в инвертированном, и состояз 1164693 4
we искомого сигнала А определяется номера, рассчитывае двухразрядным "кодом троичного пред- . момент БФЭ; на вход ставления" (КТП) К
10
Ао
1 -, "1"
A) (2) Π— "О"
О
1 — неопределенное состояние "х"
Р1= В1(В21 (Р„= В1„+ B2) ), 25
35
40 ся в других блоках. модуля.
Блок 25, образованный k -ми
Работа блока 51 описывается в табл..2 истинности.
Расчет выходных состояний логического элемента И-ИЛИ, выполняющего функцию P (B1, В2, ...BN), производится по следующим формулам:
Р = Р (В1(,В2,...ВЙ,), . (3) о (В о,В2о .BND) °
Например, для функций P = 2И(2ИЛИ
Р - В1 В2о (о В1 + В2а)
Расчет результата операции инвертирования сигнала А заключается в перестановке кодов А< и Ао в представлении (1) (А) Ао (5) (А), = А< (6)
Представление искомого сигнала в виде КТП (2) влечет за собой кроме перестановки инвертирование переставляемых кодов. Многофункцио- . нальный логический модуль (фиг. 1) предназначен для расчета в описанном представлении состояний сигналов на выводах БФЭ И, И-ИЛИ восемнадцати типов.
Каждому типу БФЭ присвоен номер, называемый в дальнейшем машинным номером.
В табл. 1 приведен для каждого типа БФЭ двоичный код его машинного номера и для каждого его выхода.— логическая функция, реализуемая на этом выходе.
Если БФЭ какого-либо типа имеет только Н выходов, то в п > М -м столбце соответствующей строки в табл. 1 дан признак в/Π— выход номер 11 в данном БФЭ отсутствует.
При работе модуля на его входы подаются следующие сигналы: на фиг. 4 — регулярная последовательность синхроимпульсов (временная диаграмма 136 СИ на фиг. 6); на входы 3-1 - 3-5 - код машинного мого в данный
ы 1-1 — 1-24
ТП входных сигналов БФЭ. При этом на входы 1-(2В-1) и 1-2N поступают коды .соответственно BN и Вйо.
Коды на входах 1. и 3 должны сохраняться в течение не менее чем двух. тактов. Моменты изменения сигналов на этих входах приведены на временной диаграмме 138 — ГУС, В N (фиг. 6) .
Одновременно с изменением сигналов на входах 1 и 3 на вход 2 модуля поступает импульсный сигнал
ПС длиной в один период синхронизации (временная диаграмма 137 ПС на фиг. 6).
На регистре 18 сигналы ПС и ГУС
) задерживаются на один такт, соответственно на первом и вторых выходах регистра 18 вырабатываются сигналы соответственно ПС5 и ГУС5 (временные диаграммы 139 и 140 на фиг. 6).
Первый коммутатор 5 передает со входов на свои выходы данные BN в моменты времени ПС = 1 и данные
ВК„ в моменты времени ПС = О. С выхо дов коммутатора 5 указанные данные поступают на входы блока 25, в котором под управлением данных ГУС производится расчет КТП по формулам (3) и (4) для БФЭ данного типа. При этом расчеты по формуле (3) производятся в моменты времени ПС = 1, а (4) — ПС = О. Следует отметить также, что в блоке 25 рассчитываются функции только И и
И-ИЛИ, инвертирование" КТП для инверсных выходов БФЭ.производитэлементами И 25- k и импликаторами
26-k, вырабатывает на выходе (26+4) КТП функций ЗИ или 2И от соответствующих выходных сигналов БФЭ, в зависимости от управляющего сигнала И вырабатываемого блоком 51 (фиг.2) На выходах элементов 25-1 - 25-7, 34-1 — 34-6 и .40-1 — 40-10 блока
25 вырабатываются КТП функций от входных сигналов БФЭ, приведенных в табл.3. Если эта же функция, прямая или инверсная, вырабатывает- . ся на выходе БФЭ, то рядом с формулой указываются признаки П (к), 11.64693
И (Ь), где П (И) — признак прямой (инверсной) функции на выходе БФЭ, а k, l. — номера соответствующих . выходов БФЭ. Признак н/с в. табл . 3 означает, что сигнал на выходе данного элемента не используется при расчете БФЗ данного типа.
Распределение выходных сигналов блока 25 по выходным каналам модуля, 10 .соответствующим выходам рассчитываемого БФЭ, производится мультиплек-. сорами 59-1 — 59-.6 коммутатора 59,управляемыми кодом ГУС.. Отметим, что в седьмом и восьмом каналах 15 мультиплексоры не нужных,так как более чем шесть выходов имеет только один тип БФЭ вЂ” В 18.
В состав k -го выходного канала модуля входят .. k --ый триггер реги- 20 стра 66, k -ый триггер регистра 75, переключатель 84- " для k = 1-6 или элемент НЕ 85-1 и 85-2 для k = 8, выходные контакты 93-(2k-1), 93-2k и (94+к) для k = 1-7 или 10.1 для k = 825
Прием информации с выходов коммутатора 59 и элемента 25-4 на ре. гистры 66 и 75 происходит по сигналам соответственно ПС и ПС. . Таким образом, по окончании сигнала ПС на 30 выходах регистров 66.и 67 появляют- ся и сохраняются до конца следующего импульса ПС КТП выходных сигналов МЭ рассчитанные .по формулам (3) и (4) т.е. без учета инверсии выходного . 35 сигнала. Учет инверсии на 1 — 6 выходах БФЭ производится с помощью. пере-.. ключателей 84-1 — 84-6, управляемых блоков 86 и "инвертирующих" КТП по формулам (5) и (6). 4Q
С выходов переключателя 84-k окончательные результаты моделирования - РК и РК поступают на выходы соответственно 93-(2k-1) и 93-2k 45 модуля.
На выходы 93-13 и 93-14 сигналы поступают непосредственно с выходов 73 и 82 регистров 66 и 75, а на выходы 93-16 и 93-15 — с выходов
74, 83 через элементы НЕ.
Такая непосредственная передача возможна, поскольку в седьмом и восьмом каналах модуля действительные сигналы могут быть выработаны при расчете БФЭ только одного типа и при этом в седьмом канале выраба тывается КТП только прямого, а в восьмом только инверсного выхода.
Блок 86 (фиг. 3) вырабатывает свои выходные сигналы в соответствии с табл, 4 истинности. На входы блока поступают сигналы ГУС . Эти же сигналы поступают на входы блока 94, вырабатывающего на своих выходах 95-101 в соответствии с табл. 1 признаки действительности выходных сигналов модуля, поступающие на выходы 95-101 модуля.
Информация на .выходах 93-(2 -1) и
93-2 к модуля, сопровождаемая признаком действительности на выходе
94+ k для 1с l-7 и 101 для k, = 8, равным логическому нулю, дальнейшей обработке не подлежит.
Считывание. результата расчета
БФЭ с выходов модуля 93-1 93-16 может производиться с момента конца импульса ПС до конца следующего импульса ПС, т.е. при максимальном темпе работы модуля в момент ПС считывается результат расчета преды- .. дущего БФЭ.
Модуль работает совместно с универсальной ЭВИ (например, БЭСМ-6), которая обеспечивает подачу вход-. ных сигналов на входы 1-1 - 1-24, 2, 3-1 — 3-5 и 4 модуля и обрабатывает результаты расчета, полученные с выходов 93-1. — 93-16, маскированные сигналами с выходов 95-101.
1164693 л.
° ф о и й 1!
t В.
4! I
В В
I В $. s
1 I
1 I 4
В S
1 4
1,1
I б 4
В В В В
1 . 1 1
»» о !
t. В.! . I
1 4 а л о
I р и М
В
1 л
В 3 аа 5, чб
-I 3
46 а
1 1 I. 1 4
t г t .I 1 1
C В
1 4
I ° 4
В В
1 1
В.1
В
la
В»
1 !.
I I г . t
1 1
1 I .В t
1 б б
1,4
В..1
1
1 о а й
4«
»» о а
R а
1 л 666
Ю а е
«l а» и В
»» и л а
R 4» g дй
I Ю
S. t В»»
1 4 .1О
1 ба
4 .4 t
i 1
1 1
» ° В
I и 4
В
В !
+ а» о.
% g
In а л 1
3 .ааа а
1 а !""
О В S В
I I а 4.. 1 дй ЖЖ
+ййр
1 1
I I
В. 1
I
t In б Ю ф а
Й р л
Ю g Ф
° бб. Е р а
i о
В г
R 1 1 . l о
Ф
Ю
° бь
66
Ю
iO л +
44
Ю л а р
lO вФ
Ю а»
Ю ча а л ..н. а ач
4IaI р а
1 1
В S
1
f аеб л и
Ф и м
Ю
In а
»г Ю
М
Ю ааб ь
+ а
3о
I4a R
Ю ,д «a
I, +
В .,+ л ач Ю й, «ЮЩ с ч
° аб
Ф р
3 + р
In м.м
Ю Ю Ю ф Ф O
4 а» а л
«1 и ф е . а ааа
»» R
1 л ааб R
Ю 1 ач и а ю а м
Ю .ч и о
»»». В а, 1
В
4 ф R
Ю R р с ааа
Ю а
Ф . аб
Ю
Ю Ю + м м м
Ю Ю Ю
° » е ев
Ю Ю Ю л Ф
Ю
ФЪ
6В м
Щ . 4 ач м l
Н Ю
«Ю Ю.)
1 о ю
o o е о О О!
° в .а» !
g Я
Ю ааб
Ю м м
Р Ю е °
Ю Ю л м
Ю а» и а»Ф
° »
° » Ю
Ю»a
Ю а
»»»
Ф. В
0 Ф
Ф Ф Ф
Ф . Ф, Ф Ф Ф е
° в О ав
° » e
° .e
Ф
° е
О Ф а ф е
° ь е
e e
e e
e «e
0 е
e e o
° » Ф Ф а Е Ф
О е
Ю
О ° е
° »
Ф
° » чВ
° »
° » ю
° а» ев
О е
° »
Ф
Ф! +
R «a
Ю .Ю ф м °
R л
IO +
+ л .Ю
3 е
Ю
Ф
«ай
» рл
° Ю мю
66 ° а» Ю
Ю
»ю ф а» ааа .
Ю
+ а
4O
-.й
»» 4
«i л р л
Ю и .е
Ю
Ф
Ю м
-В ъю 1
ЗЯ д а юр а р
ev л р Ю
«! Й ° р В о
« Я л
Ф IO й.
1 » g мс ф Ю и а л д 3
+ Ю
ФЪ + м р !gl
I л N
1 р,! и
9 ))64693
Л L I f L 1
)О
Таблица 2
1 1 н/с н/с 1
0 0
0 . 0 н/с н/с
«11 н/с
О
О
О н/с н/с
О
О н/с н/с
О О
О 1 н/с ° .. В
0 . 1
0 н/с
«
О
10 н/с
0 н/с
О
О
О н/с
О.
0
15
0 н/с н/с
° 1
17н/с н/с
О
Тип БФЭ, Ф Ч1 Ч2 V3 V4 V5 V6 V7
1164693
Т а блица 3
-1Ф 1
Функцыи, вырабатываемые элементами 25-1 25-7, 6-1 — 6-6, 7-1 — 7-10 от входных сигналов 81»812
Тип
ВФЭ, 25-2
25-1 н/с н/с
85 Вб 87 87 В8 89
В3 84
1 81 82 и
В3 84 85 86 87 н/с
88 89
ВЗ 84
В5 Вб
3 и н/с п
4 -™«и» и
83 84 н/с
5 818283 и н/с
Вб 87 88
Вб 87 88 и н/с б
Ф
II и
7 81 82
87 88 н/с
ВЗ 84
83 84 и
88 89 810
И(3) В3 84 85 Вб 87 н/с
И(2) 9
It н/с
10 и
87 В8 89
И(3) 85 Вб
ВЗ 84 85 85 Вб 87 н/с
88 89
»t1» и
В3 84
85 Вб
И(З) 87 88
И (4) н/с и
ВЗ 84
И(2) 81 82
И(1) 13
В7 88
П (4) И (.5) !!» и
85 Вб
И(3) 83 84
И(2) 15 81 82 ВЗ
П(1) Н(2) П(3) «и»
« и н/с н/с
85 Вб и п
Вб 87
П(5) И(6) и
ВЗ 84 85 н/с
П(3) И(4) и
18 81 82
П(1) И(2) и
81 82 ВЗ
И(1)
81 82
16 81 82 ВЗ
И(1)И(2)И(3)
Ф
17 81 82
Л(1) И(2) 25-3 25-4 25-2 : 25-6
87 88
87 88
В3 84 85 Вб 87 88 н/с
П(З) И(4) П(5) И(6) П(1) И(8) 1164693
l4
Продолаение т.абл. 3
Ти . BФЗ,В
34-3
34" 1
25-7
В10 В11 В12
Ât1 В2 ВЗ В4 . н/с н/с и и н/с н/с
В5 В6 В7 В8 и и»
В1 В2 ВЗ В4 и п» и
В10 В11 н/с н/с
В4 В5 В6 и
В4 В5 Вб и
7 н/с. н/с
«п»
В1 В2 ВЗ В4
И(1): .
В1 В2 В3 В4
И(1) н/с
«и».и «и»
В5 В6 В7 В8
И(2) п н/с и и
В4 В5 Вб И(2) и
10 и н/с и
В1 В2 ВЗ В4
П(1) И(2) 12
«и»
II » н/с и
° » и
t3 п
14 и и и
В4 В5 В6
П(4) П(5) Л(6) и и
«r
В4 В5 Вб
И(4) И(5) И(6) .16 и
«п»
«и. н/с и и и и и
Функции., вырабатываемые элементами 25-1 — 25"7>
34-1 — 34-6, 40-1 .- 40-10 от входных сигналов В!"В12
34-2
l!64693!
ПРоДолжение табл 3
«» »«
Функции, выРабатываемые элементами 25-1 — 25-7, If t J
Тии
БФЗ,Э
34-5 34-6
40-2
««
Ю ««Ю« н/с н/с н/с н/с
В5 В6 В7 +
+ В7 В8 В9
В1 В2 ВЭ. В4 н/с
И н/с
«И
В9 В10 311 н/с
«
И
«и»
И н/с
И н/с
И н/с
И д И.
И
It
« И
«И«
« и
«И
12 н/с
И н/с
И и
14
И
»
И
»tt» и и
«
И, 16
«tt»
И
И
tt»
«
И
И B1 В2. ВЗ В4
В5 В6 В7 В8
И (1) В5 В6 В7
В8 В9 П(3)
И (4) В1 В2 +B3 В4 В5 В6 +
И (1) + В7 В8
И (2) В! В2+
+ ВЗ В4 В5
П (1) И (2) Il64693
Продолиеиие табл. 3
Т -1Функции, .вырабатываемые элементами 25-1 - 25-7, 34-1 - 34-6, 40-1 - 40-10 от входных сигналов В1-В12
Тип
БФЭ, В
40-3 - 40-4,. . 40-5 40-6, 40-7
» н/с н/с. В1 В2 В3. В4+
+В10 Е11 В12 н/с н/с
В5 Вб В7+ +В8 В9 н/с н/с и и и н/с и н/с
«и
» и
В1 В2 ВЗ+ Вб В7 В8+
+В4 В5 Вб . +В9 В10 В11 и» и и
° t и и н/с н/с
7 п и и
»tI» и и и и
10 и» и, н/с и» и и и
13 и и и
«и» и и
15 и, tt» и и
«и»
16 и.17 и и и
18 и
«и и
Â5 Вб В7+
+В8 В9
П(3) И(4) В1 В2 ВЗ+ Вб В7 .В8+
+В4 В5 Вб .+В9 В10 В11
П (1), П (2) В1 В2 33 В4+.
+В5 Вб В7 В8
И (1}
1164693
19
Продолжение табл. 3
Функции, вырабатываемые элементами. 25-1 — 25-7, 34-1 - 34-6, 40-1 — 40-10, от входных сигналов В1 - В12 40-9
40-8
40-10 н/с н/с н/с н/с н/с
° 1
«11» н/с н/с н/с
В1 В2+ ВЗВ4+
+ В5 В6 В7 + В8 В9 И (1) В1 В2 ВЗ В4 + . В5 В6 В7+В7 В8 В9+
+В10 В11 В12 П(1) В1 В2 ВЗ + В4 В5 В6+
+В6 В7 В8 + В9 В10 В11
П(1) И(2) 1!64693
Твблицв. 4 н/с н/с н/с н/с н/с
0 и и и
0 и
It» и и
° е
«и» и
0 ее
«ее и
«и
«ее» и
«ее»
0 ее
«tI» ее
«ее и и
0 ее» и ее
0 и
» ее
«и»
1
Ф
« и
0 и
0 ее
0
0.0
16
0
Тнп П1 П2 ПЗ П4 П5 П6
1164693
1164693 нъ нънь w нъчз нъ r > нъ в нъ ъжр!ъ нЪЮмънь н)нъ ю !!ъоъ въявь ьъ о зъ ж Еъ е еъ оъаъсгэ с!ъйеъсзъй ъоъ
О4 е» Фъв нъ ! ! ! нъ ь нынь ° ю
1164693
1164693
1164693
1 I 64б93 (2i-T) С Я
3-2i
СЮл
13Е
139
711 як, аз
Составитель А. Федоров
Редактор В. Ковтун Техред Т;Маточка.
Корректор Е. Сирохман
Подписное
Филиал ППП "Патент", r. Ужгород, ул. Проектная, 4
Заказ 4187/45 Тираж 710
ВНИИПИ Государственного комитета СССР по делам изобретений и открытий
113035, Москва, Ж-35, Раушская наб., д. 4/5